文档库 最新最全的文档下载
当前位置:文档库 › 芯片 LT5910

芯片 LT5910

LT5910 芯片

2.4G 可变数据率射频芯片

芯片特点 ●

包括射频前端和数字基带的单芯片解决方案。 ● 集成 32 位 MCU

支持跳频

● 支持 SPI 和 I2C 接口

● 内置 auto_ack 功能

● 数据率 1Mbps ,250Kbps ,125Kbps ,62.5Kbps

● 极低功耗

支持信号能量检测

● 单芯片传输距离 200 米

支持 QFN 6*6 封装

典型应用

遥控

● 无线键盘鼠标

● 无线组网 ● 智能家居

工业和商用近距离通信

IP 电话,无绳电话

机器间相互通信

芯片简介

LT5910 是一款集成了 32 位 MCU 的低成本,高集

成度的 2.4GHZ 的无线收发芯片,片上集成发射机,接

收机,频率综合器,GFSK 调制解调器。发射机支持功

率可调,接收机采用数字扩展通信机制,在复杂环境和

强干扰条件下,可以达到优良的收发性能。外围电路简

单,只需搭配少数外围被动器件。LT5910 传输 GFSK

信号,发射功率最大可以到 6dBm 。接收机采用低中频

结构,接收灵敏度可以达到-96dBm@62.5Kbps 。数字 信道能量检测可以随时监控信道质量。

片上的发射接收 FIFO 寄存器可以和 MCU 进行通

信,存储数据,然后在空中传输。它内置了 CRC ,FEC ,

auto-ack 和重传机制,可以大大简化系统设计并优化性

能。

数字基带支持 4 线 SPI 和 2 线 I2C 接口,此外还

有 Reset ,Pkt_flag, Fifo_flag 三个数字接口。

为了提高电池使用寿命,芯片在各个环节都降低功

耗,芯片最低工作电压可以到 1.9V 。

芯片采用 QFN48 6*6mm 封装,符合 RoHS 标准。

1. 管脚描述(QFN48)

Table 1. 管脚描述

Pin No Pin Name Type Description

通用数字I/O管脚

1 P2.3 I/O

PWM 单元的输出 PWM1

通用数字I/O管脚

2 P2.4 I/O

PWM 单元的输出 PWM2

通用数字I/O管脚

3 P2.5 I/O

PWM 单元的输出 PWM3

通用数字I/O管脚

4 P2.6 I/O

PWM 单元的输出 PWM4

5 P4.

6 I/O 通用数字I/O管脚

6 P4.

7 I/O 通用数字I/O管脚

7 P0.7 I/O 通用数字I/O管脚

8 P0.6 I/O 通用数字I/O管脚

9 P0.5 I/O 通用数字I/O管脚

通用数字I/O管脚

10 P0.4 I/O

PWM 单元的输出 PWM5

11 P0.0 I/O 通用数字I/O管脚

12 P0.1 I/O 通用数字I/O管脚

13 P5.3 I/O 通用数字I/O管脚

14 VDD PWR 电源

15 P1.0 I/O 通用数字I/O管脚

16 P1.2 I/O 通用数字I/O管脚

17 P1.3 I/O 通用数字I/O管脚

18 P1.4 I/O 通用数字I/O管脚

19 P1.5 I/O 通用数字I/O管脚

硬件复位施密特出发器的输入。当系统时钟运行的时候,此

20 /RESET I(ST) 管脚保持768个片内的22.1184MHz时钟周期低电平时,将使硬件复位。/RESET管脚在片内有上拉电阻,只需要在片外接一个到地的电容就可以实现上电复位。

21 P3.0 I/O 通用数字I/O管脚

22 P5.4 I/O 通用数字I/O管脚

23 P3.1 I/O 通用数字I/O管脚

24 P3.2 I/O 通用数字I/O管脚

25 P3.4 I/O 通用数字I/O管脚

26 P3.5 I/O 通用数字I/O管脚

27 P3.6 I/O 通用数字I/O管脚

28 SPI_SS I SPI_SS 为 0,使能 SPI 信号,低电平有效,也可以使芯片进入sleep mode

29 PKT_FLAG O 发射/接收状态标志位可通过设置为高或低有效

当RST_n为低时,将关闭芯片,电流<1uA,数字部分的值30 RST_n I 也会失去。如果想保留数字寄存器的值,可以进入sleep模

式。当RST_n为高时,将开启芯片,寄存器将回复复位值

31 SPI_MISO O SPI:SPI data 输出脚

32 SPI_MOSI I SPI:SPI data 输入脚

33 I2C_SEL I 模式选择0: SPI模式1: I2C模式

34 SPI_CLK I SPI/I2C 时钟输入脚

35 VSS GND 地

36 XTALO AO 晶体振荡器输出脚

37 XTALI AI 晶体振荡器输入脚

38 PLL_VDD PWR 1.8V 电源

39 VSS GND 地

40 ANTb Balanced

射频输入输出RF

41 ANT GND 地

42 RF_VDD PWR RF 单元供电电源

43 LDO_IN PWR 片上LDO输入电压

44 VSS GND 地

45 P5.1 I/O 通用数字I/O管脚

46 P5.0 I/O 通用数字I/O管脚

47 P5.2 I/O 通用数字I/O管脚

通用数字I/O管脚

48 P2.2 I/O

PWM 单元的输出 PWM0

2. LT5910 电路图

1 P2.3

2 P2.4

3 P2.5 4

P2.6

5 P4.6

6 P4.7

7 P0.7

8 P0.6

9 P0.5

10 P0.4

11 P0.0

12 P0.1

VDD_IO

48 47 46 45 44 43

P2

.2

P

5.

2

P

5.

P5

.1 VSS

LD

O

IN

49

P5.3 VDD P1.0 P1.2 P1.3

P1

.4

13 14 15 16 17 18

VDD1.8V

C1 1uF

42 41 40 39 38 37

RF

VDD

ANT ANTb VSS

PL

LV

DD

XTALI

XTAL0 36

VSS 35

SPI_CLK 34

I2C_SEL 33

SPI_MOSI 32

SPI_MISO 31

RST_n 30

PKT_FLAG 29

SPI_SS 28

P3.6 27

P3.5 26

P3.4 25

P1.5

/RESE

T P3.0 P5.4 P3.1

P3

.2

19 20 21 22 23 24

3. 封装形式

QFN 48 Lead Exposed Pad Package, 6x6 mm, 0.4mm pitch. Dimensions in mm.

相关文档