文档库 最新最全的文档下载
当前位置:文档库 › 2008数电期末考题A

2008数电期末考题A

2008数电期末考题A
2008数电期末考题A

74LS191功能表

LD

CT D U / CP D 0 D 1 D 2 D 3

Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3

1 0 0 ↑ ×××× 1 0 1 ↑ ×××× 1 1 × × ×××× d 0 d 1 d

2 d

3 加法计数 减法计数 保持

命 题 人 :

审 题 人 :

命 题 时 间 :

J 教 务 处 制

系名 专业 年级、班 学号 姓名

菏泽学院08——09数字电子技术 课程试题( 卷)

题号 一 二 三 四 五 六 七 八 九 十 总分 得分

(请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16分)

1.已知A B A B B A Y +++=,下列结果正确的是( D ) a . Y =A b .Y=B c .A B Y += d .Y=1

2.已知A=(10.44)10(下标表示进制),下列结果正确的是( D )

a . A=(1010.1)2

b .A=(0A .8)16

c . A=(12.4)8

d .A=(20.21)5 3.下列说法不正确的是( A )

a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑

b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)

c .OC 门输出端直接连接可以实现正逻辑的线与运算

d .集电极开路的门称为OC 门 4.以下错误的是( C )

a .数字比较器可以比较数字大小

b . 半加器可实现两个一位二进制数相加

c .编码器可分为普通全加器和优先编码器

d .上面描述至少有一个不正确 5.下列描述不正确的是( A )

a .触发器具有两种状态,当Q=1时触发器处于1态

b .时序电路必然存在状态循环

c .异步时序电路的响应速度要比同步时序电路的响应速度慢

d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( C )

a .“101”

b .“100”

c .“011”

d .“000”

7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为(D )

a .“1100”

b .“1011”

c .“1101”

d .“0000”

8.下列描述不正确的是( C )

a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便

b .DAC 的含义是数-模转换、ADC 的含义是模数转换

c .积分型单稳触发器电路只有一个状态

d .上面描述至少有一个不正确

二.判断题(9分)

1.TTL 输出端为低电平时带拉电流的能力为5mA ( 0 ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( 0 )

3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。( 0 ) 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。( 1 ) 5.设计一个3进制计数器可用2个触发器实现( 0 )

6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( 1 )

7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( 0 ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( 1 )

9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛(0 )

三.计算题(8分)

1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。

线

A

B

重 庆 大 学 教 务 处 制

系名 专业 年级、班 学号 姓名

2.已知一个8位权电阻DAC 系统的参考电源U REF = -16V ,转换比例系数

R

R F

2为1。当输

入最大时输出近似为16V ,请求当8位二进制输入数码用16进制表示为30H 时的模拟信号输出电压U O

四.分析题(24分)

1.分析下面的电路并回答问题

(1)写出Y1、Y3、Y 的输出表达式

(2)列出输出Y 的真值表 (3)说明电路的逻辑功能

2.分析下面的电路并回答问题(触发器为TTL 系列)(分析时请考虑异步复位信号的作用)

(1) 写出电路激励方程、状态方程、输出方程 (2) 画出电路的有效状态图

该电路具有什么逻辑功能并说明能否自启动

五.应用题(43分)

1.请用74LS138设计一个三变量的多数表决电路。具体要求如下: (1)输入变量A 、B 、C 为高电平时表示赞同提案 (2)当有多数赞同票时提案通过,输出高电平 74LS138的逻辑功能及引脚图如下: 74LS138译码器真值表

T S 21S S + A 2A 1A 0 输 出

0 × ××× 全1 × 1 ××× 全1 1 0 0 0 0

00=Y ,其

余为1 1

i m

i i m Y =,

其余为1

2.请用卡诺图化简下面的逻辑函数

D C A C B A D C B A Y ++?=)( 给定约束条件为:AB+CD=0 3. 74LS161逻辑符号及功能表如下

74LS161功能表

CR LD CT P CT T CP D 0 D 1 D 2 D 3

Q 0 Q 1 Q 2 Q 3 0 × × × × ×××× 1 0 × × ↑ d 0d 1 d 2 d 3

1 1 1 1 ↑ ×××× 1 1 × 0 × ×××× 1 1 0 1 × ×××× 0 0 0 0

d 0 d 1 d 2 d 3 正常计数 保持(但C =0) 保持

(1)若161当前状态Q 3 Q 2 Q 1Q 0为0111,D 0 D 1 D 2 D 3为“全1”,LD =0并保持,

请画出在两个CP ↑作用下的状态转换关系? (2)请用清零法设计一个八进制记数器(可附加必要的门电路)

4.请用555定时器实现一个单稳态触发电路(暂态时间为1S ),555定时器功能表及引脚图如下: 555定时器的功能表

U I1 U I2 D R 输出U O T D 状态 × × 0 >CC U 32 >CC U 31 1 >CC U 32 CC U 31 1

1 1 0 导通

0 导通

1 截止

保持 保持

1 截止

线

重 庆 大 学 教 务 处 制

系名 专业 年级、班 学号 姓名

答题纸 题号

总分

得分

线 封

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

数电期末模拟题及答案

《数字电子技术》模拟题一 一、单项选择题(2×10分) 1.下列等式成立的是( ) A 、 A ⊕1=A B 、 A ⊙0=A C 、A+AB=A D 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( ) A 、F=∑m(1,3,4,7,12) B 、F=∑m(0,4,7,12) C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.属于时序逻辑电路的是( )。 A 、寄存器 B 、ROM C 、加法器 D 、编码器 4.同步时序电路和异步时序电路比较,其差异在于后者( ) A 、没有触发器 B 、没有统一的时钟脉冲控制 C 、没有稳定状态 D 、输出只与内部状态有关,与输入无关 5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需( )片256×4的RAM 。 A 、 16 B 、2 C 、4 D 、8 6.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有( ) 。 A 、 B 、 C 、 D 、 7.函数F=A C+AB+B C ,无冒险的组合为( )。 A 、 B=C=1 B 、 A=0,B=0 C 、 A=1,C=0 D 、 B=C=O 8.存储器RAM 在运行时具有( )。 A 、读功能 B 、写功能 C 、读/写功能 D 、 无读/写功能 9.触发器的状态转换图如下,则它是: ( ) A 、T 触发器 B 、RS 触发器 C 、JK 触发器 D 、D 触发器 10.将三角波变换为矩形波,需选用 ( ) A 、多谐振荡器 B 、施密特触发器 C 、双稳态触发器 D 、单稳态触发器 二、判断题(1×10分) ( )1、在二进制与十六进制的转换中,有下列关系: (1001110111110001)B =(9DF1)H ( )2、8421码和8421BCD 码都是四位二进制代码。 ( )3、二进制数1001和二进制代码1001都表示十进制数9。 ( )4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度。 ( )5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L 1+L 2 ( )6、CMOS 门电路中输入端悬空作逻辑0使用。 ( )7、数字电路中最基本的运算电路是加法器。 ( )8、要改变触发器的状态,必须有CP 脉冲的配合。

数字电路试题及答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = (11110.01 ) 2 = (1E.4 ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为: 高电平 、 低电平 和 高阻态 。 4 . 主从型JK 触发器的特性方程 = 。 5 . 用4个触发器可以存储 4 位二进制数。 6 . 存储容量为4K×8位的RAM 存储器,其地址线为 条、数据线为 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( C )图。 2.下列几种TTL 电路中,输出端可实现线与功能的电路是(B )。 A 、或非门 B 、与非门 C 、异或门 D 、OC 门 3.对CMOS 与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C)。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为(C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C)。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为(D )。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有(C )个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

数字电子技术期末试题库

【数字电子技术】【试题库】 一、填空题 1.电子电路中的信号可分为两大类,即模拟信号和。 2.数字信号是时间上和上都不连续的信号。 3.十进制数176转换成二进制数为。 4.二进制数11010011转换成十进制数为。 5.所谓二-十进制编码,就是用若干位二进制码元按一定的规律排列起来表示十进制数的过程,也称为码。 6.目前,国际最通用的处理字母、专用符号和文字的二进制代码就是美国标准信息交换码,即码。 ?+?=。 7.二进制数的逻辑运算0111 8. 二进制数的逻辑运算11=。 ⊕=。 9. 二进制数的逻辑运算11 +?=。 10.利用逻辑代数公式,对右式进行化简,A A B ++?=。 11.利用逻辑代数公式,对右式进行化简,A B A B 12.逻辑代数的三条重要规则分别是代入规则、反演规则和。 13.由n个逻辑变量组成的不同最小项个数为个。 14.由n个变量组成的“与或”逻辑表达式,若其中每一项均是关于n个逻辑变量的最小项,则称这一表达式为。 15.利用卡诺图求解最简逻辑表达式时,需要画方格圈,其中有三条要求:将2n个值为1的方格划为一个方格圈,方格圈的数量应(越少/越多)越好,方格圈所含的方格数应(越少/越多)越好。 16.三极管作为开关元件,通常工作在截止区和。 17.集成门电路主要有TTL门电路和。 18.三态门电路的输出有高电平、低电平和共3种状态。 19.TTL集成门电路是由半导体构成的,由于它工作速度快,带负载和抗干扰能力强,因而在数字电路中应该广泛。 20.根据逻辑功能的不同特点,数字逻辑电路可以分为两大类:组合逻辑电路和。 21.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现干扰脉冲,从而导致逻辑电路产生错误输出的现象,称为。 22.触发器有两种稳定状态,即0状态和。 23.RS触发器由两个门电路首尾相连构成。 24.为了避免基本RS触发器输出存在不确定的情况,对其输入端设置了相应的约束条件是。

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

《数字电路》期末模拟试题及答案 3

1. 当PN 结外加正向电压时,PN 结中的多子______形成较大的正向电流。 2. NPN 型晶体三极管工作在饱和状态时,其发射结和集电结的外加电压分别处于___ ___偏置和_______偏置。 3. 逻辑变量的异或表达式为:_____________________B A =⊕。 4. 二进制数A=1011010;B=10111,则A -B=_______。 5. 组合电路没有______功能,因此,它是由______组成。 6. 同步RS 触发器的特性方程为:Q n+1 =______,其约束方程为:______。 7. 将BCD 码翻译成十个对应输出信号的电路称为________,它有___个输入 端,____输出端。 8. 下图所示电路中,Y 1 Y 3 =______。 1. 四个触发器组成的环行计数器最多有____个有效状态。 A.4 B. 6 C. 8 D. 16 2. 逻辑函数D C B A F +=,其对偶函数F * 为________。 A .()()D C B A ++ B. ()()D C B A ++ C. ()()D C B A ++ 3. 用8421码表示的十进制数65,可以写成______。 A .65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2 4. 用卡诺图化简逻辑函数时,若每个方格群尽可能选大,则在化简后的最简表达式 中 。 A .与项的个数少 B . 每个与项中含有的变量个数少 C . 化简结果具有唯一性 A 1 A B 3

5. 已知某电路的真值表如下,该电路的逻辑表达式为 。 A .C Y = B . AB C Y = C .C AB Y += D .C C B Y += 化简下列逻辑函数,写出最简与或表达式: 1. 证明等式:AB B A B A B A +?=+ 2. Y 2=Σm (0,1,2,3,4,5,8,10,11,12) 3. Y 3=ABC C AB C B A C B A + ++? 分析设计题: 1.双四选一数据选择器如图所示,其功能表达式如下。现要实现八选一数据选择器的功能(地址信号为 A 2A 1A 0,数据输入端信号为 D 7 ~ D 0 ) ,请画出电路连接图。 1A A A A D Y =(2D Y =( 2.TTL

数电期末试卷

天津理工大学考试试卷 2013~2014学年度第一学期 《高频电子线路》 期末考试 答案 课程代码: 0562010 试卷编号: 5-A 命题日期: 2013 年 11 月 5 日 答题时限: 120 分钟 考试形式:闭卷笔试 得分统计表: 大题号 总分 一 二 三 四 五 一、单项选择题(从4个备选答案中选择最适合的一项,每小题1分,共10分) 得分 1. 下图所示抽头式并联谐振回路中,接入系数为p ,则把电容C1折合到LC 回路两端后的值为 A 。 A 12C p B 11 2C p C 1pC D 11C p 2. 某丙类高频功率放大器原工作于在欠压状态,现欲调整使它工作在临界状态,可采用办法 B 。 A CC V 增加、 bm V 减小、 p R 减小

B C C V 减小、bm V 增加、p R 增加 C CC V 减小、 bm V 减小、p R 减小 D CC V 增加、 bm V 增加、 p R 增加 3. 给一个振荡器附加AFC 系统,是为了 D 。 A 尽量保持输出电平恒定; B 使振荡器的输出与参考信号完全同步(同频同相); C 使振荡器输出的频率与参考信号频率相等,但初相位相对于参考信号初相位有一定的剩余误差; D 使振荡频率比不加时稳定。 4. 为了保证调幅波的包络能够较好地反映调制信号, C 。 A 集电极被调功率放大器和基极被调功率放大器都应工作在欠压状态 B 它们都应工作在过压状态 C 集电极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 D 基极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 5. 下面属于非线性元件特性的是 C 。 A 只有直流电阻,且阻值随静态工作点的改变而改变 B 只有动态电阻,且阻值随静态工作点的改变而改变 C 具有频率变换的作用 D 满足叠加原理 6. 某一调谐放大器,假设输入信号的频率为2MHz 、5MHz 、10MHz ,12MHz ,当谐振回路的谐振频率为10MHz 时,频率为 C 的信号在输出信号中最强。 A 2MHz B 5MHz C 10MHz D 12MHz 7. 若调制信号的频率范围为n F F -1时,用来进行标准调幅,则形成已调波的带宽为 A 。 A n F 2 B ()12F F n - C 12F D ()n f F m 12+ 8. 多级单调谐回路谐振放大器与单级单调谐回路放大器比较,叙述正确的是 C 。

数字电路试题及答案汇编

数字电路试题 一、单项选择题 1、以下代码中为无权码的为 ( ) A . 8421BCD 码 B . 5421BCD 码 C . 余三码 D .2421BCD 码 2、图示逻辑电路的逻辑式为 ( ) A .F=C B A ++ B .F= C B A ++ C .F=C B A D .F=ABC 3、下列关于异或运算的式子中,不正确的是 ( ) A .0A A =⊕ B . 1A A =⊕ C .A 0A =⊕ D .A 1A =⊕ 4、一个n 变量的逻辑函数应该有 个最小项 ( ) A .n B .n 2 C .n 2 D .2 n 5、若编码器中有50个编码对象,则要求输出二进制代码位数为 位。 ( ) A .5 B .6 C .10 D .50 6、在下列逻辑电路中,不是组合逻辑电路的是 。 ( ) A .译码器 B .编码器 C .全加器 D .寄存器 7、欲使JK 触发器按01 =+n Q 工作,可使JK 触发器的输入端 。 ( ) A .1==K J B .Q J =,Q K = C .Q J =,Q K = D .0=J ,1=K 8、同步时序电路和异步时序电路比较,其差异在于两者 。 ( ) A .没有触发器 B .是否有统一的时钟脉冲控制 C .没有稳定状态 D .输出只与内部状态有关 9、8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。 ( ) A .1 B .2 C .4 D .8 10、555定时器D R 端不用时,应当 。 ( ) A .接高电平 B .接低电平 C .通过F μ01.0的电容接地 D .通过小于Ω500的电阻接地 二、填空题 1、当传送十进制数5时,在8421奇校验码的校验位上值应为 。 2、(35.625)10=( )2=( )8=( )16 3、用反演律求函数D A D C ABC F ++=的反函数(不用化简)=F 。 4、消除竟争冒险的方法有 、 、 等。 5、触发器有 个稳态,存储8位二进制信息要 个触发器。 1 & A B C F 11

数电习题及答案

一、 时序逻辑电路与组合逻辑电路不同, 其电路由 组合逻辑电路 和 存储电路(触发器) 两部分组成。 二、描述同步时序电路有三组方程,分别是 驱动方程 、状态方程 和 输 出方程 。 三、时序逻辑电路根据触发器的动作特点不同可分为 同步时序逻辑电路 和 异步时序逻辑电路 两大类。 四、试分析图 T7.5时序电路的逻辑功能,写出电路的驱动方程、状态方程 和输出方程,画出电路的状态转换图和时序图。 解:驱动方程: 00110 1J K J K Q ==== 状态方程: 1001 1 10 10n n Q Q Q Q Q Q Q ++==+ 输出方程: 10Y Q Q = 状态图:功能:同步三进制计数器

五、试用触发器和门电路设计一个同步五进制计数器。 解:采用3个D触发器,用状态000到100构成五进制计数器。 (1)状态转换图 (2)状态真值表 (3)求状态方程

(4)驱动方程 (5)逻辑图(略) [题7.1] 分析图P7.1所示的时序电路的逻辑功能,写出电路驱动方程、状态转移方程和输出方程,画出状态转换图,并说明时序电路是否具有自启动性。 解:触发器的驱动方程 2 0010210 10 21 1 J Q K J Q J Q Q K Q K ====???? ? ? ==??? 触发器的状态方程

1 20 0 1 10 101 1 2 210 n n n Q Q Q Q Q Q Q Q Q Q Q Q + + + = =+ = ? ?? ? ? ?? 输出方程 2 Y Q = 状态转换图如图A7.1所示 所以该电路的功能是:能自启动的五进制加法计数器。 [题7.3] 试分析图P7.3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并检查电路能否自启动。 解:驱动方程 输出方程 状态方程 状态转换图如图 A7.3所示 01 J X Q =⊕01 K= 10 J X Q =⊕ 1 1 K= 10 () Z X Q Q =⊕? 1 0000010 () n Q J Q K Q X Q Q +=+=⊕ 1 1111101 () n Q J Q K Q X Q Q +=+=⊕?

数电试题答案

一、填空题(每空1分,共10分) 1.数字电路分为两大类,分别是组合逻辑电路和时序逻辑电路。 2.2006个1连续异或的结果是__0___;而2007个1连续同或的结果是__1__. 3.已知某函数F 的反函数为,则其原函数F= ;而F 的对偶函数则为F*= 。 4.试将函数,写成标准的积之和形式,即(0,1,2, 4,5,6,8,9,10 ). 5.逻辑代数中的三种基本逻辑运算是与、或、非。 1 位二进制数,它具有记忆功能。 二、选择题(每小题2分,共10分) 1.已知某电路的输入A 、B 和输出Y 的波形如下图所示,该电路实现的函数表达式为 D 。 (A)A ⊙B (B)A?B (C) (D) 2.用0,1两个符号对100个信息进行编码,则至少需要 B 。 (A)8位 (B) 7位 (C) 9位 (D) 6位 3.下列电路中属于组合电路的是 D 。 (A)集成触发器 (B)多谐振荡器 (C)二进制计数器 (D)3—8译码器 4.下列电路中只有一个稳定状态的是 C 。 (A)集成触发器 (B) 施密特触发器 (C)单稳态触发器 (D) 多谐振荡器 5.为产生周期性矩形波,应当选用 C 。 (A) 施密特触发器 (B) 单稳态触发器 译码器 三、逻辑函数化简(共10分) 用卡诺图法化简下列逻辑函数,结果为最简与或式。 (每题5 分,共10分) . 四、分析题(共45分) 1.(本题10分)写出下图的逻辑表达式和真值表,并化简为最简与或表达式。

2. (本题10分)试对已给器件,在所示输入波形CP、D、及作用下,画其输出波形Q及.假设电路初态Q(0)=1,且不计传输延迟 解: 3.(本题10分) 试分析图示时序电路,列出状态转换表及全状态转换图,说明电路功能,并分析能否自启动,设初始状态为00。 解:⑴写激励方程(2分) J1=Q0n,,K1=K0=1, ⑵写状态方程(2分) , ⑶列全状态转换表(2分) ⑷画全状态转换图(2分) ⑸功能(2分):该电路为一个三进制同步计数器,并且具有自启动功能。 4. 已知某时序电路的状态转换表如下所列,试由此画出该电路在所给时钟CP及输入信号X 作用下的Q2、Q1及输出Z的波形(设初态Q2Q1=00,时钟脉冲上升边沿有效).Q2n+1Q1n+1/Zn Q2n Q1n X=0 X=1 0 0 01/0 11/0 0 1 10/0 00/1 1 1 00/1 10/0 1 0 11/0 01/0 5. (本题10分)已知可变进制计数器如下图所示,试分析当控制变量A为1和0时电路各为几进制计数器,并分别画出主循环的状态转换图。 解: 当A=1时置数状态为0011,该状态应是计数循环中的一个状态,所置数值为0000,因而计数循环的状态为0000~0011,共4个状态,完成四进制,为四进制计数器。(3分) 当A=0时置数状态为1001,该状态应是计数循环中的一个状态,所置数值为0000,因而计数循环的状态为0000~1001,共10个状态,完成十进制,为十进制计数器。(3分) 画出主循环的状态转换图:(4分)。 1.(本题15分)一个电路有3个输入信号,即A、B及C,有4个输出信号,即Z1、Z2、Z3及Z4,当所有输入信号为0时,Z1=1;当只有1个输入为1时,Z2=1;当任意2个输入信号为1时,Z3=1;当3个输入全部为1时,Z4=1.试用图示3线-8线译码器CT3138和门电路来实现. 解: 1.列真值表(5分) A B C Z1 Z2 Z3 Z4 0 0 0 1 0 0 0 0 0 1 0 1 0 0 0 1 0 0 1 0 0

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期 《数字电子技术》期末复习题 第一部分题目 一、判断题(每题2分,共30分。描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。 【】2、(325)8 >(225)10 【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。 【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16 【】5、8421 BCD码是唯一能表示十进制数的编码。 【】6、十进制数85的8421 BCD码是101101。 【】7、格雷码为无权码,8421 BCD为有权码。 【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 【】9、逻辑变量的取值,1比0大。 【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。【】11、逻辑运算1+1=1 【】12、逻辑运算A+1+0=A 【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。 【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。【】16、AB A C BC AB A C ++=+ 【】17、逻辑函数表达式的化简结果是唯一的。 【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。 【】19、n个变量组成的最小项总数是2n个。 【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。 【】21、逻辑函数化简过程中的无关项一律按取值为0处理。 【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。【】23、TTL或非门的多余输入端可以接高电平。 【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。【】25、将三输入与非门中的两个输入端都接高电平,就可以实现非门功能。 【】26、基本的逻辑关系有与、或、非三种,其实现单元电路分别为与非门和或非门两种。【】27、CMOS门电路的输入电流大于TTL门电路的输入电流。 【】28、组合逻辑电路的基本组成单元是门电路。 【】29、组合电路没有记忆功能。 【】30、组合电路是一种具有记忆功能的逻辑电路。

(完整版)数电试题及答案

通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基 础》 课试卷 试卷类型: A 卷 一、 单项选择题(每小题2分,共24分) 1、8421BCD 码01101001.01110001转换为十进制数是:( ) A :78.16 B :24.25 C :69.71 D :54.56 2、最简与或式的标准是:( ) A :表达式中乘积项最多,且每个乘积项的变量个数最多 B :表达式中乘积项最少,且每个乘积项的变量个数最多 C :表达式中乘积项最少,且每个乘积项的变量个数最少 D :表达式中乘积项最多,且每个乘积项的变量个数最多 3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量 C :消去3个表现形式不同的变量,保留相同变量 表1 D :消去4个表现形式不同的变量,保留相同变量 4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕C B :AB + BC C :AB + BC D :ABC (A+B+C ) 5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7) C :F(A,B,C)=∑m (0,2,3,4) D :F(A,B,C)=∑m (2,4,6,7) 6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。 A :32 B : 10 C :5 D : 6 7、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( ) A :11111101 B :10111111 C :11110111 D :11111111 8、要实现n 1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1

数字电子技术基础期末试题及答案

数字电子技术基础期末 试题及答案 Company number:【WTUT-WT88Y-W8BBGB-BWYTT-19998】

一、填空题:(每空1分,共16分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、( 逻辑图 )、( 逻辑表达式 )和( 卡诺图 )。 2.将2004个“1”异或起来得到的结果是( 0 )。 3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( TTL )电路和( CMOS )电路。 4.施密特触发器有( 两 )个稳定状态.,多谐振荡器有( 0 )个稳定状态。 5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( 10 )条,数据线( 4 )条。 6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( 20 )kHz ;完成一次转换所用的时间应小于( 50 )。 7.GAL 器件的全称是( 通用阵列逻辑 ),与PAL 相比,它的输出电路是通过编程设定其( 输出逻辑宏单元 )的工作模式来实现的,而且由于采用了( E 2CMOS )的工艺结构,可以重复编程,使用更为方便灵活。 二、根据要求作题:(共16分) 1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。 解:1. 2、图1、2中电路由TTL 门电路构成,图3由 CMOS 门电路构 成,试分别写出F1、F2、F3的表 达式。 F C F B A F = =+=321; ;解:.2. 三、已知电路及输入波形如图4(a )(b )所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。 (8分) 解: R +

数字电子技术基础试题及答案 (1)

数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=Ω,C=μF 。试求脉冲宽度 T ,振荡频率f 和占空 比q 。 图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号 ………

时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 D= Q n+1= Q 1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。 图4

北京理工大学数电期末试卷(含答案)

课程编号:ELC06011 北京理工大学2010-2011学年第二学期 2009级数字电子技术基础B 期末试题A 卷 注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效。 班级 学号 姓名 成绩 一、(20分)填空 1.在如下门电路中,哪些输出端能够直接互连 bcde 。若输出端不能互连,为什么? 输出都呈现低阻抗,如果相连,如果一个门工作在高电平, 一个门工作在低电平,会使两个门内部形成过电流而损坏器件67 a ) 普通TTL 门电路; b )普通CMOS 门电路; c )OC 门; d )三态输出门; e )OD 门。 2.一个4位D/A 转换器的分辨率为 1/15 1/(2^n-1) ,若参考电压V REF = 6V ,当输入码为0110时,输出电压为 6/16*(8*0+4*1+2*1+1*0)=2 V 。 3.存储容量为2K ×8位的随机存储器,地址线为 11(2的几次方就是十几根) 根,数据线为 8 根;若用1K ×4位的RAM 来实现上述存储容量,需要 4 片。 4.A/D 转换器一般需要经过采样、保持、 量化 、 编码 4个过程。 5.单稳态触发器输出脉冲的频率取决于 ,输出脉冲的宽度取决于 。 6.施密特触发器有 2 个稳定状态,单稳态触发器有 1 个稳定状态,多谐振荡器 0 个稳定状态。 7.ROM 设计的组合逻辑电路如图T1所示,写出逻辑函数0Y 和1Y 的表达式。 0Y = ∑(m1,m2,m6) ,1Y = ∑(m0,m1,m5) 。

A B 0Y 1 Y 0W 1W 2W 3W C 4W 5W 6W 7 W 图T1 二、(10分) 将下列各式化简为最简与或式,方法不限。 1.CD D AC ABC C A F 1+++= 2.CD B BCD A C B A D C AB F 2+++=,约束条件: 答案略 三、(10分) 已知图T3中(a )(b )(c )为TTL 门电路,(d )(e )为CMOS 门电路,分别写出各电路的输出状态(0或1或高阻)或输出表达式。 V Ω 1001 Y A B C D R V CC 2 IL V 3 Y IH V 0 (a ) 高电平 V L 代表低电平(b )cmos ,ABCD (c )高阻 TG 4 Y A B 5 Y IH V Ω k 10 (d ) CMOS 高阻 (e )高电平 图T3 四、(10分)

数电试题答案

数字电路部分(共45分) 一. 填空(每空1分,共9 分) 1(3分). 数制转换: (8F)16 = (143)D = (10001111)2 = ( 217)8。 2(2分)..有一数码10010011,作为自然二进制数时,它相当于十进制数 148 ,作为8421BCD 码时,它相当于十进制数 93 。 3(3分)为使F=A ,则B 应为何值(高电平或低电平)? 4(1 分).74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为 01000000 。 二.选择题(共5小题,共计10分)。 1.已知如图4所示二极管具有理想特性,A=3V ;B=0V ;F=( B ) 图4 A. 0V B. 3V C. 12V 2. 能够实现“线与”的TTL 门电路叫:( C ) A .三态门 B.OD 门 C. OC 门 3.从逻辑表达式判断下列存在竞争冒险现象的为:( A ) A. 1P AB AC =+ B. 2()P A B C =+ C. 3P AB AC BC =++ 4.以下等式成立的为:( B ) A.A AB A A +=+ B. C. A BC ABC ABC AC B ++=+ 5.下列门电路工作速度最快的一种是(TTL )。 A.TTL B.CMOS C.NMOS D. PMOS 三.化简题(共1小题,共计4分)。 F AB AC BC AB AC ++=+

请用卡诺图化简下列逻辑函数 1 (4分)Y (A ,B ,C ,D )=∑(m 1,m 3,m 5,m 7,m 8,m 9,m 10,m 11,m 12,m 13,m 14,m 15) 四. 计算题(共4小题,共计22分) 1、(7分)设计组合逻辑电路其功能为4人表决电路:4人分别为A ,B ,C ,D ,其中A 为主裁判,其余三人为副裁判,每人一个按键,如果同意则按下,不同意则不按。结果用指示灯表示,规定只有当三人以上(包含三人)同意且包含主裁判在内时指示灯亮,否则不亮。写出设计过程并画出电路图。 (1)逻辑抽象 裁判同意为1 不同意为0输出灯亮为1 不亮为0 (2)真值表

数字电子技术_期末考试试题

期末考试试题 课程名称 《数字电子技术》 适用专业自动化、测控 考试时间 ( 120 )分钟 一、 填空题(22分每空2分) 1、=⊕0A A , =⊕1A A 。 2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。 3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态. 4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关, 而与 电路原先状态 无关。 5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。 6、一个四选一数据选择器,其地址输入端有 两 个。 二、 化简题(15分 每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1) Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)=BD A + 2)∑∑+=) 11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L AC AD B A d m D C B A L ++= += ∑∑)11,10,9,3,2,1()15,14,13,0(),,,( 利用代数法化简逻辑函数,必须写出化简过程 3)________________________________________ __________)(),,(B A B A ABC B A C B A F +++= 3)0 ) (),,(______ ________________ __________________________________________________ __________=+++ =++++=+++=A BC B A B A AB BC B A B A B A ABC B A C B A F 三、 画图题(10分 每题5分) 1 1 1 1 1 1 AB CD 00 00 01 01 10 10 11 11 1 1 1 1 1 × 1 1 × × × × × AB CD 00 00 01 01 10 10 11 11 1

数电试题及答案五套。

《数字电子技术基础》试题一 一、 填空题(22分 每空2分) 1、 =⊕0A , =⊕1A 。 2、JK 触发器的特性方程为: 。 3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态. 4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关。 5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。 6、一个四选一数据选择器,其地址输入端有 个。 二、 化简题(15分 每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0() ,,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程 3)____ ____________________________________ __________)(),,(B A B A ABC B A C B A F +++= 三、 画图题(10分 每题5分) 据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、 2、 四、 分析题(17分) 1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)

2、电路如图所示,分析该电路,画出完全的时序图,并说明电 路的逻辑功能,要有分析过程(11分) 五、设计题(28分) 1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不 正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。(8分) 六、分析画图题(8分) V作用下,输出电压的波形和电压传输特性 画出下图所示电路在 i

数电试题及答案

通信071~5 班 20 08 ~20 09 学年 第 学期 《数字电子技术基础》 课试卷 题号 -一- -二二 三 四 五 六 七 八 九 总成 绩 得分 、 单项选择题(每小题2分,共24 分) 1、 8421BCD 码 01101001.01110001转换为十进制数是: (c A : 78.16 B : 24.25 C : 69.71 2、 最简与或式的标准是:(c ) A :表达式中乘积项最多,且每个乘积项的变量个数最多 项的变量个数最多 C :表达式中乘积项最少,且每个乘积项的变量个数最少 项的变量个数最多 3、 用逻辑函数卡诺图化简中,四个相邻项可合并为一项 A :消去 B :消去 C :消去 ,它 能: D : 54.56 B :表达式中乘积项最少,且每个乘积 D :表达式中乘积项最多,且每个乘积 (B ) D : 消去4个表现形式不同的变量,保留相同变量 A B C F 4、已知真值表如表1所示,则其逻辑表达式为:(A ) 0 0 0 0 A : A ? B ? C 0 0 1 1 B : AB + BC 0 匕 0 1 C : AB + BC 0 1 1 0 D ABC (A+B+C ) 1 0 0 1 5、函数 F(A , B , C)=AB+BC+AC 的最小项表达式为: 1 1 A : F(A,B,C)=刀m (0, 2, 4) 1 1 0 0 B : F(A,B,C)=刀m (3, 5, 6, 7) 1 1 1 1 1个表现形式不同的变量,保留相同变量 2个表现形式不同的变量,保留相同变量 3个表现形式不同的变量,保留相同变量 (0, 2, (2, 4, 3, 6, 4) 7) (B ) C : F(A,B,C)=刀m D : F(A,B,C)=刀 m 6、 欲将一个移位寄存器中的二进制数乘以( A : 32 B : 10 32) 10需要 7、 已知74LS138译码器的输入三个使能端( E 1=1 , E 2A =E 2B =0 )时,地址码 丫 0 是:(C ) A : 11111101 n 1 n B : 10111111 C )个移位脉冲。 D : A 2A 1A °=011,则输出 丫7 11110111 D : 11111111 8、 要实现Q A : J=0, K=0 9、 能够实现线与功能的是: A : TTL 与非门 Q , JK 触发器的J K 取值应是: B : J=0, K=1 (B ) B :集电极开路门 (D C : ) J=1 , K=0 J=1,K=1 10、 个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 行数据输出。 A : 8ms B : 4ms 11、 表2 ( A :译码器 C :三态逻辑门 1kHz ,经过 D: CMOS 逻辑门 可转换为4位并

相关文档
相关文档 最新文档