文档库 最新最全的文档下载
当前位置:文档库 › 数字电子技术复习题

数字电子技术复习题

数字电子技术复习题
数字电子技术复习题

一、填空题:

1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑关系的数学工具称为逻辑代数。

2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。

4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。十进制计数各位的基数是10,位权是10的幂。

5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。

6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。

7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。

8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。

9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。

10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。

13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。

14、在化简的过程中,约束项可以根据需要看作1或0。

15、逻辑代数又称为布尔代数,数字逻辑中的有与, 或, 非基本逻辑运算。

16、逻辑函数有四种表示方法,它们分别是真值表、逻辑图、逻辑表达式和卡诺图。

18、数字信号的特点是在时间上和幅度上都是断续变化的,其高电平和低电平常用1 和0 来表示。

19、在数字电路中,常用的计数制除十进制外,还有二进制、八进制、十六进制。

20、(10110010.1011)2=( 262. 54 )8=( B2. B )16。

21、( 35.4)8 =(011101.100) 2 =(29. 5)10 =( 2D.8 )16=( 00101001.0101 )8421BCD。

22、(39.75 )10=(100111.11 )2=( 47.6 )8=( 72.C )16。

23、逻辑函数 F= A +B+ CD 的反函数 F = )(D C B A + 。

24、逻辑函数F=A +B+C D 的反函数F = A B (C+D ) 。

25、逻辑代数运算的优先顺序为 非 、 与 、 或

二、判断正误题

2、异或函数与同或函数在逻辑上互为反函数。 ( 对 )

3、8421BCD 码、2421BCD 码和余3码都属于有权码。 ( 错 )

4、二进制计数中各位的基是2,不同数位的权是2的幂。 ( 对 )

3、每个最小项都是各变量相“与”构成的,即n 个变量的最小项含有n 个因子。( 对 )

4、因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。 ( 错 )

5、逻辑函数F =A B +A B+B C+B C 已是最简与或表达式。 ( 错 )

6、利用约束项化简时,将全部约束项都画入卡诺图,可得到函数的最简形式。( 错 )

7、卡诺图中为1的方格均表示逻辑函数的一个最小项。 ( 对 )

8、在逻辑运算中,“与”逻辑的符号级别最高。 ( 错 )

9、标准与或式和最简与或式的概念相同。 ( 对 )

10、二极管和三极管在数字电路中可工作在截止区、饱和区和放大区。 ( 错 ) 11、8421 码1001 比0001大。 ( 对 )

12、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 ( 对 )

13、格雷码具有任何相邻码只有一位码元不同的特性。 ( 对 )

14、在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( 错 )

三、选择题

1、逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为( B )。

A 、逻辑加

B 、逻辑乘

C 、逻辑非

2、十进制数100对应的二进制数为( C )。

A 、1011110

B 、1100010

C 、1100100

D 、11000100 3、和逻辑式AB 表示不同逻辑关系的逻辑式是( B )。

A 、

B A + B 、B A ?

C 、B B A +?

D 、A B A +

4、数字电路中机器识别和常用的数制是( A )。

A 、二进制

B 、八进制

C 、十进制

D 、十六进制

5、以下表达式中符合逻辑运算法则的是( D )。

A 、C ·C=C 2

B 、1+1=10

C 、0<1

D 、A+1=1

6、A+BC=( C )。

A 、A+

B B 、A+

C C 、(A+B )(A+C )

D 、B+C

7、在( D )输入情况下,“与非”运算的结果是逻辑0。

A 、全部输入是0

B 、任一输入是0

C 、仅一输入是0

D 、全部输入是1

8、逻辑变量的取值1和0可以表示( ABCD )。

A 、开关的闭合、断开

B 、电位的高、低

C 、真与假

D 、电流的有、无 9、求一个逻辑函数F 的对偶式,可将F 中的( ACD )。

A .“·”换成“+”,“+”换成“·”

B 、原变量换成反变量,反变量换成原变量

C 、变量不变

D 、常数中“0”换成“1”,“1”换成“0”

10、在( BCD )输入情况下,“或非”运算的结果是逻辑0。

A 、全部输入是0

B 、全部输入是1

C 、任一输入为0,其他输入为1

D 、任一输入为1

11、n 个变量函数的最小项是( C )

A 、n 个变量的积项,它包含全部n 个变量

B 、n 个变量的荷香,它包含n 个变量

C 、每个变量都以原、反变量的形式出现,且仅出现一次

D 、N 个变量的和项,它不包含全部变量

12、逻辑函数F=(A+B )(A+C )(A+D )(A+E )=( B )

A 、AB+AC+AD+AE

B 、A+BCED

C 、(A+BC )(A+DE )

D 、A+B+C+D

13、表示最大的3位十进制数,需要( C )位二进制数

A 8

B 9

C 10

D 11

14、函数F=AB+BC ,使F=1的输入ABC 组合为( D )

A .ABC=000

B .ABC=010

C .ABC=101

D .ABC=110

15、以下代码中为无权码的为( C D )。

A .8421BCD 码;

B .5421BCD 码;

C .余三码;

D .格雷码。

16、以下代码中为恒权码的为 ( A B )。

A .8421BCD 码;

B . 5421BCD 码;

C . 余三码;

D . 格雷码。

17、.一位十六进制数可以用( C )位二进制数来表示。

A .1;

B .2;

C .4;

D .16。

18、十进制数25用 8421BCD 码表示为 ( B )。

A .10 101;

B .0010 0101;

C .100101;

D .10101。

19、与十进制数(53.5)10等值的数或代码为 ( A B C D )。

A .(0101 0011. 0101)8421BCD ;

B .(35. 8)16;

C .(110101. 1)2;

D .(65. 4)8。

20、与AB A C BC ++相等的表达式是( A )。

A 、A

B A

C + B 、AB BC + C 、AB+C

D 、A C BC +

21、下列表达式中正确的是( D )。

A 、1.0=1

B 、1+0=0

C 、1+A=A

D 、1+1=1 22、与ABC ABC C ++相等的表达式是( C )

。 A 、AB A C + B 、AB BC + C 、C D 、A C BC +

23、下列表达式中错误的是( C )。

A 、A+A =1

B 、1+0=1

C 、1+A=A

D 、1+1=1

24、 +17的8位二进制反码是( D )

A:11110001 B:11101111 C:01101111 D:00010001

25、-17的8位二进制补码是( B )

A:11110001 B:11101111 C:01101111 D:00010001

26、三变量的全部最小项有( C )

A:3个 B:6个 C:8个 D:9个

27、下列说法不正确的是( C )

A:逻辑代数有与、或、非三种基本运算

B:任何一个复合逻辑都可以用与、或、非三种基本运算构成

C:异或和同或与与、或、非运算无关

D:同或和异或互为反运算

28、下列说法不正确的是( D )

A:同一个逻辑函数的不同描述方法之间可相互转换

B:任何一个逻辑函数都可以化成最小项之和的标准形式

C:具有逻辑相邻性的两个最小项都可以合并为一项

D:任一逻辑函数的最简与或式形式是唯一的

第2单元

一、填空题:

1、基本逻辑关系的电路称为 逻辑门 ,其中最基本的有 与门 、 或门 和 非 门。常用的复合逻辑门有 与非 门、 或非 门、 与或非 门、 异或 门和 同或 门。

2、功能为“有0出1、全1出0”的门电路是 与非 门;具有“ 有1出1,全0出0 ”功能的门电路是或门;实际中集成 与非 门应用的最为普遍。

3、当外界干扰较小时,TTL 与非 门闲置的输入端可以 悬空 处理;TTL 或非 门不使用的闲置输入端应与 地 相接;CMOS 门输入端口为“与”逻辑关系时,闲

置的输入端应接 高 电平,具有“或”逻辑端口的CMOS 门多余的输入端应接 低 电平;即CMOS 门的闲置输入端不允许 悬空 。

4、三态门的三种状态是指___0____、___1___、____高阻__。

5、TTL 与非门的多余输入端悬空时,相当于输入_____高____电平

二、判断正误题

1、所有的集成逻辑门,其输入端子均为两个或两个以上。 ( 错 )

2、根据逻辑功能可知,异或门的反是同或门。 ( 对 )

4、逻辑门电路是数字逻辑电路中的最基本单元。 ( 对 )

5、TTL 和CMOS 两种集成电路与非门,其闲置输入端都可以悬空处理。 ( 错 )

6、74LS 系列产品是TTL 集成电路的主流,应用最为广泛。 ( 对 )

7、TTL 与非门的多余输入端可以接固定高电平。 ( 对 )

三、选择题

1、具有“有1出0、全0出1”功能的逻辑门是( B )。

A 、与非门

B 、或非门

C 、异或门

D 、同或门

2、两个类型的集成逻辑门相比较,其中( B )型的抗干扰能力更强。

A 、TTL 集成逻辑门

B 、CMOS 集成逻辑门

3、CMOS 电路的电源电压范围较大,约在( B )。

A 、-5V~+5V

B 、3~18V

C 、5~15V

D 、+5V

4、( A )在计算机系统中得到了广泛的应用,其中一个重要用途是构成数据总线。

A 、三态门

B 、TTL 与非门

C 、OC 门

5、一个两输入端的门电路,当输入为1 0时,输出不是1的门电路为( C )。

A 、与非门

B 、或门

C 、或非门

D 、异或门

6、如图所示,电路输入与输出间实现的功能是( A )。

A 、与

B 、或

C 、与非

D 、或非 7、如右图所示,是由二极管构成的( B )。

A. 与门

B. 或门

C. 与非门

D. 或非门

8、TTL 同或门和CMOS 同或门比较,它们的逻辑功能一样吗?

A:一样

B:不一样

A B

C:有时一样,有时不一样

D:不确定

3、试写出图2.48所示数字电路的逻辑函数表达式,并判断其功能。(8分)

输入变量中有两个或两个以上为1时,输出才为1,因此电路功能为多数表决器电路。

第3单元能力训练检测题

一、填空题:

1、能将某种特定信息转换成机器识别的二进制数码的组合逻辑电路,称之为

编码器;能将机器识别的二进制数码转换成人们熟悉的十进制或某种特定信息的组合逻辑电路,称为译码器;74LS85是常用的组合逻辑电路译码器。

2、在多数数据选送过程中,能够根据需要将其中任意一路挑选出来的电路,称之为

数据选择 器,也叫做 多路 开关。

3、74LS147是 10 线— 4 线的集成优先编码器;74LS148芯片是 8 线— 3 线的集成优先编码器。

4、74LS148的使能端=S 为低电平 时允许编码;当=S 1 时各输出端及E O 、S G 均封锁,编码被禁止。

5、两片集成译码器74LS138芯片级联可构成一个 4 线— 16 线译码器。

6、LED 是指 半导体 数码管显示器件。半导体数码显示器的内部接法有两种形式:共 阳极 接法和共 阴极 接法。

7、组合逻辑电路的逻辑特点是,任意时刻的输出状态仅取决于该时刻的当前输入状态,而与信号作用前的电路无关。

8、两二进制数相加时,不考虑低位的进位信号是 半 加器。

74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为 10111111 。

二、判断正误题

1、组合逻辑电路的输出只取决于输入信号的现态。 ( 对 )

2、3线—8线译码器电路是三—八进制译码器。 ( 错 )

3、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。 ( 对 )

4、编码电路的输入量一定是人们熟悉的十进制数。 ( 错 )

5、74LS138集成芯片可以实现任意变量的逻辑函数。 ( 错 )

6、组合逻辑电路中的每一个门实际上都是一个存储单元。 ( 错 )

7、共阴极结构的显示器需要低电平驱动才能显示。 ( 错 )

8、只有最简的输入、输出关系,才能获得结构最简的逻辑电路。 ( 对 )

三、选择题

1、下列各型号中属于优先编码器是( C )。

A 、74LS85

B 、74LS138

C 、74LS148

D 、74LS48

2、七段数码显示管TS547是( B )。

A 、共阳极LED 管

B 、共阴极LED 管

C 、共阳极LC

D 管 D 、共阴极LCD 管

3、八输入端的编码器按二进制数编码时,输出端的个数是( B )。

A 、2个

B 、3个

C 、4个

D 、8个

4、四输入的译码器,其输出端最多为( D )。

A 、4个

B 、8个

C 、10个

D 、16个

5、当74LS148的输入端70~I I 按顺序输入11011101时,输出02~Y Y 为( C )。

A 、101

B 、010

C 、001

D 、110

6、译码器的输入量是( A )。

A 、二进制

B 、八进制

C 、十进制

D 、十六进制

7、编码器的输出量是( A )。

A 、二进制

B 、八进制

C 、十进制

D 、十六进制

8、组合逻辑电路一般由( A )组合而成

A 、门电路

B 、触发器

C 、计数器

D 、寄存器

9、以下哪个编码不能是二-十进制译码器的输入编码( B )

A 0000

B 1010

C 1001

D 0011

10、8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。

A .111 B. 010 C. 000 D. 101

11、十六路数据选择器的地址输入(选择控制)端有( C )个。

A .16 B.2 C.4 D.8

12、已知74LS138译码器的输入三个使能端(S 1=1, S 2 = S 3=0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。

A. 11111101

B. 10111111

C. 11110111

D. 11111111

13、 3线—8线译码器74HC138,当片选信号S 1 S 2 S 3为()时,芯片被选通 ( B ) A:010 B:100 C:001 D:101

14、函数F=C B AB C A ++当变量取值为( B )时,将不出现冒险现象

A:B=C=1 B:B=C=0 C:A=1,C=0 D:A=0,B=0

15、8线—3线优先编码器74HC148输入端I 1、I 5同时有效时输出二进制数为 ( D ) A:101 B:100 C:001 D:010

16、 在下列逻辑电路中,不是组合逻辑电路的有 ( D )

A:译码器 B:编码器 C:全加器 D:寄存器

17、一个8选一数据选择器的数据输入端有( D )

A:1 B:2 C:4 D:8

18、一个16选一的数据选择器,其地址输入(选择控制输入)端有( C )个 A:1 B:2 C:4 D:16

第4单元 能力训练检测题

一、填空题:

1、两个与非门构成的基本RS 触发器的功能有 置0 、 置1 和 保持 。电路中不允许两个输入端同时为 低电平 ,否则将出现逻辑混乱。

2、通常把一个CP 脉冲引起触发器多次翻转的现象称为 空翻 ,有这种现象的触

发器是 钟控的RS 触发器,此类触发器的工作属于 电平 触发方式。

3、为有效地抑制“空翻”,人们研制出了 边沿 触发方式的 主从型JK 触发器和 维持阻塞型D 触发器。

4、JK 触发器具有 置0 、 置1 、 保持 和 翻转 四种功能。欲使JK 触发器实现n n Q Q =+1的功能,则输入端J 应接 高电平1 ,K 应接 高电平1 。

5、D 触发器的输入端子有 1 个,具有 置0 和 置1 的功能。

6、触发器的逻辑功能通常可用 特征方程 、 状态转换图 、 功能真值表 和 时序波形图 等多种方法进行描述。

7、组合逻辑电路的基本单元是 门电路 ,时序逻辑电路的基本单元是 触发器 。

8、JK 触发器的次态方程为 Q n+1=j Q n ’+K ’ Q n ;D 触发器的次态方程为 Q n+1=

D 。

9、触发器有两个互非的输出端Q 和Q ,通常规定Q =1,Q =0时为触发器的 1 状态;Q =0,Q =1时为触发器的 0 状态。n Q K Q J Q n n +=+1

10==S R 0 ,其特

R=S= 1 ,其特征方程为

,约束条件为 SR=0 。 触发器 两个输入端子连在一起作为一个输入 就构成了T 触发器,T 触发器具有的逻辑功能是 保持 和 翻转 。

13、让 T 触发器恒输入“1”就构成了T'触发器,这种触发器仅具有 翻转 功能。

二、正误识别题

1、仅具有保持和翻转功能的触发器是RS 触发器。 ( 错 )

2、基本的RS 触发器具有“空翻”现象。 ( 错 )

3、同步的RS 触发器的约束条件是:R +S=0。 ( 错 )

4、JK 触发器的特征方程是:n n

1n KQ Q J Q +=+。 ( 错 )

5、D 触发器的输出总是跟随其输入的变化而变化。 ( 对 )

6、CP=0时,由于JK 触发器的导引门被封锁而触发器状态不变。 ( 对 )

7、主从型JK 触发器的从触发器开启时刻在CP 下降沿到来时。 ( 对 )

8、触发器和逻辑门一样,输出取决于输入现态。 ( 错 )

9、维持阻塞D 触发器状态变化在CP 下降沿到来时。 ( 错 )

三、选择题

1、仅具有置“0”和置“1”功能的触发器是( C )。

A 、基本RS 触发器

B 、钟控RS 触发器

C 、

D 触发器 D 、JK 触发器

2、由与非门组成的基本RS 触发器不允许输入的变量组合R S ?为( A )。

A 、00

B 、01

C 、10

D 、11

3、同步RS 触发器的特征方程是( D )。

A 、n 1n Q R Q +=+

B 、n 1n Q S Q +=+

C 、n 1n Q S R Q +=+

D 、n n Q R S Q +=+1

4、仅具有保持和翻转功能的触发器是( B )。

A 、JK 触发器

B 、T 触发器

C 、

D 触发器 D 、T ˊ触发器

5、触发器由门电路构成,但它不同门电路功能,主要特点是具有( C )

A 、翻转功能

B 、保持功能

C 、记忆功能

D 、置0置1功能

6、TTL 集成触发器直接置0端D R 和直接置1端D S 在触发器正常工作时应( C )

A 、D R =1,D S =0

B 、D R =0,D S =1

C 、保持高电平“1”

D 、保持低电平“0”

7、按触发器触发方式的不同,双稳态触发器可分为( C )

A 、高电平触发和低电平触发

B 、上升沿触发和下降沿触发

C 、电平触发或边沿触发

D 、输入触发或时钟触发

8、按逻辑功能的不同,双稳态触发器可分为( D )。

A 、RS 、JK 、D 、T 等

B 、主从型和维持阻塞型

C 、TTL 型和MOS 型

D 、上述均包括

9、为避免“空翻”现象,应采用( B )方式的触发器。

A 、主从触发

B 、边沿触发

C 、电平触发

10、为防止“空翻”,应采用( C )结构的触发器。

A 、TTL

B 、MOS

C 、主从或维持阻塞

11、JK 触发器要时钟信号的作用下,要使n n Q Q =+1,以下输入端连线不能为( C )

A J=K=0

B J=Q,Q K =

C J=K=Q

D J=Q,K=0

12、下列触发器中有约束条件的是( A )

A 、基本RS 触发器

B 、边沿D 触发器

C 、主从JK 触发器

D 、T 触发器

13、 对于JK 触发器,输入J =0,K =1,CLK 脉冲作用后,触发器的次态应为( A )。 A:0 B:1 C:Q' D:不确定

14、触发器的状态转换图如下,则它是:( D )

A:T 触发器 B:SR 触发器 C:JK 触发器 D:D 触发器

15、欲使D 触发器按n n Q Q =+1工作,应使输入D=( D )。

A:0 B: C:Q D: Q

16、采用主从结构的触发器,则触发方式为( B )

A:电平触发方式 B:脉冲触发方式 C:边沿触发方式 D:不确定

17、 对于JK 触发器已知Q=0,若要使Q*=1,则:( A )

A:J=0 ,K= 0 B:J=0 ,K= 1 C:J=1 ,K= 0 D:不确定

18、 T 触发器中,当T=1时,触发器实现( C )功能。

A: 置1 B: 置0 C:计数 D:保持

19、下列触发器中,没有约束条件的是( D )

A:基本RS 触发器 B:主从RS 触发器

C:同步RS 触发器 D:边沿D 触发器

20、对于JK 触发器,若J =K ,则可完成( B )触发器的逻辑功能

A:SR 触发器 B:T 触发器 C:D 触发器 D:T'触发器

21、T 触发器的功能是( D )

A . 翻转、置“0” B. 保持、置“1”

C. 置“1”、置“0”

D. 翻转、保持

第5单元 能力训练检测题

一、填空题

1、时序逻辑电路通常由 组合逻辑电路 和 存储电路 两部分组成。

2、根据时序逻辑电路按各位触发器接受 时钟脉冲控制 信号的不同,可分为 同 步时序逻辑电路和 异 步时序逻辑电路两大类。

3、通常用 驱动方程 、 状态方程 和 输出方程 来描述时序逻辑电路。

4、时序逻辑电路按照各位触发器触发器的时钟脉冲是否相同可分为 同步时序逻辑电路 和 异步时序逻辑电路 两大类。

5、时序逻辑电路中仅有存储电路输出时,构成的电路类型通常称为 莫尔 型时序逻辑电路;如果电路输出除存储电路输出外,还包含组合逻辑电路输出端时,构成的电路类型称为 米莱 型时序逻辑电路。

6、可以用来暂时存放数据的器件称为寄存器,若要存储4位二进制代码,该器件必须有4位触发器。

7、时序逻辑电路中某计数器中的无效码若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入有效循环体,使无效码不再出现的能力称为自启动能力。

8、若构成一个六进制计数器,至少要采用三位触发器,这时构成的电路有6个有效状态,2个无效状态。

9、通常模值相同的同步计数器比异步计数器的结构复杂,工作速度快。

10、用集成计数器CC40192构成任意进制的计数器时,通常可采用反馈预置法和反馈清零法。

11、寄存器分为____基本寄存器_____和_______移位寄存器______两种。

二、判断题

1、集成计数器通常都具有自启动能力。(对)

2、使用3个触发器构成的计数器最多有8个有效状态。(对)

3、同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。(错)

4、利用一个74LS90可以构成一个十二进制的计数器。(错)

5、莫尔型时序逻辑电路,分析时可以不写输出方程。(对)

6、十进制计数器是用十进制数码“0~9”进行计数的。(错)

7、利用集成计数器芯片的预置数功能可获得任意进制的计数器。(对)

8、移位寄存器 74LS194 可串行输入并行输出,但不能串行输入串行输出。(×)

三、选择题(每小题2分,共20分)

1、描述时序逻辑电路功能的两个必不可少的重要方程式是(B)。

A、次态方程和输出方程

B、次态方程和驱动方程

C、驱动方程和时钟方程

D、驱动方程和输出方程

2、用8421BCD码作为代码的十进制计数器,至少需要的触发器个数是(C)。

A、2

B、3

C、4

D、5

3、按触发器状态转换与时钟脉冲CP的关系分类,计数器可分为(A)两大类。

A、同步和异步

B、加计数和减计数

C、二进制和十进制

4、利用中规模集成计数器构成任意进制计数器的方法是(B)

A、复位法

B、预置数法

C、级联复位法

5、在下列器件中,不属于时序逻辑电路的是(C)

A、计数器

B、序列信号检测器

C、全加器

D、寄存器

6、Mealy型时序逻辑电路的输出(C)

A、只与当前外部输入有关

B、只与电路内部状态有关

C、与外部输入和内部状态都有关

D、与外部输入和内部状态都无关

7、时序逻辑电路中必须有(B)

A、输入逻辑变量

B、时钟信号

C、计数器

D、编码器

8、某计数器的状态转换图如下,

A.八 B. 五

C. 四

D. 三

9、如果要构成52进制的计数器,需要74LS160 A 片。

A. 2

B. 4

C. 5

D. 6

10、下图时序逻辑电路是(D )

A:Moore型同步时序逻辑电路 B:Moore型同步时序逻辑电路 C:Mealy型同步时序逻辑电路 D:Mealy型异步时序逻辑电路

11、 8位移位寄存器,串行输入时经(D)个脉冲后,8位数码全部移入寄存器中。

A:1 B:2 C:4 D:8

12、构成一个五进制的计数器至少需要(C)个触发器

A:5 B:4 C:3 D:2

13、下图时序逻辑电路是(B)

A:Moore型同步时序逻辑电路 B:Moore型同步时序逻辑电路

C:Mealy型同步时序逻辑电路 D:Mealy型异步时序逻辑电路

14、下列说法正确的是(C)

A:时序电路中两个相同的状态叫等价状态

B:时序电路中的两个等价状态在相同的输入下输出相同,但次态不同

C:时序电路中的两个等价状态在相同的输入下输出相同,次态也相同

D:时序电路中的两个等价状态在相同的输入下输出不同,但次态相同

15、下列说法正确的是( C )

A:时序逻辑电路某一时刻的电路状态仅取决于电路该时刻的输入信号

B:时序逻辑电路某一时刻的电路状态仅取决于电路进入该时刻前所处的状态

C:时序逻辑电路某一时刻的电路状态不仅取决于当时的输入信号,还取决于电路原来的状态

D:时序逻辑电路通常包含组合电路和存储电路两个组成部分,其中组合电路是必不可少的。

16、有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( A )。

A. 1011--0110--1100--1000--0000

B. 1011--0101--0010--0001--0000

C. 1011--1100--1101--1110--1111

D. 1011--1010--1001--1000--0111

第7单元能力训练检测题

一、填空题:

1、一个存储矩阵有64行、64列,则存储容量为4096个存储单元。

2、半导体存储器按照存、取功能上的不同可分为只读存储器ROM和随机存取存储器RAM两大类。其中只读存储器ROM事先存入的信息不会因为下电而丢失;而随机存取存储器RAM关闭电源或发生断电时,其中的数据就会丢失。

3、RAM主要包括地址译码器、存储矩阵和读/写控制电路三大部分。

4、ROM按照存储信息写入方式的不同可分为固定ROM、可编程的PROM、可光擦除可编程的EPROM和可电擦除可编程的E2PROM。

二、选择题

1、一片容量为1024×4位的存储器,表示有( C )个存储单元。

A、1024

B、4

C、4096

D、8

2、只能读出不能写入,但信息可永久保存的存储器是( A )

A、ROM

B、RAM

C、PRAM

第9单元

1、555定时器不可以组成D。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.J K触发器

2、多谐振荡器有----------------------------(C)

A. 两个稳态

B. 一个稳态

C. 没有稳态

D. 不能确定

3、多谐振荡器可产生B。

A.正弦波

B.矩形脉冲

C.三角波

D.锯齿波

4、以下各电路中,( B )可以产生脉冲定时。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.石英晶体多谐振荡器

数字电路笔试题目汇总

数字电路笔试汇总 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 電路設計可分類為同步電路和非同步電路設計。同步電路利用時鐘脈衝使其子系統同步運作,而非同 步電路不使用時鐘脈衝做同步,其子系統是使用特殊的“開始”和“完成”信號使之同步。由於非同步電 路具有下列優點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模組性、可組合和可複用性-- 因此近年來對非同步電路研究增加快速,論文發表數以倍增,而Intel Pentium 4處理器設計,也開始採用 非同步電路設計。 异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻 辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电路(寄存 器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路 共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。 3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现(漏极或者集电极开路),由于不用oc门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线或则是下拉电阻) 4、什么是Setup 和Holdup时间?(汉王笔试) 解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA 2003.11.06 上海笔试试题) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信 号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下 一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不 变的时间。如果hold time不够,数据同样不能被打入触发器。 建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不 变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字电子技术试卷试题答案汇总

数字电子技术基础试卷试题答案汇总 一、 填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是(与运算、或运算、非运算) 2、逻辑代数中三个基本运算规则 (代入规则、反演规则、对偶规则) 3、逻辑函数的化简有 公式法 , 卡诺图 两种方法。 4、A+B+C= A ’B ’C ’ 。 5、TTL 与非门的u I ≤U OFF 时,与非门 关闭 ,输出 高电平 ,u I ≥U ON 时,与非门 导通 ,输出 低电平 。 6、组合逻辑电路没有 记忆 功能。 7、竞争冒险的判断方法 代数方法 , 卡诺图法 。 8、触发器它2 稳态,主从RS 触发器的特性方程Q ’’=S+RQ ’ SR=0 , 主从JK 触发器的特性方Q ’’=JQ ’+K ’Q ,D 触发器的特性方程 Q ’’=D 。 二、 选择题(每题1分,共10分) 1、相同为“0”不同为“1”它的逻辑关系是 ( C ) A 、或逻辑 B 、与逻辑 C 、异或逻辑 2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( C ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A (A) 3、 A 、Y=A B B 、Y 处于悬浮状态 C 、Y=B A + 4、下列图中的逻辑关系正确的是 ( A ) A.Y=B A + B.Y=B A + C.Y=AB 5、下列说确的是 ( A ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说确的是 ( C ) A 、同步触发器没有空翻现象 B 、同步触发器能用于组成计数器、移位寄存器。 C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( A ) A 、异步计数器的计数脉冲只加到部分触发器上 B 、异步计数器的计数脉冲同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制

数字电子技术模拟试题4

泰山学院课程考试专用 《数字电子技术》模拟试题 4 (试卷共8页,答题时间120分钟) 一、填空题(每空 1分,共 20 分。) 1、(33)10=( )16=( )2 2、若各门电路的输入均为A 和B ,且A=0,B=1;则与非门的输出为_________,或非门的输出为___ ___,同或门的输出为__ __。 3、一个数字信号只有 种取值,分别表示为 和 。 4、一个三态门如图1.4, 当E ′=__________时,Y=)('AB 。 5、某EPROM 有8位数据线、13位地址线,则其存储容量为 位。 6、若要构成七进制计数器,最少用 个触发器,它有 个无效状态。 7、多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 8、A/D 转换的一般步骤包括 、 、 和 。 9、欲将触发器置为“1”态,应使D R '= , D S '= 。 二、选择题(每题 2分,共 20 分。请将答案填在下面的表格内)1、在不影响逻辑功能的情况下,CMOS 与非门的多余输入端可_______。 A.接高电平 B.接低电平 C.悬空 D.通过大电阻接地 2、下图中,满足Q * =1 的触发器是_____________。

3、由四个触发器构成十进制计数器,其无效状态有__________。 A.四个 B.五个 C.六个 D.十个 4、以下电路中,欲获得一个数字系统的时钟脉冲源,应采用____________。 A .D 触发器 B.多谐振荡器 C.单稳态触发器 D.施密特触发器 5、逻辑代数中有3种基本运算: 、 和 。 A. 或非,与或,与或非 B. 与非,或非,与或非 C. 与非,或,与或 D. 与,或,非 6、用555定时器构成的施密特触发器的回差电压可表示为 。 A. cc V 3 1 https://www.wendangku.net/doc/1b11146584.html, V 3 2 C. V cc D. cc V 4 3 7、在下列门电路中,输出端不可以并联使用的是 。 A. 三态门 B.集电极开路门(OC 门) C.具有推挽输出结构的TTL 门电路 D.CMOS 传输门 8、某A/D 转换器有8路模拟信号输入,若8路正弦输入信号的频率分别为1KHz ,…,8KHz ,则该A/D 转换器的采样频率f s 的取值应为 。 A. f s ≤1KHz B. f s =8KHz C. f s ≥16KHz D. f s ≥2KHz 9、四位环形计数器的有效状态有 个。 A. 2 B. 4 C. 6 D. 8 10、下列电路中不属于时序逻辑电路的是 。 A.计数器 B. 全加器 C.寄存器 D.分频器 1、Y 1=A )('BC +AB C ' 2、Y 2(A ,B ,C ,D )=∑m (1,3,5,7,8,9)+∑d(11,12,13,15)四、1、电路如图4.1(a)所示,各电路的CP 、A 、B 、C 波形如图(b )所示。

数字电子技术期末复习题库及答案完整版

数字电子技术期末复习 题库及答案 HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】

第1单元能力训练检测题 一、填空题 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑 关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和 非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的 权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用 乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换 的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和 非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。 (对) 3、8421BCD码、2421BCD码和余3码都属于有权码。 (错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。 (对)

数字电子技术基础—试题—解答

数字电子技术基础—试题—解答

三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 1、Y=A+B 2、用卡诺图法化简为最简或与式 Y= + C +A D, 约束条件:A C + A CD+AB=0 2、用卡诺图圈0的方法可得:Y=(+D)(A+ )(+ ) 四、分析下列电路。(每题6分,共12分) 1、写出如图4所示电路的真值表及最简逻辑表达式。 图 4 1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0。 2、写出如图5所示电路的最简逻辑表达式。 2、 B =1,Y = A , B =0 Y 呈高阻态。

五、判断如图 6所示电路的逻辑功能。若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形(8分) t 图 6 五、 u 0 = u A · u B ,输出波形 u 0 如图 10所示: 图 10 六、用如图 7所示的8选1数据选择器CT74LS151实现下列函数。(8分) Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14) 图 7 答: 七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。(CT74LS161如图8所示,其LD端为同步置数端,CR为异步复位端)。(10分) 图 8 七、接线如图 12所示:

三、将下列函数化简为最简与或表达式(本题 10分) 1. (代数法) 2、F 2 ( A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法) 三、 1. 2. 四、分析如图 16所示电路,写出其真值表和最简表达式。(10分) 四、 1. 2. , , , 五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图)(10分) 五、 六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路?(10分) 六、同步六进制计数器,状态转换图见图 20。 图 20

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

数字电子技术基础试题及答案 (1)

. 数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度 T ,振荡频率f 和占空比q 。 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号

图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 ………………封…………………………装…………………订………………………线………………………

D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 三、设计题:(每10分,共20分) 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求: (1)列出计数器状态与V01、V02的真值表;

数字电子技术试题及答案题库

《 数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1

数字电子技术试卷和答案

数字电子技术试卷(1) 一.填空(16) 1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 2.100001100001是8421BCD 码,其十进制为 861 。 3.逻辑代数的三种基本运算是 与 , 或 和 非 。 4.三态门的工作状态是 0 , 1 , 高阻 。 5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。 6.施密特触发器的主要应用是 波形的整形 。 7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。 8.实现A/D 转换的主要方法有 , , 。 二.判断题(10) 1.BCD 码即8421码 ( 错 ) 2.八位二进制数可以表示256种不同状态。 ( 对 ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。 ( ) 4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。 (对 ) 5.计数器可作分频器。 ( 对 ) 三.化简逻辑函数(14) 1.用公式法化简- - +++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=- 2.用卡诺图化简∑∑= m d D C B A Y ),,,,()+,,,, (84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Q n +=- +1 ,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。(15) 七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

数字电子技术模拟试题及答案

数字电子技术模拟试题及 答案 Prepared on 24 November 2020

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码 器

5、有S1,S2两个状态,条件(15)可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同 三、简答题(共10分) 1、证明:B A+ = +(4分) A A B 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 1 1 X 四、分析题(20分) Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=;CP0=。 2)列出其驱动方程:(4分) J1=;K1=;J0=;K0=。 3)列出其输出方程:(1分) Z=

数字电子技术基础习题及答案

数字电子技术基础考题 一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。 2.将2004个“1”异或起来得到的结果是(0 )。 3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。4.TTL器件输入脚悬空相当于输入(高)电平。 5.基本逻辑运算有: (and )、(not )和(or )运算。 6.采用四位比较器对两个四位数比较时,先比较(最高)位。 7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器 9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。 10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。 11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。 13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。 14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。 15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。 16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。 17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。 18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。 19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。20.把JK触发器改成T触发器的方法是 j=k=t 。 21.N个触发器组成的计数器最多可以组成2n 进制的计数器。 22.基本RS触发器的约束条件是rs=0 。

数字电子技术试题库

数 字 电 子 技 术 2011年7月23日星期六

1 1 : 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为()。 (2分) A:0 B:1 C:Q' D:不确定 您选择的答案: 正确答案: A 知识点:JK触发器的特性为:J=1, K=1时,Q状态为翻转,即Q= Q’ -------------------------------------------------------------------- 2 : 已知Y=A+AB′+A′B,下列结果中正确的是() (2分) A:Y=A B:Y=B C:Y=A+B D:Y=A′+B′ 您选择的答案: 正确答案: C 知识点:利用公式A+AB′=A和A+A′B=A+B进行化简 -------------------------------------------------------------------- 3 : (1001111)2的等值十进制数是() (2分) A:97 B:15.14 C:83 D:79 您选择的答案: 正确答案: D 知识点:把二进制数转换为等值的十进制数,只需将二进制数按多项式展开,然后把所有各项的数值按十进制数相加。 -------------------------------------------------------------------- 4 : 图中为CMOS门电路,其输出为()状态 (2分) A:高电平 B:低电平 C:高阻态 D:不确定 您选择的答案: 正确答案: A 知识点:对于CMOS门电路,输入端接负载时,输入电平不变 -------------------------------------------------------------------- 5 : 四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=() (2分) A:A1′A0′D0+ A1′A0D1+ A1A0′D2+ A1A0D3 B:A1′A0′D0

数字电子技术试题及答案解析

一、单项选择题(每小题1分,共15分) 在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。 1.一位十六进制数可以用多少位二进制数来表示?( C ) A . 1 B . 2 C . 4 D . 16 2.以下电路中常用于总线应用的是( A ) A.T S L 门 B.O C 门 C. 漏极开路门 D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D ) A.C ·C =C 2 B.1+1=10 C.0<1 D.A +1=1 4.T 触发器的功能是( D ) A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D ) A.2 B.3 C.4 D.8 6.多谐振荡器可产生的波形是( B ) A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C ) A.1 B.2 C.4 D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C ) A.逻辑关系错; B.干扰信号; C.电路延时; D.电源不稳定。 9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟C P 控制 10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N 11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为 ( B ) A.J =A B ,K =B A B.J =A B ,K =B A C.J =B A +,K =A B D.J =B A ,K =A B 12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C ) A.4 B.10 C.1024 D.100 13.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D ) A.2 B.4 C.8 D.32 14.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C ) A.全部改变 B.全部为1 C.不确定 D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B ) A.0.7RC ; B.1.1RC ; C.1.4RC ; D.1.8RC ;

数字电子技术基础试卷及答案套

数字电子技术基础1 一.1.(15分) 试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。 二.(15分) 已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。 八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。 三.(8分) 试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。要求用三个3输入端与门和一个或门实现。 四.(12分) 试按步骤用74LS138和门电路产生如下多输出逻辑函数。 74LS138逻辑表达式和逻辑符号如下所示。 五.(15分) 已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。 六.(18分) 按步骤完成下列两题 1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。 2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。 图5-1

图5-2 七. 八.(10分) 电路下如图所示,按要求完成下列问题。 1.指出虚线框T1中所示电路名称. 2.对应画出V C 、V 01、A 、B 、C 的波形。并计算出V 01波形的周期T=?。 数字电子技术基础2 一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。 (1)求电路的静态工作点; (2) 画出微变等效电路图, 求Au 、r i 和r o ; (3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、b U 、b U 、c U 及L I 。 三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。设各触发器初始状态为“0”态。 四.(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性符号)。如为负反馈,则进一步指明反馈的组态。 (a ) (b )

数字电子技术试题和答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1 2.下列几种TTL电路中,输出端可实现线和功能的电路是()。 A、或非门 B、和非门 C、异或门 D、OC门 3.对CMOS和非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器

数字电子技术试卷试题答案汇总(完整版)

数字电子技术试卷试题答案汇总(完整版)

数字电子技术基础试卷试题答案汇总 一、 填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是 , , 。 2、逻辑代数中三个基本运算规 则 , , 。 3、逻辑函数的化简有 , 两种方法。 4、A+B+C= 。 5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与 非门 ,输出 。 6、组合逻辑电路没有 功能。 7、竞争冒险的判断方法 , 。 8、触发器它有 稳态。主从RS 触发器的特性方 程 , 主从JK 触发器的特性方程 ,D 触发器的特性方 程 。 二、 选择题(每题1分,共10分) 1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑 2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A 3、 A 、Y=A B B 、Y 处于悬浮状态 C 、Y=B A + 4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB 5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是 ( ) A 、同步触发器没有空翻现象 B 、同步触发器能用于组成计数器、移位寄存器。 C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( ) A 、异步计数器的计数脉冲只加到部分触发器上 B 、异步计数器的计数脉冲 同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制 8、下列说法是正确的是 ( )

相关文档
相关文档 最新文档