文档库 最新最全的文档下载
当前位置:文档库 › 2011-2012第二学期计算机组成原理试卷B1

2011-2012第二学期计算机组成原理试卷B1

2011-2012第二学期计算机组成原理试卷B1
2011-2012第二学期计算机组成原理试卷B1

课程:计算机组成原理

一、单项选择题〖每小题2分,共计40分〗

1、不属于冯·诺依曼机工作基本方式特点的是()。

A 指令和数据用二进制表示

B 按地址访问并顺序执行指令

C 以运算器为中心

D 以存储器为中心

2、在机器数()中,零的表示形式与真值的绝对值相同。

A 原码

B 补码

C 移码

D 反码

3、执行指令由()部件来实现。

A 控制单元

B 指令寄存器

C 程序计数器

D 通用寄存器

4、当前的CPU由()组成。

A 控制器

B 控制器、运算器、cache

C 运算器、主存

D 控制器、ALU、主存

5、定点数补码加法运算中,()时表示数据发生了溢出。

A 双符号位相同

B 双符号位不同

C 正负相加

D 两个负数相加

6、在集中式总线仲裁中,()方式对电路故障最敏感。

A 菊花链

B 独立请求

C 计数器定时查询

D 分布式仲裁

7、 CPU中跟踪指令后继地址的寄存器是()。

A 地址寄存器

B 数据寄存器

C 程序计数器

D 指令寄存器

8、计算机硬件能直接执行的只有()。

A 符号语言

B 机器语言

C 汇编语言

D 机器语言和汇编语言

9、流水线中造成控制相关的原因是执行()指令而引起。

A 转移

B 访内

C 算逻

D 传送

10、以下说法正确的是()。

A 每条指令由一条微指令来执行

B 每条指令由一段微程序来执行

C 每条微指令由一条机器指令来执行

D 每个微程序由若干条机器指令组成

11、下面哪种寻址方式在指令执行阶段不访存()。

A 直接寻址

B 立即寻址

C 隐含寻址

D 间接寻址

12、定点8位二进制数,采用补码表示时,数的表示范围是()。

A -128~127

B -129~128

C -127~+127

D -128~+128

13、某DRAM芯片,其存储容量为1024×8位,该芯片的地址线和数据线的数目是()。

A 8,512

B 512,8

C 10,8

D 10,4

14、在定点二进制运算器中,减法运算一般通过()来实现。

A 原码运算的二进制减法器

B 补码运算的二进制减法器

C 原码运算的十进制加法器

D 补码运算的二进制加法器

15、主存贮器和CPU之间增加cache的目的是()。

A 解决CPU和主存之间的速度匹配问题

B 扩大主存贮器容量

C 扩大CPU中通用寄存器的数量

D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量

16、双端口存储器在()情况下会发生读/写冲突。

A 左端口与右端口的地址码不同

B 左端口与右端口的地址码相同

C 左端口与右端口的数据码不同

D 左端口与右端口的数据码相同

17、以下四种类型指令中,执行时间最长的是()。

A.RR型指令

B.RS型指令

C.SS型指令

D.程序控制指令

18、发生中断请求的条件是()。

A一条机器指令执行结束 B 一次I/O操作结束

C 机器内部发生故障

D 一次DMA操作结束

19、周期挪用方式常用于()方式的输入/输出中。

A DMA

B 中断

C 程序传送

D 通道

20、当采用()对设备进行编址情况下,不需要专门的I/O指令组。

A统一编址法B单独编址法

C两者都是D两者都不是

二、简答题〖第4题6分,第5题4分,其余每题5分,共计30分〗

1、现代计算机系统如何进行多级划分?

2、简述cache的基本工作原理?

3、简述指令取指周期中CPU内部的动作流程?

4、简述总线接口具有哪些功能?

5、简述外围设备和CPU之间信息交换的四种方式及其主要思想?

6、简述向量地址和入口地址的区别?

三、计算题〖1-4题每题5分,第5题10分,共计30分〗

1、设已知x= -0.1011,y= 0.1101,采用加减交替法计算[x/y]原。

2、设x=2-101*(-0.101000),y=2-100*(+0.111011),假设阶符取2位,阶码的数值部分取3位,数符取2位,尾数的数值部分取6位,求x-y。

3、某计算机字长为32位,主存容量为64M字,采用单字长单地址指令,共有40条指令。试采用直接、立即、变址、相对4种寻址方式设计指令格式。

4、假设总线的时钟频率为100MHz,总线的传输周期为4个时钟周期,总线的宽度为32位,试求总线的数据传输率。若想提高一倍数据传输率,可采取什么措施?

5、It is assumed that the main memory capacity is 512K*16 bit, cache capacity is 4096*16 bit, the block size is 4 words, and each word is 16 bit, memory access address is word address.(1)If we use direct mapping mode, please design the address format of main memory.(2)If we use fully associative mapping mode, please design the address format of main memory.(3) If we use two-way set-associative mapping mode, please design the address format of main memory.(4)Now the main memory capacity is 512K*32 bit, the block size remains unchanged, if we use four-way set-associative mapping mode, please design the address format of main memory.

答案及评分标准

一、单项选择题〖每小题2分,共计40分〗

1-5 D B A B B 6-10 A C B A B

11-15 B A C D A 16-20 B C A A A

二、简答题〖第4题6分,第5题4分,其余每题5分,共计30分〗

1、现代计算机系统如何进行多级划分?

①第一级是微程序设计级,它是硬件级,由机器指令直接执行微指令。(1分)

②第二级是一般机器级,由程序解释机器指令系统。(1分)

③第三级是操作系统级,由操作系统实现。(1分)

(4)第四级是汇编语言级,为程序员提供一种符号形式语言,减少程序编写的复杂性。(5)第五级是高级语言级,面向用户,方便用户编写应用程序。(1分)

2、简述cache的基本工作原理?

(1)CPU和cache之间的数据交换以字为单位,cache与主存之间的数据交换以块为单位。当CPU读取主存中一个字时,便发出此字的内存地址到cache和主存。(1分)

(2)cache控制逻辑依据地址判断此字是否在cache中,若是则将此字传送给CPU。(1分)(3)若不是,则利用主存读周期将此字从主存读出送到CPU。(1分)

(4)同时,将含有这个字的整个数据块从主存读出送到cache中。(1分)

3、简述指令取指周期中CPU内部的动作流程?

①程序计数器PC中装入第一条指令地址。(1分)

②PC的内容被放到指令地址总线上,对指存译码并启动读命令。(1分)

③从地址读出指令并通过指令总线装入IR。(1分)

④PC内容加1,为取下一条指令做准备。(1分)

⑤IR中的操作码被译码,CPU识别出指令。(1分)

4、简述总线接口具有哪些功能?

①控制:靠指令信息控制外围设备的动作。(1分)

②缓冲:补偿各种设备在速度上的差异。(1分)

③状态:监视外围设备的工作状态并保存状态信息。(1分)

④转换:完成数据转换,以便于数据在外设和CPU之间正确传送。(1分)

⑤整理:完成特殊功能,如修改字计数器。(1分)

(6)程序中断:当外设向CPU请求某种动作时,产生中断请求信号到CPU。(1分)

5、简述外围设备和CPU之间信息交换的四种方式及其主要思想?

①程序查询方式,数据在CPU和外设之间的传送在CPU主动控制下进行的;(1分)

②程序中断方式,中断发生时CPU暂停现行程序转向中断服务程序;(1分)

③DMA方式,直接存储器存取,DMA控制器控制内存和外设之间的数据传送,整个传送过程不需要CPU参与;(1分)

④通道方式,通道统一管理外设和外设与内存之间的数据传送。(1分)

6、简述向量地址和入口地址的区别?

(1)CPU响应中断时,由硬件产生一个固定的地址,该地址为向量地址。(2分)

(2)向量地址指出每个中断源设备的中断服务程序入口地址,该方法叫做向量中断。(2分)(3)每个中断源分别有一个中断服务程序,每个中断服务程序又有自己的向量地址。(1分)

三、计算题〖1-4题每题5分,第5题10分,共计30分〗

1、设已知x= -0.1011,y= 0.1101,采用加减交替法计算[x/y]原。

解:[x]原=1.1011,x*=0.1011,[y]原=0.1101,y*=0.1101,[-y*]补=1.0011(1分)

列表求解,逻辑左移4次,过程略。(4分)

最后结果为[x/y]原=1.1101。

2、设x=2-101*(-0.101000),y=2-100*(+0.111011),假设阶符取2位,阶码的数值部分取3位,数符取2位,尾数的数值部分取6位,求x-y。

解:[x]补=11,011;11.011000,[y]补=11,100;00.111011(1分)

(1)对阶。Δj=-1,x的尾数右移一位,阶码加1,[x]补=11,100;11.101100.(1分)(2)求和。[x-y]补=11,100;10.110001.(1分)

(3)规格化。右规后[x-y]补=11,101;11.011000(1)。(1分)

(4)舍入处理。采用0舍1入法。[x-y]补=11,101;11.011001.(1分)

3、某计算机字长为32位,主存容量为64M字,采用单字长单地址指令,共有40条指令。试采用直接、立即、变址、相对4种寻址方式设计指令格式。

解:40条指令至少需要操作码字段6位,剩下的长度为26位。主存容量为64M字,寻址方式有4种,寻址字段2位,格式如下:(1分)

31 26 25 24 23 0

X=00,直接寻址,有效地址E=D。(1分)

X=01,立即寻址,D字段为立即数。(1分)

X=10,变址寻址,有效地址E=(RX)+D (可寻址64M个存储单元)。(1分)

X=11,相对寻址,有效地址E=(PC)+D (可寻址64M个存储单元)。(1分)

RX为变址寄存器(32位),PC为程序计数器(32位),位移量D可正可负。

4、假设总线的时钟频率为100MHz,总线的传输周期为4个时钟周期,总线的宽度为32位,试求总线的数据传输率。若想提高一倍数据传输率,可采取什么措施?

解:根据总线时钟频率为100MHz,得

1个时钟周期为1/100MHz=0.01us;(1分)

总线传输周期为0.01us*4=0.04us;(1分)

由于总线的宽度为32位=4B(字节);(1分)

故总线的数据传输率为4B/(0.04us)=100MBps;(1分)

若想提高一倍数据传输率,可以在不改变总线时钟频率的前提下,将数据线的宽度改为64位,也可以仍保持数据宽度为32位,但使总线的时钟频率增加到200MHz。(1分)

四、综合应用题(每题各10分,共计10分,09网工1-5班做第1题,11网工(升)做第2题)1、假设主存容量为512K*16位,Cache容量为4096*16位,块长为4个16位的字,访存地址为字地址。(1)在直接映射方式下,设计主存的地址格式。(2)在全相联映射方式下,设计主存的地址格式。(3)在二路组相联映射方式下,设计主存的地址格式。(4)若主存容量为512K*32位,块长不变,在四路组相联映射方式下,设计主存的地址格式。

解:(1)根据cache容量得到cache字地址为12位。根据块长为4,且访存地址为字地址,得字块内地址为2位,即b=2,且cache有4096/4=1024=210块,即c=10。根据主存容量512K=219字,得主存字地址为19位。在直接映射方式下,主存字块标记为19-12=7。(2分)

(2)在全相联映射方式下,主存字块标记为19-b=19-2=17位。(2分)

(3)根据二路组相联的条件,一组内有2块,cache共分1024/2=512=2q组,即q=9,主存字块标记为19-q-b=8位。(1分)

(4)若主存容量为512K*32位,块长不变,访存地址仍为字地址,则主存容量可写为1024K*16位,得主存地址为20位。由四路组相联,cache共分1024/4=256=2q组,即q=8。对应的主存字块标记为20-8-2=10位。(1分)

(1)直接映射方式主存地址格式:(1分)

(2)全相联映射方式主存地址格式:(1分)

(3)二路组相联映射方式主存地址格式:(1

分)

(4)四路组相联映射方式双字宽主存地址格式:(

1分)

2、解:

(1)根据Cache容量为4KB,Cache地址为12位。由于每字32位,则Cache共有4KB/4B=1K 字。因每个字块16个字,故Cache有1K/16=64块。(3分)

(2)根据主存容量512KB,主存地址为19位。由于每字32位,则主存共有512KB/4B=128K 字。因每个字块16个字,故主存中共128K/16=8192块。(3分)

(3)在直接映射方式下,Cache共有64块,主存共有8192块,因此主存的5,64+5,2*64+5,…,213-64+5块能映射到Cache的第5块中。(2分)

(4)在直接映射方式下,主存地址字段中字块内地址为6位(4位表示16个字,2位表示每字32位),缓存64块,故缓存字块地址为6位,主存字块标记为7位。(

2分)

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理B卷

2010-2011学年第2学期考试试题(B)卷 课程名称《计算机组成基础》任课教师签名 出题教师签名审题教师签名 考试方式(闭)卷适用专业计算机各专业 考试时间(120 )分钟 一、单项选择题(每小题2分,共20分) 1. 冯·诺依曼计算机通常包括()大基本组成部分。 A. 4 B. 5 C. 6 D. 7 2. 无需翻译可以直接在机器上执行的程序是()。 A. JAVA程序 B.汇编源程序 C. 机器指令程序 D. C语言程序 3. 现代CPU在传统CPU的基础上增加了()。 A.运算器 B. 寄存器 C. 控制器 D. 存储器 4. CPU在取指令阶段通常将取出的指令代码存放()中。 A.指令寄存器 B. 地址寄存器 C. 程序计数器 D. 数据寄存器 5. 程序中断I/O方式中,断点一般是指()。 A. 通用寄存器 B. 程序计数器 C. 标志寄存器 D. 指令寄存器 6. 中央处理器的核心是()。 A. 运算器 B. 控制器 C. CACHE D.通用寄存器 7. 微程序控制方式中,需要将指令系统的微代码存放在()中。 A.主存储器 B. 外存储器 C. 控制存储器 D.CACHE 8. 下面这些存储设备中,可以做CACHE的是()。 A. SRAM B. DRAM C. EPROM D.U盘 9. 页式虚拟存储器的页面替换是由()实现的。 A. 操作系统 B. 应用软件 C.硬件 D.固件 10.若操作数的地址在寄存器中,则是()寻址方式。 A. 直接 B.寄存器 C.寄存器间接 D.间接二、填空题(每空1分,共10分) 1.计算机中CPU工作节拍通常受到主时钟控制,此性能指标被称为。 2.浮点数的表示范围由决定。 3.8位带符号定点整数的最小值(十进制表示)是。 4.某SRAM芯片的存储容量为1M×16位,则该芯片地址线有根。 5.CACHE的主要作用是为了。 6.机器指令格式中,的位数决定了指令系统的规模。 7.指令周期由周期和执行周期组成。 8.微程序控制方式中,可以用一段微程序来解释。 9.总线的仲裁方式包括集中式仲裁和仲裁两种。 10.常用的I/O方式中,是由软件和硬件结合实现I/O操作的方式。 三、计算题(本大题共3小题,1、2题10分,3题5分,共25分) 1、【10分】某计算机系统中内存由CACHE和主存构成,已知CACHE的命中率为98%,CACHE的存取时间为50ns,主存的访问周期为240ns,请计算: (1)CPU访问内存的平均访问时间; (2)CACHE-主存层次的效率。 2、【10 分】有一个4级指令流水线分别完成取指、指令译码、运算、结果写回四步操作,假设完成各步骤的操作时间均为100ns,则当该流水线连续执行30条指令时,请计算下列指标: (1)该流水线加速比; (2)该流水线的吞吐率。 3、【5分】某磁盘组有5个盘片,每片有两个记录面,每面有220个磁道,磁盘转速为6000转/分,每个磁道的信息量为3454B,请计算该磁盘组的数据传输率。 四、分析题(本大题共3小题,1题10分,其他2题5分,共20分) 1、【10分】下图为某16位机的主存空间构成示意图。

计算机组成原理试卷

计算机组成原理考试试题纸(A卷) 课程:计算机组成原理及系统结构班级学号:姓名: 题号一二三四五六七八九总分题分 一、选择题(10分) 1. 冯·诺依曼(Von Neumann)机工作方式的基本特点是。 A.指令流单数据流 B.按地址访问并顺序执行指令 C.堆栈操作 D.存储器按内容选择地址 2. 若一个数的编码是10000111,它的真值为+7,则该编码是。 A.原码B.反码C.补码D.移码 3. 若寄存器中存放的是数据的,则经过一次算术右移操作后, 结果相当于原来的数除以2。 A.原码B.反码C.补码D.无符号数 4.采用虚拟存储器的主要目的是。 A.提高主存储器的存取速度 B. 扩大主存储器的存储空间,并能进行自动管理调度 C.提高外存储器的存取速度 D.扩大外存储器的存储空间 5.需要刷新的存储器是。 A. Cache B.ROM C.静态存储器 D.动态存储器 6.在指令格式中,采用扩展操作码设计方案的目的是。 A.保持指令字长度不变而增加寻址空间 B. 增加指令字长度 C. 保持指令字长度不变而增加指令操作的数量 D.减少指令字长度 7.操作控制器的功能是。 A. 产生时序信号 B. 从主存取出一条指令 C. 完成指令操作码译码 D. 从主存取出指令,完成指令操作码译码,并产生有关的操作控制 信号,以解释执行该指令 8.计算机中使用总线结构便于增减外设,同时。 A. 减少了信息传输量B. 提高了信息传输速度 C. 减少了信息传输线的条数D. 三者均正确 9.周期挪用方式常用于______中。 A. 直接内存存取方式的输入/输出 B. 直接程序传送方式的输入/输出 C. CPU的某寄存器与存储器之间的直接程序传送 D. 程序中断方式的输入/输出 10.如果有多个中断同时发生,系统将根据中断优先级响应优先级最高的中断请求,若要调整中断事件的响应次序,可以通过______实现。 A.中断嵌套 B.中断向量 c.中断响应 D.中断屏蔽 二.填空题(20分) 1. 计算机系统结构的发展和演变看,早期的计算机是以为中心 的系统结构,而近代的计算机是以为中心的系统结构。 2. 在浮点加法运算中,主要的操作内容及步骤是、、。 3. 在多级存储体系中,Cache存储器的主要功能是,虚拟 存储器的主要功能是。 4. 确定计算机指令系统应满足的基本要求是、和。 5. 集中式总线控制可分为、和三种,其中 响应时间最快,对电路的故障最敏感。 6.计算机系统中,CPU对外设的管理方式有:______方式、______方式、____ _方式、__ ___方式、___ __方式五种。

计算机组成原理经典复习题集锦附答案

计算机组成原理复习题 一、填空题 1.用二进制代码表示的计算机语言称为(机器语言),用助记符编写的语言称为(汇编语言)。 2. 计算机硬件由(控制单元)、(运算器)、(存储器)、输入系统和输出系统五大部件组成。 3.十六进制数CB8转换成二进制数为(110010111000)。 4.某数x的真值-0.1011B,其原码表示为( 1.1011)。 5.在浮点加减法运算过程中,在需要(对阶)或(右规)时,尾数需向右移位。 6.指令通常由(操作码)和(地址码)两部分组成。 7.要组成容量为4K*8位的存储器,需要(8)片4K×1位的芯片并联,或者需要(4)片1K×8位的芯片串联。 8. 中断处理过程包括(关中断)、(保护现场)、(执行中断服务程序)、(恢复现场)和(开中断)阶段。 9.操作数寻址方式包括(直接寻址)、(间接寻址)、(立即寻址)、(隐含寻址)、(寄存器寻址)、(寄存器间接寻址)、(基址寻址)等。 10.动态RAM的刷新包括(分散刷新)、(集中刷新)和(异步刷新)三种方式。 11.高速缓冲存储器的替换算法有(先进先出)和(近期最少使用)。 12.影响流水线性能的因素有(数据相关)、(控制相关)和(资源相关)。 13.主存储器容量通常以KB为单位,其中1K=(),硬盘的容量以GB为单位,其中1G=()。 14.主存储器一般采用(动态RAM)存储器,CACHE采用(静态RAM )存储器。 15.世界上第一台计算机产生于(1946 )年,称为(ENIAC)。 16. I/O的编址可分为(不统一编址)和(统一编址),前者需要单独的I/O指令,后者可通过(访存)指令和设备交换信息。 17.CPU从主存取出一条指令并执行该指令的全部时间叫做(指令周期),它通常包含若干个(机器周期),而后者又包含若干个(时钟周期)。 18.计算机中各个功能部件是通过(总线)连接的,它是各部件之间进行信息传输的公共线路。 19.浮点数由(阶码)和(尾数)两部分构成。 20.禁止中断的功能可以由(中断允许触发器)来完成。 21.指令的编码中,操作码用来表明(所完成的操作),N位操作码最多表示(2^N )中操作。 22.静态RAM采用(双稳态触发器)原理存储信息,动态RAM采用(电容)原理存储信息。 23.典型的冯·诺依曼计算机是以(运算器)为核心的。 24.计算机硬件由(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五大部件组成。 25.系统总线按系统传输信息的不同,可分为三类:(地址)、(控制)、(数据)。 26.数x的真值-0.1011,其原码表示为( 1.1011 ),其补码表示为( 1.0101 )。 27.Cache称为(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的硬件技术。 28.浮点运算器由(尾数)运算器和(阶码)运算器组成。 29.计算机系统中的存储器分为:(主存)和(辅存)。在CPU执行程序时,必须将指令存放在(主存)中,即(辅存)不能够直接同CPU交换信息。

计算机组成原理 试卷含答案

湖南师范大学2012—2013学年第一学期信息与计算科学专业2011年级期末/ 补考/重修课程 计算机组成原理考核试题 出卷人:毛禄广 课程代码:考核方式: 考试时量:分钟试卷类型:A/B/C/D 一、单选题(30分,每题2分) 1. 算术逻辑单元的简称为()B A、CPU。 B、ALU。 C、CU。 D、MAR。 2. EPROM是指()D A.读写存储器 B.只读存储器 C.闪速存储器 D.可擦除可编程只读存储器 3. 异步通信的应答方式不包括()D A、不互锁 B、半互锁 C、全互锁 D、以上都不包括 4. 三种集中式总线仲裁中,______方式对电路故障最敏感。A A、链式查询 B. 计数器定时查询 C. 独立请求D、以上都不正确 5. 下面说法正确的是:()B A、存储系统层次结构主要体现在缓存-主存层次上; B、缓存-主存层次主要解决CPU和主存速度不匹配的问题; C、主存和缓存之间的数据调动对程序员也是不透明的; D、主存和辅存之间的数据调动由硬件单独完成。 6. 动态RAM的刷新不包括( ) D A、集中刷新 B、分散刷新 C、异步刷新 D、同步刷新 7. 关于程序查询方式、中断方式、DMA方式说法错误的是()D A、程序查询方式使CPU和I/O设备处于串行工作状态,CPU工作效率不高; B、中断方式进一步提高了CPU的工作效率; C、三者中DMA方式中CPU的工作效率最高; D、以上都不正确。 第 1 页共5 页 8. 发生中断请求的条件不包括()D A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束 9. DMA的数据传送过程不包括()A A、初始化 B、预处理 C、数据传送 D、后处理 10. 下列数中最大的数为()B A.(10010101)2 B.(227)8 C.(96)8 D.(143)5 11. 设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规.格化正数为()B A +(2 – 2-23)×2+127B.[1+(1 – 2-23)]×2+127 C.+(2 – 223)×2+255D.2+127 -223 12. 定点运算中,现代计算机都采用_______做加减法运算。()B A、原码 B、补码 C、反码 D、移码 13._________中乘积的符号位在运算过程中自然形成。()C A、原码一位乘 B、原码两位乘 C、补码一位乘 D、以上都不是 14.设x为真值,x*为绝对值,则[-x*]补=[-x]补能否成立()C A、一定成立 B、不一定成立 C、不能成立 D、以上都不正确 15. 最少可以用几位二进制数即可表示任一5位长的十进制整数。()A A、17 B、16 C、15 D、18 二、填空题(共10分,每题1分) 1.总线控制分为判优控制和________。(通信控制) 2.总线通信常用四种方式________、异步通信、半同步通信、分离式通信。(同步通信) 3.按在计算机系统中的作用不同,存储器主要分为主存储器、辅助存储器、_________。(缓冲存 储器) 4.随机存取存储器按其存储信息的原理不同,可分为静态RAM和__________。(动态RAM) 5.I/O设备与主机交换信息的五种控制方式是程序查询方式、中断方式和、_________、I/O通道方 式和I/O处理机方式。(DMA方式) 6.程序查询方式中为了完成查询需要执行的三条指令分别为测试指令、________、转移指令。(传 送指令) 7.浮点数由阶码和________两部分组成。(尾数) 8.二进制数-0.1101的补码为__________。(10011) 9._______是补码一位乘中乘数符号为负时的方法。(校正法)

计算机组成原理试题6

计算机组成原理试题6 一、选择题(共5分,每题1分) 1.某机字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范围是______。 A.-127 ~127; B.-128 ~+128; C.-128 ~+127; D.-128 ~+128。 2.在______的计算机系统中,外设可以和主存储器单元统一编址,因此可以不使用I/O 指令。 A.单总线; B.双总线; C.三总线; D.以上三种总线。 3.某计算机字长是32位,它的存储容量是64KB.按字编址,它的寻址范围是______。 A.16KB; B.16K; C.32K; D.32KB。 4.中断向量可提供______。 A.被选中设备的地址; B.传送数据的起始地址; C.中断服务程序入口地址; D.主程序的断点地址。 5.Cache的地址映象中比较多的采用“按内容寻址”的相联存储器来实现。 A.直接映象; B.全相联映象; C.组相联映象; D.以上都有。 6.总线的异步通信方式______。 A.不采用时钟信号,只采用握手信号; B.既采用时钟信号,又采用握手信号; C.既不采用时钟信号,又不采用握手信号; D.采用时钟信号,不采用握手信号。 7.在磁盘存储器中,查找时间是______。 A.使磁头移动到要找的柱面上所需的时间; B.在磁道上找到要找的扇区所需的时间; C.在扇区中找到要找的数据所需的时间。 D.以上都不对。 8.在控制器的控制信号中,相容的信号是______的信号。 A.可以相互替代; B.可以相继出现; C.可以同时出现;

D.不可以同时出现。 9.计算机操作的最小单位时间是______。 A.时钟周期; B.指令周期; C.CPU周期; D.执行周期。 10.CPU不包括______。 A.地址寄存器; B.指令寄存器IR; C.地址译码器; D.通用寄存器。 11.寻址便于处理数组问题。 A.间接寻址; B.变址寻址; C.相对寻址; D.立即寻址。 12.设寄存器内容为10000000,若它等于0,则为______。 A.原码; B.补码; C.反码; D.移码。 13.若一个8比特组成的字符至少需10个比特来传送,这是______传送方式。 A.同步; B.异步; C.并联; D.混合。 14.设机器字长为32位,存储容量为16MB,若按双字编址,其寻址范围是。(存储器4) A.8MB; B.2M; C.4M; D.16M。 15.寻址对于实现程序浮动提供了较好的支持。 A.间接寻址; B.变址寻址; C.相对寻址; D.直接寻址。 16.超标量技术是______。 A.缩短原来流水线的处理器周期; B.在每个时钟周期内同时并发多条指令; C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令; D.以上都不对。 17.在控制器的控制方式中,机器周期内的时钟周期个数可以不相同,这属于______。 A.同步控制;

计算机组成原理试题集 含答案

计算机组成原理试题一 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为则其八进制数为(B )。 A、、、、 2.若x 补=,则x 原 =(A )。 A、 B、 C、 D、 3.若采用双符号位,则发生正溢的特征是:双符号位为( B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是( A )。 A.(101001)2 B.(52)8C.(2B)16 D.45 7.下列数中,最大的数是( D )。 A.(101001)2 B.(52)8C.(2B)16 D.45 8.下列数中,最小的数是( D )。 A.(111111)2 B.(72)8C.(2F)16 D.50

9.已知:X=-,Y= 。(X+Y)补= ( A )。 A.1.1100 B.1.1010 C.1.0101 D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19 C.27 D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A. 21 B. 17 C. 19 12.计算机内存储器可以采用( A )。 和ROM B.只有ROM C.只有RAM 和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C ) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自( B )。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C )。 A.实现存储程序和程序控制 B.可以直接访问外存

计算机组成原理试题集

1.数字电子计算机的主要特点是存储容量大、(运算速度快),(运算精度高)。 2.计算机各组成部件相互连接方式,从早期的以(存储器)为中心,发展到现在以(运算器)为中心。 3.指令寄存器寄存的是(C ) A、下一条要执行的指令 B、已执行完了的指令 C 、正在执行的指令D、要转移的指令 4.衡量计算机的性能指标主要有哪些(答主要的三项指标),并说明为什么? 解:衡量计算机性能的指标主要有:计算速度、存储容量和通讯带宽等,计算机速度是反映CPU性能,也是反映计算机能力的主要指标之一。存储容量反映出计算机可以处理的数据量空间的大小。带宽反映出计算机处理信息的通讯能力。 5,决定指令执行顺序的寄存器是(PC),而记录指令执行结果的状态的寄存器是(状态字寄存器) 6.最早提出“存储程序程序”概念的是(A ) A、Babbage B、V.Neumann C、Pascal D、Bell 7.如何理解计算机组成和计算机体系结构? 8.第一台电子计算机(ENIAC)是于1946年交付使用。 9.单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另一个采用(隐含)寻址方法。 10.假定指令系统有m条指令,指令操作码的位数为N位,则N至少应当等于()。 11.用n+1位字长(含一位符号位)表示原码定点整数时,所能表示的数值范围是(0﹤﹦N );用n+1位字长(含一位符号位)表示原码定点小数时,所能表示的数值范围是() 1. CPU包括()两部分。 A、ALU和累加器 B、ALU和控制器 C、运算器和控制器 D、ALU和主存储器 C 2. 计算机运算速度的单位是()。 A、MTBF B、MIPS C、MHZ D、MB B 3. 若十六进数微AC.B,则其十进制数为()。 A、254.54 B、2763 C、172.6875 D、172.625 C 4. 若十进制数据为137.5则其八进制数为()。 A、89.8 B、211.4 C、211.5 D、1011111.101

计算机组成原理试卷B答案

计算机组成原理试卷B 答案 Last revised by LE LE in 2021

卷号:B __C____。 A 直接 B 间接 C 寄存器直接 D 寄存器间接 6.以下四种类型指令中,执行时间最长的是___C___。 型指令型指令型指令 D.程序控制指令 7.描述PCI总线中基本概念不正确的句子是___C___。 A HOST 总线不仅连接主存,还可以连接多个CPU B PCI 总线体系中有三种桥,它们都是PCI 设备

C 从桥连接实现的PCI总线结构不允许许多条总线并行工作 D 桥的作用可使所有的存取都按CPU 的需要出现在总线上 8.计算机使用总线结构的主要优点是便于实现积木化,同时__C____。 A 减少了信息传输量 B 提高了信息传输的速度 C 减少了信息传输线的条数 D 加重了CPU的工作量 9.计算机的外围设备是指___D___。 A 输入/输出设备 B 外存储器 C 远程通信设备 D 除了CPU 和内存以外的其它设备 10.中断向量地址是:__C____。 A 子程序入口地址 B 中断服务例行程序入口地址 C中断服务例行程序入口地址的指示器 D 中断返回地址 二. 填空题(每题2分,共16分) 1.按照总线仲裁电路的A___位置___不同,总线仲裁有B__集中式____仲裁和C__分布式____仲裁两种方式。 2.在计算机术语中,将运算器、控制器、cache合在一起,称为A__中央处理器(CPU)____,而将B__CPU____和存储器合在一起,成为C__中央处理机(主机)____。 3.指令格式是指令用A___二进制代码___表示的结构形式,通常由B__操作友____ 字段和C___地址码___字段组成。 4.条件转移指令、无条件转移指令、转子指令、返主指令、中断返回指令等都是 A__转移____指令。这类指令在指令格式中所表示的地址,表示要转移的是B__ 下一条指令____而不是C__操作数____。 5.CPU从A___主存___取出一条指令并执行这条指令的时间和称为B__指令周期____。由于各种指令的操作功能不同,各种指令的时间和是不同的,但在流水线CPU中要力求做到C___一致___。 6.磁表面存储器主要技术指标有存储密度____,B. __存储容量____,C. __平均存取时间____,数据传输率。 7. RISC机器一定是A__流水线____CPU,但后者不一定是RISC机器。奔腾CPU是B___流水线___CPU,但奔腾机是C__CISC____机器。 8. {(26) 16 or(63) 16 } nor(135) 8 的值为A. _(80) 16 _____。 三.(10分)设机器字长32位,定点表示,尾数31位,数符1位,问: (1)定点原码整数表示时,最大正数是多少最大负数是多少 (2)定点原码小数表示时,最大正数是多少最大负数是多少 解:(1 10 (2)定点原码小数表示: 最大正数值 = (1 – 2-31) 10

计算机组成原理试卷5

计算机组成原理试题5 一、选择题(共5分,每题1分) 1.设寄存器内容为80H,若它对应的真值是– 127,则该机器数是 A.原码; B.补码; C.反码; D.移码。 2.下列叙述中是正确的。 A.程序中断方式中有中断请求,DMA方式中没有中断请求; B.程序中断方式和DMA方式中实现数据传送都需中断请求; C.程序中断方式和DMA方式中都有中断请求,但目的不同; D.DMA要等到指令周期结束时才进行周期窃取。 3.设机器数字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其寻址范围是。 A.224; B.223; C.222; D.221。 4.在中断接口电路中,向量地址可通过送至CPU。 A.地址线; B.数据线; C.控制线; D.状态线。 5.在程序的执行过程中,Cache与主存的地址映象是由。 A.程序员调度的; B.操作系统管理的; C.由程序员和操作系统共同协调完成的; D.硬件自动完成的。 6.总线复用方式可以______。 A.提高总线的传输带宽; B.增加总线的功能; C.减少总线中信号线的数量; D.提高CUP利用率。 7.下列说法中正确的是。 A.Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分; B.主存储器只由易失性的随机读写存储器构成; C.单体多字存储器主要解决访存速度的问题; D.Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一部分。 8.在采用增量计数器法的微指令中,下一条微指令的地址______。 A.在当前的微指令中; B.在微指令地址计数器中; C.在程序计数器; D.在CPU中。 9.由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由______来确定。 A.指令周期; B.存取周期; C.间址周期; D.执行周期。

计算机组成原理试题

计算机组成原理试题(A) 教学中心名称考点成绩 专业、班级姓名学号 一、填空题(每空1分,共10分) 1.计算机中的信息可分为两类,它们是信息和信息。 2.第二代电子数字计算机所用的基本器件是。 3.设X=-9/16,[X]补= 。 4.运算器中的核心部件是。 5.浮点表示法中,阶码决定浮点数的,尾数决定浮点数的。 6.CPU中PC的主要功能是。 7.按照信息的传送格式,接口可分为和两大类。 二、选择题(每小题2分,共20分) 1. 某主存储器按字节编址,地址线数目为16,这个存储器的容量为 . A 16K×16位B.32K×8位、C.64K ×8位 2.采用DMA方式传送数据时,每传送一个数据就要占用的时间。 A一个指令周期B.一个存储周期C.一个机器周期 3. Cache是。 A.主存的一部分 B.为扩大存储容量而设置的 C.为提高存储系统的速度而设置的 4.操作控制器的功能是。 A产生操作控制信号,以解释并执行指令 B、产生时序信号C.对指令泽码 5.中断响应时,保存PC并更新PC的内容,主要是为了. A.提高处理机的速度 B.能进入中断处理程字并能正确返回原程序 C.便于编制中断处理程序 6.计算机辅助设计是指。 A.CAD B.CAI C.CAT 7.某机字长32位,内存容量为4MW,若按字节编址,其寻址范围为. A.0~4M B。0~16M C.0~32M 8.在磁盘存储器中,与转速无关的技术指标是。 A.存储密度B.平均等待时间C.数据传输率 9.设指令中的形式地址为以相对寻址时,操作数的有效地址E=. A.(D)B.(PC)+D C.(R)+D

10.计算机中,执行部件接控制部件的命令所作的不可再分的操作称为. A.微命令B.微操作C操作 三.判断改错题(每小题2分,共10分。正确,在括号内打√;错误,则打×并更正) 1.磁盘存储器是一种随机存取存储器。() 2.零地址指令就是没有操作数的指令。() 3.时序发生器是控制器的主要部件之一。() 4.设X=10110110,采奇校验时,其校验位C=1。() 5.中断处理过程中,保存现场必须在中断服务之后进行。() 四.简答题(每小题10分,共40分) 1.CPU由哪些主要部件组成?说明各部件的作用。 2.试述高速缓冲存储器的基本设计思想和特点。 3.主机与外部设备间为什么要设置接口? 4.为什么说取指令是公操作?在取指令阶段,CPU主要完成哪些操作? 五.计算题(共10 分) 1.设X=0.0101,Y=-0.1101,用双符号补码计算X+Y=?和X-Y=?并判断其结果是否溢出。(5分) 2. 设X=8C3E(H),Y=B6DF(H),Z=54D2(H)。求X∧Y⊕Z=? (5分) 七.设计题(10分) 某机字长16 位,主存按字编址,容量为8MW,请用如下RAM芯片为该机设计一个主存。 A A0 07 1.地址线和数据线各有多少根? 2.共用多少这种芯片? 3.画出其组成框图,并正确标出各信号线。

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理试卷答案及解析

华东交通大学2014—2015学年第二学期考试卷 试卷编号: ( A )卷 计算机组成原理 课程 课程类别:必√、限、任 闭卷( )、开卷(范围)(√):仅限上课教材考试日期:2015-6-25 考生注意事项:1、本试卷共 页,总分100分,考试时间120分钟。 2、考试结束后,考生不得将试卷、答题纸和草稿纸带出考场。 一、填空题(每空1分,共20分)。 1、外部设备包括_______、_______和_______,又叫外围设备。 2、系统软件主要包括_______、_______和________。 3、4位二进制数可表示______种代码,8位二进制数可表示_______种代码。 4、浮点数运算可由_______运算和_______来实现。 5、一条指令包括_______和_______两个部分,它们都是采用_______表示的。 6、主机对主存的主要要求是_______、_______和________、_______。 7、控制器的三个功能是决定_______,给出_______,处理_______。 二、选择题(每题2分,共30分) 1、已知:[X]补=,[Y]补=01001010,则[X-Y]补=______。 A. B. C. D.溢出 2、在用________表示的机器中,零的表示是唯一的。 A.原码 B.反码 C.补码 D.阶码 存储器的内容应与主存储器的相应单元的内容_______。

A.保持一致 B.可以不一致 C.无关 4、在总线中地址总线的功能是_______。 A.用于选择存储器单元 B.用于选择存储器单元和各个通用寄存器 C. 用于选择进行信息传输的设备 D.用于选择指定存储器单元和选择I/O设备接口电路的地址 5、现代计算机的处理对象是________。 A.二进制数 B. 文字 C. 十进制数 D.电压、电流 6、计算机中数据处理中心是________。 A.主机 B.运算器 C. 控制器 O系统 7、中断向量地址是_______。 A.子程序的入口地址 B.中断服务子程序的入口地址 C.中断服务子程序入口地址指示器 D. 外设程序入口地址 8、计算机存储器用来存放被运算的数据和程序,如果读出一个存储单元的内容后,该单元的内容________。 A.清零 B.保持不变 C.被取走 D. 不定 9、CPU中通过寄存器的位数决定________。 A.指令长度 B.数的精度 C.机器字长 D.主存储量 10、下列哪种指令不属于程序控制指令。 A. 无条件转移指令 B. 条件转移指令 C. 中断隐指令 D. 转移指令 11、计算机的中央处理器是指_________。 A. 主机 B. 运算器 C. CPU D. 控制器 12、计算机可以运行用各种高级程序语言设计编写的程序,但都必须经过变换成最终计算机能够辨别的,才能执行。 A.二进制机器语言 B.汇编语言 C.中间语言 D.操作系统语言

计算机组成原理试卷与答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同

6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的 时间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间 d)主存中读取一个数据字的平均时间 10.程序控制类指令的功能是______。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送

《计算机组成原理》B卷

计算机组成原理期末试卷 B卷 一.选择题(每题2分,共30分) (1):下列数字表示错误的是() (A) 0X12G9 (B) 011001B (C)(3df)16 (D) (0376)8 (2):把二进制011101010转化成十进制() (A)119 (B)234 (C)257 (D)312 (3):下列是寄存器寻址方式的是() (A)MOV AL, 80H (B)MOV AX ,[ 1070H] (C)ROL AH ,1 (D) MOV AX,[BX+SI] (4):若x 补=0.1101010,则x =() (A) 1.0010101 (B) 1.0010110 (C) 0.0010110 (D) 0.1101010 (5):若[X]补=1.1011,则真值X是( ) (A)-0.0101 (B)-0.1001 (C)0.1011 (D)0.0101 (6):在一个存储器中可以容纳的存储单元总数通常称为() (A)存储单元(B) 存储容量(C) 存储容器(D) 内存储器 (7): 态存储器SRAM的存储原理是() (A)依靠读后再生(B)依靠定时刷新 (C)依靠双稳态电路(D)信息不再变化 (8):如浮点数X的754标准存储格式为(41360000)16求其浮点数的十进制数值为()(A)(11.246)10 (B)(20.376)10 (C)(12.375)10 (D)(11.375)10 (9):存储器宽带的单位是() (A)位/秒(B)宽度/秒(C)f/秒(D)速度/秒 (10):挂接在总线上的多个部件() (A)只能分时向总线发送数据,并只能分时从总线接收数据 (B)只能分时向总线发送数据,但可同时从总线接收数据 (C)可同时向总线发送数据,并同时从总线接收数据 (D)可同时向总线发送数据,但只能分时从总线接收数据 (11): 系统总线中控制线的功能是() (A) 提供数据信息(B) 提供时序信号 (C) 提供主存,I/O接口设备的控制信号和响应信号(D) 提供主存,I/O接口设备的响应信号 (12): 高速缓冲存储器Cache一般采取() (A)顺序存取方式(B)只读不写方式 (C)半顺序存取方式(D)随机存取方式 (13): 系统总线中地址线的功能是() (A)指定主存和I/O设备接口电路的地址(B)选择主存单元地址 (C)选择进行信息传输设备(D)选择外存地址 (14): 堆栈指针SP 的内容是() (A)栈顶单元内容(B)栈顶单元地址

计算机组成原理试题5

本科生期末试卷(五) 一、选择题(每小题1分,共15分) 1某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数位( B )。 A +(263-1) B +(264-1) C -(263-1) D -(264-1) 2请从下面浮点运算器中的描述中选出两个描述正确的句子()。 A 浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现。 B 阶码部件可实现加,减,乘,除四种运算。 C 阶码部件只进行阶码相加,相减和比较操作。 D 尾数部件只进行乘法和除法运算。 3存储单元是指( B )。 A 存放1个二进制信息位的存储元 B 存放1个机器字的所有存储元集合 C 存放1个字节的所有存储元集合 D 存放2个字节的所有存储元集合 4某机字长32位,存储容量1MB,若按字编址,它的寻址范围是()。 A 0—1M B 0—512KB C 0—56K D 0—256KB 5用于对某个寄存器中操作数的寻址方式为( D )。 A 直接 B 间接 C 寄存器直接 D 寄存器间接 6程序控制类的指令功能是( D )。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送 C 进行CPU和I/O设备之间的数据传送

D 改变程序执行的顺序 7指令周期是指( C )。 A CPU从主存取出一条指令的时间 B CPU执行一条指令的时间 C CPU从主存取出一条指令加上执行一条指令的时间 D 时钟周期时间 8描述当代流行总线结构中基本概念不正确的句子是()。 A 当代流行的总线不是标准总线 B 当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连 C 系统中允许有一个这样的CPU模块 9 CRT的颜色为256色,则刷新存储器每个单元的字长是()。 A 256位 B 16位 C 8位 D 7位 10发生中断请求的条件是( C )。 A 一条指令执行结束 B 一次I/O操作结束 C 机器内部发生故障 D 一次DMA操作结束 11中断向量地址是( B )。 A 子程序入口地址 B 中断服务程序入口地址 C 中断服务程序入口地址指示器 D 例行程序入口地址 12 IEEE1394所以能实现数据传送的实时性,是因为()。 A 除异步传送外,还提供同步传送方式

相关文档
相关文档 最新文档