文档库 最新最全的文档下载
当前位置:文档库 › 功分器的设计与仿真

功分器的设计与仿真

功分器的设计与仿真
功分器的设计与仿真

等分威尔金森功分器的设计与仿真

摘要 摘要 本文对一个等分威尔金森功分器进行了仿真,分析了功分器的基本原理,介绍了ADS软件基本使用方法,并选择了频率范围:0.9~1.1GHz,频带内输入端 口的回波损耗:C 11>20dB,频带内的插入损耗:C 21 <3.1dB,C 31 <3.1dB,两个输出端 口间的隔离度:C 23 >25dB为设计指标的等分威尔金森功分器。先进行威尔金森功分器原理图的设计,再用ADS软件进行原理图仿真,得出的结论采用理论计算的结果作为功分器参数时,功分器并没有达到所需设计的指标,所以要对功分器的各个参数进行优化。优化后所得到的最佳数据保存以后再进行功分器版图的仿真,各项指标基本达到设计所需的要求。 关键词:仿真,威尔金森功分器,ADS,优化

ABSTRACT ABSTRACT In this paper a power dividers quintiles Wilkinson is simulated, and analyzes the basic principle of power dividers, introduces the basic use ADS software method, and choose the frequency range: 0.9~GHz, frequency band 1.1 input ports C11 > 20dB return loss:, frequency band insertion loss: C21 < 3.1 dB, C31 < 3.1 dB, between the two output port C23 > 25dB isolation ratio: for the design index equal power dividers Wilkinson. First conducts the power dividers Wilkinson schematic design, reoccupy ADS software simulation principle diagram, the conclusion of the theoretical calculation result as parameters when power dividers power dividers did not reach the required design to index, so the power dividers various parameters were optimized. After optimization of the best data preserves received after power dividers again, and all the indexes of simulation territory to meet the design requirements of basic required. Key words:Simulation Wilkinson Power dividers ADS optimization

混频器的设计与仿真知识讲解

混频器的设计与仿真

目录 前言 0 工程概况 0 正文 (1) 3.1设计的目的及意义 (1) 3.2 目标及总体方案 (1) 3.2.1课程设计的要求 (1) 3.2.2 混频电路的基本组成模型及主要技术特点 (1) 3.2.3 混频电路的组成模型及频谱分析 (1) 3.3工具的选择—Multiusim 10 (3) 3.3.1 Multiusim 10 简介 (3) 3.3.2 Multisim 10的特点 (3) 3.4 混频器 (3) 3.4.1混频器的简介 (3) 3.4.2混频器电路主要技术指标 (4) 3.5 混频器的分类 (4) 3.6详细设计 (5) 3.6.1混频总电路图 (5) 3.6.2 选频、放大电路 (5) 3.6.3 仿真结果 (6) 3.7调试分析 (9) 致谢 (9) 参考文献 (10) 附录元件汇总表 (10)

混频器的设计与仿真 前言 混频器在通信工程和无线电技术中,应用非常广泛,在调制系统中,输入的基带信号都要经过频率的转换变成高频已调信号。在解调过程中,接收的已调高频信号也要经过频率的转换,变成对应的中频信号。特别是在超外差式接收机中,混频器应用较为广泛,如AM 广播接收机将已调幅信号535KHZ-一1605KHZ要变成为465KHZ中频信号,电视接收机将已调48.5M一870M 的图像信号要变成38MHZ的中频图像信号。移动通信中一次中频和二次中频等。在发射机中,为了提高发射频率的稳定度,采用多级式发射机。用一个频率较低石英晶体振荡器作为主振荡器,产生一个频率非常稳定的主振荡信号,然后经过频率的加、减、乘、除运算变换成射频,所以必须使用混频电路,又如电视差转机收发频道的转换,卫星通讯中上行、下行频率的变换等,都必须采用混频器。由此可见,混频电路是应用电子技术和无线电专业必须掌握的关键电路。 工程概况 混频的用途是广泛的,它一般用在接收机的前端。除了在各类超外差接收机中应用外在频率合成器中为了产生各波道的载波振荡,也需要用混频器来进行频率变换及组合在多电路微波通信中,微波中继站的接收机把微波频率变换为中频,在中频上进行放大,取得足够的增益后,在利用混频器把中频变换为微波频率,转发至下一站此外,在测量仪器中如外差频率计,微伏计等也都采用混频器。因此,做有关混频电路的课题设计很能检验对高频电子线路的掌握程度;通过混频器设计,可以巩固已学的高频理论知识。混频器是频谱线性搬移电路,能够将输入的两路信号进行混频。 具体原理框图如图2-1所示。

实验一 交叉耦合滤波器设计与仿真(材料详实)

实验一 交叉耦合滤波器设计与仿真 一、 实验目的 1.设计一个交叉耦合滤波器 2.查看并分析该交叉耦合滤波器的S 参数 二、 实验设备 装有HFSS 13.0软件的笔记本电脑一台 三、 实验原理 具有带外有限传输零点的滤波器,常常采用谐振腔多耦合的形式实现。这种形式的特点是在谐振腔级联的基础上,非相邻腔之间可以相互耦合即“交叉耦合”,甚至可以采用源与负载也向多腔耦合,以及源与负载之间的耦合。交叉耦合带通滤波器的等效电路如下图所示。在等效电路模型中,e1表示激励电压源,R1、R2分别为电源内阻和负载电阻,ik (k=1,2,3,…,N )表示各谐振腔的回路电流,Mij 表示第i 个谐振腔与第k 个谐振腔之间的互耦合系数(i,j=1,2,…,N ,且i ≠j)。在这里取ω0=1,即各谐振回路的电感L 和电容C 均取单位值。Mkk (k=1,2,3,…,N )表示各谐振腔的自耦合系数。 n 腔交叉耦合带通滤波器等效电路如下图所示: ...1F 1/2H 1/2H 1/2H 1/2H 1/2H 1/2H 1H 1F 1F 1F ...i 1 i 2 i k i N i N M N ,1M k 1M kN M N 1 ,2-M 12 M k 2M N k 1 ,-M N N ,1-e 1 R 1 R 2 1F 1H 这个电路的回路方程可以写为 ?? ? ??? ? ?? ? ???????????????????????? ? ?? ???++=????????????????????---------N N N N N N N N N N N N n N N N N N i i i i i R s jM jM jM jM jM s jM jM jM jM jM s jM jM jM jM jM s jM jM jM jM jM s R e 13212,1321,11,31,21,131 ,3231321,22312 11,11312110000M Λ ΛM M ΛM M M ΛΛΛM 或者写成矩阵方程的形式:I R M sU ZI E )(0++==j

X波段一分二功分器设计

X 波段一分二功分器设计 1、 根据指标进行理论分析需要的级数,采用威尔金森功分器结构,ADS 原理图 如下: 频率:9-11GHz ,本次主要使用频率:9.5-10.5GHz; 板材:RT5880 2、 对电路进行优化分析,仿真曲线如下: Optim1 UseAllOptVars=y es SP1 Step= Stop=11 GHz Start=9 GHz MSUB MSub1 Rough=0 mm TanD=0.0021T=0.035 mm Hu=5 mm Cond=1.0E+50 Mur=1 Er=2.2H=0.254 mm MSub OptimGoal2 RangeMax[1]=11GHz RangeMin[1]=9GHz RangeVar[1]="f req"Weight=10 Max=-30Min=SimInstanceName="SP1"Expr="dB(S(2,2))" OptimGoal3 RangeMax[1]=11GHz RangeMin[1]=9GHz RangeVar[1]="f req"Weight=10 Max=-30Min=SimInstanceName="SP1"Expr="dB(S(3,3))" OptimGoal6 RangeMax[1]=11GHz RangeMin[1]=9GHz RangeVar[1]="f req"Weight=500 Max= Min=-3.03SimInstanceName="SP1"Expr="dB(S(3,1))" OptimGoal12 RangeMax[1]=11GHz RangeMin[1]=9GHz RangeVar[1]="f req"Weight=500 Max= Min=-3.03SimInstanceName="SP1"Expr="dB(S(2,1))" OptimGoal15 RangeMax[1]=11GHz RangeMin[1]=9GHz RangeVar[1]="f req"Weight=1000 Max=-28 Min=SimInstanceName="SP1"Expr="dB(S(2,3))" OptimGoal1 RangeMax[1]=11GHz RangeMin[1]=9GHz RangeVar[1]="f req"Weight=1000 Max=-30 Min=SimInstanceName="SP1"Expr="dB(S(1,1))" R1=100 {-o} l1=0.3 {o}w1=0.318397 {o}w0=0.479686 {o}w50=0.67667 {o}Eqn Var

ADS射频电路课程设计——混频器设计与仿真

混频器的设计与仿真 设计题目:混频器的设计与仿真 学生姓名: 学院: 专业: 指导老师: 学号: 日期: 2011年 12 月 20 日

目录 一、射频电路与ADS概述 (3) 1、射频电路概述 (3) 2、ADS概述 (3) 二、混频器的设计 (7) 1.混频器的基本原理 (7) 2、混频器的技术指标 (9) 三、混频器的设计 (9) 1、3 D B定向耦合器的设计 (9) 1.1、建立工程 (9) 1.2、搭建电路原理图 (10) 1.3、设置微带线参数 (11) 1.4、耦合器的S参数仿真 (12) 2、完整混频器电路设计 (17) 3、低通滤波器的设计................................... 2错误!未定义书签。 四、混频器性能仿真 (23) 1、混频器功能仿真 (23) 1.1、仿真原理图的建立 (23) 1.2功能仿真 (25) 2、本振功率的选择 (27) 3、混频器的三阶交调点分析 (28) 3.1、三阶交调点的测量 (28) 3.2、三阶交调点与本振功率的关系 (31) 4、混频器的输入驻波比仿真 (31) 五、设计总结 (33)

一、 射频电路与ADS 概述 1、 射频电路概述 射频是指超高频率的无线电波,对于工作频率较高的电路,人们经常称为“高频电路”或“射频(RF )电路”或“微波电路”等等。 工程上通常是指工作频段的波长在10m ~ 1mm 或频率在30MHz ~ 300GHz 之间的电路。此外,有时还含有亚毫米波( 1mm ~0.1mm 或300GHz ~ 3000GHz )等。 一方面,随着频率升高到射频频段,通常在分析DC 和低频电路时乐于采用的基尔霍夫定律、欧姆定律以及电压电流的分析工具,已不精确或不再适用。分布参数的影响不容忽略。另一方面,纯正采用电磁场理论方法,尽管可以很好的全波分析和计及分布参数等的影响,但很难触及高频放大器、VCO 、混频器等实用内容。所以,射频电路设计与应用已成为信息技术发展的关键技术之一。 2、ADS 概述 ADS 电子设计自动化(EDA 软件全称为 Advanced Design System ,是美国安捷伦(Agilent )公司所生产拥有的电子设计自动化软件;ADS 功能十分强大,包含时域电路仿真 (SPICE-like Simulation)、频域电路仿真 (Harmonic Balance 、Linear Analysis)、三维电磁仿真 (EM Simulation)、通信系统仿真(Communication System Simulation)和数字信号处理仿真设计(DSP );支持射频和系统设计工程师开发所有类型的 RF 设计,从简单到复杂,从离散的射频/微波模块到用于通信和航天/国防的集成MMIC ,是当今国内各大学和研究所使用最多的微波/射频电路和通信系统仿真软件软件。 2.1 ADS 的仿真设计方法 ADS 软件可以提供电路设计者进行模拟、射频与微波等电路和通信系统设计,其提供的仿真分析方法大致可以分为:时域仿真、频域仿真、系统仿真和电磁仿真;ADS 仿真分析方法具体介绍如下: 2.1.1 高频SPICE 分析和卷积分析(Convolution ) 高频SPICE 分析方法提供如SPICE 仿真器般的瞬态分析,可分析线性与非线性电路的瞬态效应。在SPICE 仿真器中,无法直接使用的频域分析模型,如微带线带状线等,可于高频SPICE 仿真器中直接使用,因为在仿真时可于高频SPICE )()/(1038Hz f s m f c ?==λ

20151060042-贾炜光-混频器仿真实验报告

混频器仿真实验 姓名:贾炜光 学号:20151060042 学院:信息学院 专业:通信工程 指导教师:谢汝生

一、实验目的 (1)加深对混频理论方面的理解,提高用程序实现相关信号处理的能力; (2)掌握multisim实现混频器混频的方法和步骤; (3)掌握用muitisim实现混频的设计方法和过程,为以后的设计打下良好的基础。 二.实验原理 混频器将天线上接收到的射频信号与本振产生的信号相乘,cosαcosβ=[cos(α+ β)+cos(α-β)]/2 可以这样理解,α为射频信号频率量,β为本振频率量,产生和差频。当混频的频率等于中频时,这个信号可以通过中频放大器,被放大后,进行峰值检波。检波后的信号被视频放大器进行放大,然后显示出来。由于本振电路的振荡频率随着时间变化,因此频谱分析仪在不同的时间接收的频率是不同的。 混频是指将信号从一个频率变换到另外一个频率的过程 ,其实质是频谱线性搬移的过程。在超外差接收机中 ,混频的目的是保证接收机获得较高的灵敏度 ,足够的放大量和适当的通频带 ,同时又能稳定地工作。混频电路包括三个组成部分 : 本机振荡器、非线性器件、带通滤波器。[1] 由于非线性元件( 如二极管、三极管、场效应管等) 的作用,混频过程中会产生很多的组合频率分量 : p f L ±qf S 。一般来讲 ,其中满足需要的仅仅是 f I =f L -f S 或者是f I =f S -f L 。前者产生中频的方式称为高差式混频 , 后者称为低差式混频。在这里 ,混频过程中产生的一系列组合频率分量经过带通滤波器即可以选择输出相应的中频 ,而其他的频率分量会得到抑制。

T型功分器的设计与仿真.

T型功分器的设计与仿真 1.改进型威尔金森功分器的工作原理 功率分配器属于无源微波器件,它的作用是将一个输入信号分成两个(或多个)较小功率的信号,工程上常用的功分器有T型结和威尔金森功分器。 威尔金森功分器是最常用的一种功率分配器。图1所示的为标准的二路威尔 金森等功率分配器。从合路端口输入的射频信号被分成幅度和相位都相等的两路信号,分别经过传输线Bl和BZ,到达隔离电阻两端,然后从两个分路端口输出,离电阻R两端的信号幅度和相位都相等,R上不存在差模信号,所以它不会消耗功率,如果我们不考虑传输线的损耗,则每路分路端口将输出二分之一功率的信号。 图1威尔金森功分器 但是这种经典威尔金森等功率分配器有几个缺点: 1、大功率应用的时候,要求隔离电阻的耗散功率大因此电阻的体积也会比较大 2、如果功分器应用于较高的频段,波长就会与大功率电阻的尺寸相比拟,这样就需要考虑电阻的分布参数。 3、为了提高功分器性能,就要尽量减小Bl和BZ这两段传输线之间的藕合,因此在实际设计时,要求四分之一波长传输线Bl、BZ之间的距离较大,在低频应用时,由于四分之一波长较长,占用面积还是太大了,此外,四分之一波长传输线Bl、BZ的阻抗较高,因此线宽较细,制板的相对误差更大[24]。为克服这些缺点,本文采用了一种改进型的威尔金森等功率分配器,如图2所示

图2 改进型威尔金森功分器 可以看到,它仅由四段传输线组成,没有隔离电阻。传输线A 、Cl 、CZ 的特 征阻抗均为Z0。传输线B 位于A 和Cl 、CZ 之间,它的电长度为四分之一波长, 特征阻抗为Z0/2。从合路端输入的信号,通过传输线B ,被分成幅度和相位相等的的两路信号,分别经过传输线Cl 和C2到达分路端口一和二,在整个结构中,传输线B 起到了阻抗变换的作用。从传输线A 、B 相接处向左看,输入阻抗为Z0。从传输线B 与C1、C2相接处向右看,输入阻抗为Z0/2。利用四分之一阻抗变换器的原理我们知道,传输线的特征阻抗为2/00Z Z ?,即Z0/2。因此,整个电路处于功率分配与合成时,在中心频点处,三个端口都能匹配良好,没有反射。这种改进型的结构克服了标准威尔金森功分器的一系列缺点,同时由于省略了隔离电阻,所以成本降低,也不存在电阻分布参数的问题,与传统威尔金森功分器相比,减少了一段四分之一波长传输线,另外,构成变换器的四分之一波长传输线B 的特征阻抗较低,线宽较宽,能有效降低制板误差。 2功分器的设计与仿真 通过前面的分析,我们知道改进型威尔金森功分器四段传输线特征阻抗之间 的比例关系。由此可得,传输线A 、C1和C2的特征阻抗均为50Ω,而传输线B 的特征阻抗为352/0=Z Ω 为了实现右旋圆极化,经过C2输出的信号要比经过Cl 的相位超前?90,即Cl 要比C2长λ4/1g (λg 为中心频率所对应的介质波长)。设计的功率分配器 如图3所示,传输线段B 的长度约为λ4/1g ,起阻抗变换的作用。传输线段

微带低通滤波器的设计与仿真

微带低通滤波器的设计与仿真 分类: 电路设计 嘿嘿,学完微波技术与天线,老师要求我们设计一个微带元器件,可以代替实验室里的元器件,小弟不才,只设计了一个低通滤波 器。现把它放到网上,以供大家参考。 带低通滤波器的设计 一、题目 第三题:低通滤波器的设计 f < 800MHz ;通带插入损耗 ;带外 100MHz 损耗 ;特性阻抗 Z0=50 Ohm 。 二、设计过程 1、参数确定:设计一个微带低通滤波器,其技术参数为 f < 800MHz ;通带插入损耗;带外100MHz 损耗;特性阻抗Z0=50 Ohm 。 介质材料:介电常数 £r = 2.65,板厚 1mm 。 2、设计方法:用高、底阻抗线实现滤波器的设计,高阻抗线可以等效为串联电感,低阻抗线可以等效为并联电容,计算各阻抗线的 宽度及长度,确保各段长度均小于 X /8(入为带内波长)。 3、设计过程: (1)确定原型滤波器:选择切比雪夫滤波器, ?s = fs/fc = 1.82 , ?s -1 = 0.82及Lr = 0.2dB , Ls >= 30,查表得N=5,原型滤波器的归 一化元件参数值如下: g1 = g5 = 1 .3394, g2 = g4 = 1.3370,g3 = 2.1660,gL= 1 .0000。 该滤波器的电路图如图 1 所示: O H 技术参数: 仿真软件: HFSS 、 ADS 或 IE3D 介质材料: 介电常数 £ r = 2.65板厚1mm

(2)计算各元件的真实值:终端特性阻抗为Z0=50?,则有 C1 = C5 =g1/(2*pi*f0*Z0) = 1.3394/(2*3.1416*8*10^8*50) = 5.3293pF , C3 = g3/(2*pi*f0*Z0) = 2.1660/(2*3.1416*8*10^8*50)= 8.6182pF , L2 = L4 = Z0*g2/(2* pi*f0) = 50*1.3370/(2*3.1416*8*10^8) = 13.2994nH。 (3)计算微带低通滤波器的实际尺寸: 设低阻抗(电容)为Z0I = 15?。 经过计算可得W/d = 12.3656, £ e = 2.443,贝U 微带宽度W1 = W3 = W5 = W = 1.000*12.3656 = 12.3656mm , 各段长度I1 = I5 = Z0I*V pl *C1 = 15* 3*10A11/sqrt(2.4437)*5.3293*10A-12 =15.3412mm, I3 = Z0I*V pl*C3 = 15* 3*10A11/sqrt(2.4437)*8.6182*10A-12 =24.8088mm, 可知各段均小于入/8符合要求。 设高阻抗(电感)为Z0h = 95? 。 经过计算可得W/d =0.85,£ e = 2.0402则 微带宽度W2 = W4 = W =1.0000*0.85 =0.85mm , 各段长度l2 = l4 = Vph*L2/Z0h = 29.4031mm , 带内波长入=Vpl/f = 3*10^11/(sqrt(2.0402)*8*10^8) = 262.5396mm,入/8 = 32.8175mm 可知各段均小于入/8符合要求。

FPGA_ASIC-基于FPGA的正交数字混频器的设计与验证

基于FPGA的正交数字混频器的设计与验证 摘 要:本文研究了用DDS加乘法器实现正交数字混频器的设计及其完整的验证方法,用DDS产生的正/余弦正交本振序列与模拟信号通过A/D采样数字化后的数字序列相乘,再通过数字低通滤波实现数字混频。其中DDS采用正弦和余弦波形幅值存储功能依靠片内EAB 实现,省去了片外ROM,符合片上系统(SoC)的思想;用MATLAB软件增强QUARTUS的仿真功能,得到的仿真结果完整而且直观。 关键词:FPGA;NCO;DDS;MATLAB 中图分类号:TN773 Design and Certification of Quadrature NCO Based on FPGA Abstrct: The paper mainly studies the design and certification of quadrature NCO realized by DDS and multiplication based on FPGA, sin and cos sequences are produced by DDS, and the two output sequences then multiplicate with the input digital sequence, after by LPF we can get the results of quadrature NCO. in which, the wave amplitude are stored in memory of on-chip EAB. The emulational function of QUARTUS are enganced by MATLAB, and the result is rounded and intuitionistic. Key Words: FPGA;NCO;DDS;MATLAB 1 概述 数字混频器是数字通讯中调制解调单元必不可少的部分,同时也是各种数字频率合成器和数字信号发生器的核心。随着数字通信技术的发展,对传送数据的精度和速率要求越来越高。如何得到可数字的高精度的高频载波信号是实现高速数字通信系统必须解决的问题,利用FPGA(现场可编程逻辑门阵列)实现数字混频具有设计灵活、精确度高、频率高和稳定性好等优点,可以产生各种调制信号,广泛应用于通信、遥测、电子对抗和仪表工业等领域。 数字混频可采用CORDIC加累加器或DDS加乘法器实现,由于DDS加乘法器实现比较简捷因此得到普遍应用, DDS产生正/余弦正交本振序列与模拟信号通过A/D采样数字化后的数字序列相乘,再通过数字低通滤波实现数字混频。 2 DDS的实现 2.1 DDS的原理与设计 DDS的作用是产生正交的正弦和余弦样本。正(余)弦样本可以用实时计算的方法产生,但这只适用于信号采样频率很低的情况。在软件无线电超高速信号采样频率的情况下,用实时计算的方法实现比较困难。此时,产生正弦波样本的最有效、最简便的方法就是查表法,即事先根据各个正弦波相位计算好相位的正弦值,并按相位角度作为地址存储该相位的正弦值数据,因此,DDS采用图1所示的顶层电路。其基本功能包括:接收频率控制字FSW进行相位累加;以相位累加器的输出为地址,对存有正 (余) 弦幅度值的存储器进行寻址。输出的离散幅度码即为DDS的输出结果,用查表法实现DDS的性能指标取决于查表的深度和宽度,即取决于表示相位数据的位数和表示正弦值数据的位数。 假设存储器有1024个波形数据,系统时钟频率FCLK为1.024MHZ,相位累加器字长N=10:当频率字FSW=1,在系统时钟作用下,相位累加器累加1024个系统时钟后溢出,即经过1024个系统时钟输出波形循环一周,系统输出频率FOUT=FCLK/1024=1KHZ。当频率字FSW=2,相位累加器累加512个系统时钟后溢出,即经过512个系统时钟输出波形循环一周,系统输出频率 FOUT=FCLK/512=2KHZ。可见,输出频率FOUT与系统时钟频率FCLK关系为FOUT=FSW*FCLK/2N,从存储器中读出数据的过程是对存储器所存储波形的再次采样,一个周期查表的点数即为采样点数,根据奈奎斯特定理,每个周期至少采样2点才能重构波形,这样理论上最大输出频率

混频器设计

混频器设计 简介 无线收发机射频前端在本质上主要完成频率变换的功能,接收机射频前端将 接收到的射频信号装换成基带信号,而发射机射频前端将要发射的基带信号转换成射频信号,频率转换功能就是由混频器完成的。 本文设计应用于无线传感器网络(Wireless Sensor Network,简称WSN)的混频器,无线传感器网络是由部署在监测区域内大量的廉价微型传感器节点组成,通过无线通信方式形成的一个多跳的自组织网络系统,其目的是协作的感知、采集和处理网络覆盖区域中感知对象的信息,并发送给观察者。这就要求所设计的混频器具有很低的功耗。同时,混频器是一种非线性电路,是接收机中输入射频信号最强的模块,这就对混频器的线性度提出了严格的要求。而混频过程通常会引入很大的噪声,考虑到LNA 的增益有限,混频器噪声也是要考虑的关键指标。由于所设计的接收机采用的是低中频的结构,中频频率只有2MHz,所以混频器的隔离度也是关键的指标。 结构选择及原理分析 结构选择 本接收机采用的结构为低中频结构,中频频率只有2MHz,LO 信号泄漏到RF 端口可能造成自混频及信号阻塞等问题。LO 信号泄漏到IF 端口,会对中频信号形成阻塞,同时LO 的噪声也将提高整体的噪声系数。而RF 信号馈通到LO端会造成自混频现象。双平衡的吉尔伯特混频器具有很好的隔离度,故本设计采用该结构。 本设计中频频率很低,开关对噪声(包括热噪声和1/ 噪声)是限制混频器噪声性能的主要因素,可以在不影响驱动级偏置电流的情况下减小流过开关对的偏置电流来减小混频器的噪声系数。可以通过在开关对的源极注入一个固定的偏置电流来实现。 线性度是混频器的一个重要指标,通常可以采用在驱动级晶体管的源极串一个无源元件形成串联反馈来提高驱动级的线性度。电阻作源简并元件会引入热噪声,而电阻本身会产生压降。电感和电容作源简并元件不会引入额外的噪声,而且对高频谐波成分和交调成分具有一定的抑制作用。因此通常选择电感作为源简并元件。但是本设计并没有采用结构,考虑到本设计的偏置电流很低,转换增益低,源简并技术将进一步降低转换增益,同时电感占用很大的芯片面积,不利于降低成本,故不可采用。根据Zigbee 协议,WSN 接受信号范围为-85 -20dBm,为了达到系统的线性度的要求,可以在低噪放级采用可调结构,这样使输入混频器的最大信号为-20dBm,降低了对混频器线性度的要求,有助于降低整个系统的功耗,但增加了LNA 的设计难度。 混频器的负载通常有三种形式:电阻作负载、晶体管作负载和LC 并联谐振电路作负载。晶体管作负载会引入非线性,而LC 并联谐振电路作负载虽具有很多的优势,但电感占用的芯片面积很大,不宜采用。电阻作负载不会引入非线性,同时具有很宽的带宽,但电阻上会引入直流压降,为了不使开关对和驱动级中的晶体管离开饱和区,电阻的取值不能太大,考虑到转换增益,电阻的取值将需要特别注意。而且这种负载不具有滤波的特性,因此不能衰减混频过程中产生的毛刺以及LO-IF、RF-IF 馈通成分。所以,本设计采用一个电容与电阻并联组成一个低通滤波网络来滤除高频成分。 综上所述,本设计所采用的结构如图4.1 所示。

混频仿真

通信电子线路实验 实验名称:混频器仿真 混频器的作用是在保持已调信号的调制规律不变的前提下,使信号的载波频率升高(上变频)或下降(下变频)到另一个频率。 一、晶体管混频器电路仿真 本实验电路为AM调幅收音机的晶体管混频电路,它由晶体管、输入信号源V1、本振信号源V2、输出回路和馈电电路等组成,中频输出465KHz的AM波。 电路特点:(1)输入回路工作在输入信号的载波频率上,而输出回路则工作在中频频率(即LC选频回路的固有谐振频率fi)。(2)输入信号幅度很小,在在输入信号的动态范围内,晶体管近似为线性工作。(3)本振信号与基极偏压Eb共同构成时变工作点。由于晶体管工作在线性时变状态,存在随U L周期变化的时变跨导g m(t)。 工作原理:输入信号与时变跨导的乘积中包含有本振与输入载波的差频项,用带通滤波器取出该项,即获得混频输出。 在混频器中,变频跨导的大小与晶体管的静态工作点、本振信号的幅度有关,通常为了使混频器的变频跨导最大(进而使变频增益最大),总是将晶体管的工作点确定在:U L=50~200mV,I EQ=0.3~1mA,而且,此时对应混频器噪声系数最小。 1、直流工作点分析 使用仿真软件中的“直流工作点分析”,测试放大器的静态直流工作点。 注:“直流工作点分析”仿真时,要将V1去掉,否则得不到正确结果。因为V1与晶体管基极之间无隔直流回路,晶体管的基极工作点受V1影响。若在V1与Q1之间有隔直流电容,则仿真时可不考虑V1的存在。 2、混频器输出信号“傅里叶分析”

选取电路节点8作为输出端,对输出信号进行“傅里叶分析”,参数设置为: 基频5KHz,谐波数为120,采用终止时间为0.001S,线性纵坐标请对测试结果进行分析。在图中指出465KHz中频信号频谱点及其它谐波成分。 注:傅里叶分析参数选取原则:频谱横坐标有效范围=基频×谐波数,所以这里须进行简单估算,确定各参数取值。 分析:图中最高频谱点在465KHZ的中频信号成分,同时电路中还有较弱的其他谐波成分。 二、模拟乘法器混频电路 模拟乘法器能够实现两个信号相乘,在其输出中会出现混频所要求的差频(ωL-ωC),然后利用滤波器取出该频率分量,即完成混频。 与晶体管混频器相比,模拟乘法器混频的优点是:输出电流频谱较纯,可以减少接收系统的干扰;允许动态范围较大的信号输入,有利于减少交调、互调干扰。 1、混频输入输出波形测试 在仿真软件中构建如下模拟乘法器混频电路,启动仿真,观察示波器显示波形,分析实验结果。

HFSS中功分器的仿真与版图

前段时间仿了一下8GHz的wilkison的3dB等功分器,写下一些小心得。 一、切记要将贴片的高度设计在Z=0的高度,否则你转为.dxf时文件并不能打开。 二、功分器的关键参数是1/4波长匹配器,在仿真高度的过程中要通过改变它的长度,来取得合适的S参数。 三、首先要将S12,S13参数基本确定下来,使其位于(-3,-3.3)dB之间; 四、其次将S11,S22,S33调节到S参数在-25dB以下; 五、最后将S23参数调节到-25dB以下即可投入工程应用。 在使用HFSS设计的过程中,如果使用波端口激励,那么端口应该在空气腔的边缘处。如果使用集总参数激励,那么端口应该在空气腔的内部。 第一步:定义变量 第二步:建模 空气腔:airbox 介质:substrate,Rogers4003, 0.508mm 微带线:patch 电阻:R 波端口激励:port1, port2, port3

注意:在直角处要切一刀,否则的话损耗会比较大。 第三步:设置边界及波端口激励 一、边界的顺序是很重要的,在这里,电阻R会与微带线patch重叠,所以应该会设置微带线为perfectE, 之后再设计电阻为RLC。Substrate的底面应该要设为perfectE。Airbox的不与波端口和substrate接触的面应该要设为radiation。 二、波端口积分方向为从Z=-H到Z=7*H,正中间。 第四步:设置求解频率以及扫描频率

第五步:检查是否设计正确 由于我们是预先设定微带线的,所以可以忽略此警告。开始仿真。 第六步:查看仿真结果,若结果不理想,再进行参数扫描。如下图所示: 添加参数扫描范围parametric,查看它的变化规律,仿真出最好的实验结果。得到扫描范围后,可对其进行优化,optimization,得出理想的结果。 第七步:仿真结果如下图所示

巴特沃斯滤波器的设计与仿真

信号与系统课程设计 题目巴特沃斯滤波器的设计与仿真 学院英才实验学院 学号2015180201019 学生姓名洪 健 指导教师王玲芳

巴特沃斯滤波器的设计与仿真 英才一班 洪健 2015180201019 摘 要:工程实践中,为了得到较纯净的真实信号,常采用滤波器对真实信号进行处理。本文对巴特沃斯模拟滤波器的幅频特性、设计方法及设计步骤进行了研究,并利用Matlab 程序和Multisim 软件,设计了巴特沃斯模拟滤波器,并分析了巴特沃斯模拟滤波器的幅频特性。利用 Matlab 程序绘制了巴特沃斯模拟滤波器的幅频特性曲线,并利用Matlab 实现了模拟滤波器原型到模拟低通、高通、带通、带阻滤波器的转换。通过Multisim 软件,在电路中设计出巴特沃斯滤波器。由模拟滤波器原型设计模拟高通滤波器的实例说明了滤波器频率转换效果。同时通过电路对巴特沃斯滤波器进行实现,说明了其在工程实践中的应用价值。 关键词:巴特沃斯滤波器 幅频特性 Matlab Multisim 引言 滤波器是一种允许某一特定频带内的信号通过,而衰减此频带以外的一切信号的电路,处理模拟信号的滤波器称为模拟滤波器。滤波器在如今的电信设备和各类控制系统里应用范围最广,技术最为复杂,滤波器的好坏直接决定着产品的优劣。滤波器主要分成经典滤波器和数字滤波器两类。从滤波特性上来看,经典滤波器大致分为低通、高通、带通和带阻等。 模拟滤波器可以分为无源和有源滤波器。 无源滤波器:这种电路主要有无源元件R、L 和C 组成。有源滤波器:集成运放和R、C 组成,具有不用电感、体积小、重量轻等优点。集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。 MATLAB 是美国MathWorks 公司出品的商业数学软件,用于算法开发、数据可视化、数据分析以及数值计算的高级技术计算语言和交互式环境,主要包括MATLAB 和Simulink 两大部分。 Multisim10 是美国NI 公司推出的EDA 软件的一种,它是早期EWB5.0、Multisim2001、Multisim7、Multisim8、Multisim9等版本的升级换代产品,是一个完全的电路设计和仿真的工具软件。该软件基于PC 平台,采用图形操作界面虚拟仿真了一个如同真实的电子电路实验平台,它几乎可以完成实验室进行的所有的电子电路实验,已被广泛应用于电子电路的分析,设计和仿真等工作中,是目前世界上最为流行的EDA 软件之一。 本文主要对低通模拟滤波器做主要研究,首先利用MATLAB 软件对巴特沃斯滤波器幅频特性曲线进行研究,并计算相应电路参数,最后利用Multisim 软件实现有源巴特沃斯滤波器。 正文 1巴特沃斯低通滤波器 巴特沃斯(Butterworth)滤波器的幅频特性如该幅频特性的特点如下: ① 最大平坦性。可以证明,在ω=0处,有最大值|H(0)|=1,幅频特性的前2n-1阶导数均为零。这表示它在ω=0点附近是很平坦的。 ② 幅频特性是单调下降的,相 频 特 性 也 是 单 调 下降的。因此, 巴特沃斯滤波器对有用信号产生的幅值畸变和相位畸变都很小。 ③ 无论阶数n是什么数,都会通过C = ,并且此时|()|H j ,而且n 越大,其幅频响应就越逼近理想情况。

【原创】南京邮电大学 课程设计 Wilkinson(威尔金森)功分器的设计

南京邮电大学电子科学与工程学院电磁场与无线技术Wilkinson功分器 课题报告 课题名称 Wilkinson功分器 学院电子科学与工程学院 专业电磁场与无线技术 班级 组长 组员 开课时间 2012/2013学年第一学期

一、课题名称 Wilkinson(威尔金森)功分器的设计 二、课题任务 运用功分器设计原理,利用HFSS软件设计一个Wilkinson功分器,中心工作频率3.0GHz。 ?基本要求 实现一个单阶Wilkinson等功分设计,带内匹配≤-10dB,输出端口隔离≤-10dB,任选一种微波传输线结构实现。 ?进阶要求 多阶(N≥2),匹配良好(S11≤-15dB),不等分,带阻抗变换器(输出端口阻抗 不为50Ω),多种传输线实现。 三、实现方式 自选一种或者多种传输线实现,如微带线,同轴线,带状线等,要求输入输出端口阻抗为50Ω,要求有隔离电阻(通过添加额外的端口实现) 四、具体过程 1.计算基本参数 通过ADS Tool中的Linecalc这个软件来进行初步的计算。 在HFSS中选定版型为Rogers RT/duroid 5880 (tm),如具体参数下图

50Ω微带线计算 得到选取微带线宽度约为0.67mm。 70.7Ω微带线计算 得到选取微带线宽度约为0.34mm,由于微带线电长度与其宽度没有必然联系,所以两个分支微带线的长度根据具体情况进行更改。

2.绘制仿真模型 微带单阶功分器

◆微带参数:w50:阻抗为50Ω的微带线宽度;w2:两分支线宽度; l1,l2,l3,l4:各部分微带线长度; rad1,rad2:各部分分支线长度(即半环半径) ◆在本例中,需要调整的调整关键参数为w2,rad1,空气腔参数随关键参数相应调 整即可。 ◆根据计算,此处的吸收电阻值应该为100Ω,但是在实际情况中,选取97Ω。 微带多阶功分器

混频器仿真实验报告

混频器仿真实验报告 一.实验目的 (1)加深对混频理论方面的理解,提高用程序实现相关信号处理的能力; (2)掌握multisim实现混频器混频的方法和步骤; (3)掌握用muitisim实现混频的设计方法和过程,为以后的设计打下良好的基础。 二.实验原理以及实验电路原理图 (一).晶体管混频器电路仿真 本实验电路为AM调幅收音机的晶体管混频电路,它由晶体管、输入信号源V1、本振信号源V2、输出回路和馈电电路等组成,中频输出465KHz的AM波。 电路特点:(1)输入回路工作在输入信号的载波频率上,而输出回路则工作在中频频率(即LC选频回路的固有谐振频率fi)。(2)输入信号幅度很小,在在输入信号的动态范围内,晶体管近似为线性工作。(3)本振信号与基极偏压Eb共同构成时变工作点。由于晶体管工作在线性时变状态,存在随U L周期变化的时变跨导g m(t)。 工作原理:输入信号与时变跨导的乘积中包含有本振与输入载波的差频项,用带通滤波器取出该项,即获得混频输出。 在混频器中,变频跨导的大小与晶体管的静态工作点、本振信号的幅度有关,通常为了使混频器的变频跨导最大(进而使变频增益最大),总是将晶体管的工作点确定在:U L=50~200mV,I EQ=0.3~1mA,而且,此时对应混频器噪声系数最小。 (二).模拟乘法器混频电路 模拟乘法器能够实现两个信号相乘,在其输出中会出现混频所要求的差频(ωL-ωC),然后利用滤波器取出该频率分量,即完成混频。

与晶体管混频器相比,模拟乘法器混频的优点是:输出电流频谱较纯,可以减少接收系统的干扰;允许动态范围较大的信号输入,有利于减少交调、互调干扰。 三.实验内容及记录 (一).晶体管混频器电路仿真 1、直流工作点分析 使用仿真软件中的“直流工作点分析”,测试放大器的静态直流工作点。 注:“直流工作点分析”仿真时,要将V1去掉,否则得不到正确结果。因为V1与晶体管基极之间无隔直流回路,晶体管的基极工作点受V1影响。若在V1与Q1之间有隔直流电容,则仿真时可不考虑V1的存在。 2、混频器输出信号“傅里叶分析” 选取电路节点8作为输出端,对输出信号进行“傅里叶分析”,参数设置为: 基频5KHz,谐波数为120,采用终止时间为0.001S,线性纵坐标请对测试结果进行分析。在图中指出465KHz中频信号频谱点及其它谐波成分。 注:傅里叶分析参数选取原则:频谱横坐标有效范围=基频×谐波数,所以这里须进行简单估算,确定各参数取值。

电子仿真实验报告之晶体管混频

大连理工大学 本科实验报告 课程名称:电子系统仿真实验 学院(系):信息与通信工程学院 专业:电子与信息工程 班级: 学号: 学生姓名: 2014年月日

一、 实验目的和要求 使用电路分析软件,运用所学知识,设计一个晶体管混频器。要求输入频率为10MHz ,本振频率为16.485MHz 左右,输出频率为6.485MHz 。本振电路为LC 振荡电路。 二、实验原理和内容 混频电路是一种频率变换电路,是时变参量线性电路的一种典型应用。如一个振幅较大的振荡电压(使器件跨导随此频率的电压作周期变化)与幅度较小的差频或和频,完成变频作用。它是一个线性频率谱搬电路。图2.1是其组成模型框图。 中频 图2.1 本地振荡器产生稳定的振荡信号(设其频率为L f )通过晶体管混频电路和输入的高频调幅波信号(设其频率为s f ),由于晶体管的非线性特性,两个信号混合后会产生L f +s f L f -s f 频率的信号,然后通过中频滤波网络,取出L f -s f 频率的信号,调节好L f -s f 的大 小使其差为中频频率,即所需要的中频输出信号。图 2.2调幅前后的频谱图。 图2.2 本次试验本振电路采用LC 振荡电路。其等效原理图为西勒振荡电路,如图2.3所示。 本振电路 非线性器件 输入 中频滤波 输出

图2.3 混频器采用晶体混频电路,其等效电路图如图2.4。 图2.4 三、主要仪器设备 名称型号主要性能参数 电子计算机宏碁V-531,Windows 7 AMD A10-4600M 2.3GHz,2GB 内存 电路分析软件 Multisim.12 多种电路元件,多种虚拟仪 器多种分析方法 表3.1

相关文档