文档库 最新最全的文档下载
当前位置:文档库 › 数字电路答案大全

数字电路答案大全

数字电路答案大全
数字电路答案大全

数字电路试卷答案大全

试卷A

一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共

20分)

1.将十进制数(18)10转换成八进制数是 [ ]

① 20 ② 22 ③ 21 ④ 23 2. 三变量函数()BC A C B A F

+=,,的最小项表示中不含下列哪项 [ ]

① m2 ② m5 ③ m3 ④ m7 3.一片64k ×8存储容量的只读存储器(ROM ),有 [ ]

①64条地址线和8条数据线 ②64条地址线和16条数据线 ③16条地址线和8条数据线 ④16条地址线和16条数据线

4.下列关于TTL 与非门的输出电阻描述中,正确的是 [ ] ①门开态时输出电阻比关态时大 ②两种状态都是无穷大输出电阻 ③门关态时输出电阻比开态时大 ④两种状态都没有输出电阻

5.以下各种ADC 中,转换速度最慢的是 [ ]

① 并联比较型 ② 逐次逼进型 ③ 双积分型 ④ 以上各型速度相同

6. 关于PAL 器件与或阵列说法正确的是 [ ]

① 只有与阵列可编程 ② 都是可编程的③ 只有或阵列可编程 ④ 都是不可编程的

7. 当三态门输出高阻状态时,输出电阻为 [ ]

① 无穷大 ② 约100欧姆 ③ 无穷小 ④ 约10欧姆

8.通常DAC 中的输出端运算放大器作用是 [ ]

① 倒相 ② 放大③ 积分 ④ 求和 9. 16个触发器构成计数器,该计数器可能的最大计数模值是 [ ]

① 16 ② 32 ③ 162 ④ 216 10.一个64选1的数据选择器有( )个选择控制信号输入端。 [ ]

① 6 ② 16 ③ 32 ④ 64 二、填空题(把正确的内容填在题后的括号内。每空1分,共15分。)

1.已知一个四变量的逻辑函数的标准最小项表示为

()()13,11,9,8,6,4,3,2,0,,,m d c b a F ∑=,那么用最小项标准表

=*F ,以及=F ,使用最大项标准表示

F。

F,以及=

=

2.具有典型实用意义的可编程逻辑器件包括,,,。

3.为了构成4K×16bit的RAM,需要块1K×8bit的RAM,地址线的

高位作为地址译码的输入,地址译码使用的是译码器。

4.在AD的量化中,最小量化单位为Δ,如果使用四舍五入法,最大量化误差为Δ,如果使用舍去小数法,最大量化误差为Δ。

5.如果用J-K触发器来实现T触发器功能,则T,J,K三者关系为;如果要用J-K触发器来实现D触发器功能,则D,J,K三者关系为。

三、简答题(每小题5分,共10分)

1.用基本公式和定理证明下列等式:

()ABC

C

+

=

+

AB+

BC

A

C

AB

B

2.给出J-K触发器的特征方程,状态转移真值表,状态转移图。

四、分析题(25分)

1.8选1数据选择器CC4512的逻辑功能如表4.1所示。试写出图4.1所示电路输出端F的最简与或形式的表达式。(9分)

表4.1 CC4512功能表

2. 如图4.2电路由CMOS传输门构成。试写出输出端的逻辑表达式。(8分)

图4.2

3.试分析图4.3所示时序电路。(8分)

(1) 该电路是同步的还是异步的?

(2) 列出状态转移表和画出状态转移图,并说明电路的逻辑功能。

五、设计题(30分)

1.设计一个PLA形式的全减器。设A为被减数,B为减数,C为低位借位,差为D,向高位的借位为CO。

完成对PLA逻辑阵列图的编程。(10分)

图5.1 PLA逻辑阵列图

2.试用555定时器设计一个多谐振荡器,要求输出脉冲的振荡频率为500 Hz,占空比等于60%,积分电容等于1000 pF。(10分)

(1)画出电路连接图;

(2)画出工作波形图;

(3)计算R1、R2的取值。

3.用中规模集成十六进制同步计数器74161设计一个13进制的计数器。要求计数器必须包括状态0000和1111,并且利用CO端作13进制计数器的进位输出。74161的功能表如下,可以附加必要的门电路(10分)

图5.2

试卷A_解答

一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共

20分)

1. ②

2. ①

3. ③

4. ①

5. ③

6. ①

7. ①

8. ④

9. ④10. ①

二、填空题(把正确的内容填在题后的括号内。每空1分,共15分。)

1.∑m(2,4,6,7,9,11,12,13,15)

∑m(1,5,7,10,12,14,15)

∏M(1,5,7,10,12,14,15)

∏M(0,2,3,4,6,8,9,11,13)

2. PLA, PAL, GAL, CPLD等

3. 8, 2, 2-4

4.±2

1

, +1

5. T=J=K, D=J=K

五、 简答题(每小题5分,共10分) 1.证:右=)C A (B )C C A (B )A A (BC C AB +=+=++

左=

)C A (B BC AB +=+=右, 证毕!

2.特征方程:n

n

1

n Q K Q J Q +=+

(1分) 状态转移真值表: (2分)

状态转移图: (2分)

J=1,K=×

J=× K=0

四、分析题(25分)

1.(9分)

解:根据数据选择器的工作原理,由图可得:

分)分)4(D

C C B C A 5(1C AB 1

C B A 1C B A

D C B A F ++=?+?+?+?=

2.(8分) 解:

F 1=A

(4分) F 2=AB (4分)

3.(8分) 解:

(1)是异步的。 (2分) (2)由图可得电路得状态方程为:

(6分)

↓?=↓?=↑?=+++2n 31n 31n 21n 2n 11n 1Q Q Q Q Q Q CP Q Q

由状态方程可得状态转移表如下:

由状态转移表可画出状态转移图:

功能:8进制计数器。

五、设计题(30分)

1.(10分)

解:由题意可得真值表为:(3分)

卡诺图为:(3分)

编程图为:(4分)

图5.1 PLA 逻辑阵列图

2.(10分) 解:

(1)电路连接图如下:

(4分)

(2

V 3

2

V 3

1

(3)t w1=0.7(R 1+R 2)C

(3分)

t w2=0.7R 2C 由题意:

500/1C R 7.0)R R (7.0221=++

6

.0R 2R R R C R 7.0C )R R (7.0C )R R (7.02

12

122121=++=+++

解得: R 2=2R 1 R 1=571.4K ω, 则R 2=1142.9 K ω 3.(10分)

解:设计电路如下图:

试题B

一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共

20分)

1. 将十进制数(3.5)10转换成二进制数是 [ ]

① 11.11 ② 10.11 ③ 10.01 ④ 11.10 2. 函数()B A A F ⊕=的结果是 [ ]

AB

B A ③B

A ④

B

A

3. 一片2k ×16存储容量的只读存储器(ROM ),有[ ]个字节 ①2000 ②4000 ③2048 ④4096

4. 下列关于TTL 与非门的输出电阻描述中,正确的是 [ ] ①门开态时输出电阻比关态时大 ②两种状态都是无穷大输出电阻 ③门关态时输出电阻比开态时大 ④两种状态都没有输出电阻

5. 在ADC 工作过程中,包括保持a ,采样b ,编码c ,量化d 四个过程,他们先后顺序应该是 [ ] ① abcd ② bcda ③ cbad ④ badc

6. 第一种具有实用意义的可编程器件是 [ ]

① PAL ② GAL ③ CPLD ④ FPGA 7. 可以直接现与的器件是 [ ]

① OC 门 ② I 2L 门③ ECL 门 ④ TTL 门 8. 一个时钟占空比为1:4,则一个周期内高低电平持续时间之比为 [ ]

① 1:3 ② 1:4③ 1:5 ④ 1:6

9. 一个二进制序列检测电路,当输入序列中连续输入5位数码均为1时,电路输出1,则同步时序电路最简状态数为 [ ]

① 4 ② 5③ 6 ④ 7 10. 芯片74LS04中,LS 表示 [ ]

① 高速COMS ② 低功耗肖特基③ 低速肖特基 ④ 低密度高速

二、填空题(把正确的内容填在题后的括号内。每空2分,共30分。)

1. 如图1所示电路,有2REF 1REF V V >。当输入电压1REF I V v >时,输出电压为 ,当输入电压2REF I V v ?时,输出电压为 。

图1

2、对于同步计数器74161,如果输入时钟是周期方波,在正常计数时,进位输出保持高电平的时间为 个周期。

3.4位DAC 中,基准电压=10V ,D3D2D1D0=1010时对应的输出电压为 。

4.D 触发器的状态方程为 ;如果用D 触发器来实现T 触发器功能,则T 、D 间的关系为 ;如果要用D 触发器来实现J-K 触发器功能,则D,J,K 三者关系为 。 5.为了构成8K×32bit 的RAM ,需要 块2K×8bit 的RAM ,地址线的高

位作为地址译码的输入。

6. PAL 由 阵列, 阵列和 单元构成,其中, 阵列是可编程的。

7. 要构成17进制计数器最少需要 个触发器。

8.由555定时器构成的单稳触发器,输出脉宽T W ≈ 。 三、分析题(共30分)

1. 已知七段数码管为共阴数码管,译码器为图2所示,输入是0-9的四位8421BCD 码(0123A A A A ),

为了使数码管显示出相应输入,则给出译码器7段输出(abcdefg )真值表,如果使用四位地址线的PROM 实现该功能,画出阵列图。(7分)

2. 通过时序图分析如图3电路的功能,已知输入是周期方波。(7分)

图3

3. 分析图4所示时序电路。(8分) (1) 该电路是同步的还是异步的?

(2) 列出驱动方程,状态方程,输出方程 ,状态转移表和画出状态转移图。

图4

4. 给出如图5所示电容正反馈多谐振荡器在充电和放电阶段的等效电路图。(8分)

A 0

A 1

A 2 A 3

图 5

四、设计题(每题10分,共20分)

1. 利用一片二-十进制译码器,接成一位全减器(即一位带借位输入的二进制减法电路),可以附加必要的

门电路(A 为被减数,B 为减数,CI 为借位输入,F 为差,CO 为借位输出)

2.设计一个同步时序电路,只有在连续两个或者两个以上时钟作用期间两个输入信号X 1和X 2一致时,输

出才为1,其余情况输出为0。

试卷B_解答

一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共

20分)

1. ④

2. ③

3. ④

4. ③

5. ④

6. ①

7. ①

8. ②

9. ② 10. ②

二、填空题(把正确的内容填在题后的括号内。每空2分,共30分。)

1、V I ,V REF2

2、1个

3、-6.25V

4、D Q

1

n =+,n n

Q T Q T D +=,

n n

Q K Q J D +=

5、16,2

6、 与,或,输出反馈,或

7、 5

8、1.1RC

三、分析题(共30分) 1、解: 列出真值表:

阵列图

2、解:

电路功能是对时钟四分频,其时序图为

3、解:

(1) 电路是异步电路 (2)

驱动方程

??

?==?????==?????==1

K 1

J 1

K J 1

K J 332n 3

n 121n 2

1

状态方程

?????↓

=↓=↓=+++n 1n 31n 3n

1n 2n 31n 2n 1n 21n 1Q .Q Q CP .Q Q Q Q CP .Q Q Q

输出方程

n

n Q Q Z 13=

状态转移表

状态转移图

000 Q

3

Q2Q1

001 110

101

111

010

100 011

4、解:

放电回路等效充电回路等效

四设计题

1、

A B CI F CO

0 0 0

0 0 1

0 1 0

0 1 1

1 0 0

1 0 1

1 1 0

1 1 1

00

1 1

1 1

0 1

1 0

0 0

0 0

1 1

写出F和

ABCI

CI

B

A

CI

B

A

CI

B

A

ABCI

CI

B

A

CI

B

A

CI

B

A

F=

+

+

+

=

ABCI

CI

B

A

CI

B

A

CI

B

A

ABCI

CI

B

A

CI

B

A

CI

B

A

F=

+

+

+

=

画电路图:

2、 解:由于只有两个状态,所以只需要一位触发器,设S0为Q=0,S1为Q=1,列出状态转移图:

画出卡诺图:

Q n+1

Z

写出状态方程和输出方程:

121211X X X X X Q n =+=+⊙2X

1(X Z =⊙n Q X )2

画出电路图:

试题C

一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共

20分)

1.将十进制数(18)10转换成八进制数是 [ ]

① 20 ② 22 ③ 21 ④ 23 2. 三变量函数()BC A C B A F

+=,,的最小项表示中不含下列哪项 [ ]

① m2 ② m5 ③ m3 ④ m7 3.一片64k ×8存储容量的只读存储器(ROM ),有 [ ] ①64条地址线和8条数据线 ②64条地址线和16条数据线 ③16条地址线和8条数据线 ④16条地址线和16条数据线 4.下列关于TTL 与非门的输出电阻描述中,正确的是 [ ] ①门开态时输出电阻比关态时大 ②两种状态都是无穷大输出电阻 ③门关态时输出电阻比开态时大 ④两种状态都没有输出电阻 5.以下各种ADC 中,转换速度最慢的是 [ ]

① 并联比较型 ② 逐次逼进型③ 双积分型 ④ 以上各型速度相同

6. 关于PAL 器件与或阵列说法正确的是 [ ]

① 只有与阵列可编程 ② 都是可编程的③ 只有或阵列可编程 ④ 都是不可编程的

7. 当三态门输出高阻状态时,输出电阻为 [ ]

① 无穷大 ② 约100欧姆③ 无穷小 ④ 约10欧姆 8.通常DAC 中的输出端运算放大器作用是 [ ]

① 倒相 ② 放大③ 积分 ④ 求和 9. 16个触发器构成计数器,该计数器可能的最大计数模值是 [ ]

① 16 ② 32③ 162 ④ 216 10.一个64选1的数据选择器有( )个选择控制信号输入端。 [ ]

① 6 ② 16③ 32 ④ 64 二、填空题(把正确的内容填在题后的括号内。每空1分,共15分。)

1.已知一个四变量的逻辑函数的标准最小项表示为

()()13,11,9,8,6,4,3,2,0,,,m d c b a F ∑=,那么用最小项标准表

=*F ,以及=F ,使用最大项标准表示

=F ,以及=F 。

2.具有典型实用意义的可编程逻辑器件包括 , , , 。

3.为了构成4K ×16bit 的RAM ,需要 块1K ×8bit 的RAM ,地址线的 高 位作为地址译码的输入,地址译码使用的是 译码器。

4.在AD 的量化中,最小量化单位为Δ,如果使用四舍五入法,最大量化误差为 Δ,如果使用舍去小数法,最大量化误差为 Δ。

5.如果用J-K 触发器来实现T 触发器功能,则T,J,K 三者关系为 ;如果要用J-K 触发器来实现D 触发器功能,则D,J,K 三者关系为 。 六、 简答题(每小题5分,共10分)

1.用基本公式和定理证明下列等式:

()ABC BC A C AB B C AB ++=+

2.给出J-K触发器的特征方程,状态转移真值表,状态转移图。

七、分析题(25分)

1.8选1数据选择器CC4512的逻辑功能如表4.1所示。试写出图4.1所示电路输出端F的最简与或形式的表达式。(9分)

表4.1 CC4512功能表

2. 如图4.2电路由CMOS传输门构成。试写出输出端的逻辑表达式。(8分)

图4.2

4.试分析图4.3所示时序电路。(8分)

(1) 该电路是同步的还是异步的?

(2) 列出状态转移表和画出状态转移图,并说明电路的逻辑功能。

五、设计题(30分)

4.设计一个PLA形式的全减器。设A为被减数,B为减数,C为低位借位,差为D,向高位的借位为CO。

完成对PLA逻辑阵列图的编程。(10分)

图5.1 PLA 逻辑阵列图

5. 试用555定时器设计一个多谐振荡器,要求输出脉冲的振荡频率为500 Hz ,占空比等于60%,积分电

容等于1000 pF 。(10分) (1)画出电路连接图; (2)画出工作波形图; (3)计算R 1、R 2的取值。

6. 用中规模集成十六进制同步计数器74161设计一个13进制的计数器。要求计数器必须包括状态0000和

1111,并且利用CO 端作13进制计数器的进位输出。74161的功能表如下,可以附加必要的门电路(10分)

图5.2

试卷C 答案

一.选择题(18分)

1. c 2. c 3. c 4. c 5.b 6. A 7. B 8. A 9. B 二.判断题(10分) 1.( √ )2.( × )3.( × )4.( √ )5.( √ )6.( √ )7.( √ )8.( × )9.( × )10.( √ ) 三.计算题 解:(1)0.3V Vi =时,三极管截止,工作在截止区,5V Vo =;

(2)5V V i =时,三极管导通,工作在饱和区,V

V ce 0V (max)o ≈=

四、分析题 1.①D A Y

+=

②AC D A B Y ++=

2、

(1)Q n+11=XQ 2 Q n+12=21Q Q Y=XQ 1

2Q

(2)

(3)当X=1时,该电路为三进制计数器 五:应用题 1. 解:(1)由图可以写出表达式:

C B A Y ⊕⊕=1

BC AC AB Y ++=2

2. 解:(1)输入A 、B 、C 按题中设定,并设输出

M L =1时,开小水泵 M L =0时,关小水泵 M S =1时,开大水泵 M S =1时,关大水泵;

ABC C AB BC A C B A B M L +++==

7

6327632m m m m m m m m M L ???=+++=

C B A ABC C AB C B A C B A C B A M S ++++=+=

7

654176541m m m m m m m m m m M S ????=++++=

(4)令A=A,B=B,C=C ,画出电路图:

(1)“0101” “1111” “1111” (2)“0110”时复位 4、(1)单稳态 (2)20mS

试题 D

选择题(18分)

1.下列说法正确的是( )

a. 2个OC 结构与非门线与得到与或非门。

b. 与门不能做成集电集开路输出结构

c. 或门不能做成集电集开路输出结构

d. 或非门不能做成集电集开路输出结构 2.下列说法正确的是( )

a. 利用三态门电路只可单向传输

b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c.三态门是普通电路的基础上附加控制电路而构成。 d.利用三态门电路可实现双向传输

3.TTL 反相器输入为低电平时其静态输入电流约为() a .-100mA b .+5mA c .-1mA

d .-500mA

4.下列等式不正确的是( )

a.ABC =A +B +C

b. (A+B)(A+C) =A+BC

c. A( B A +)=A+B

d. AB+A C+BC=AB+A C 5.下列等式正确的是( )

a.

A+AB+B=A +B b. AB+ A B =A+ B

c. A( AB )=A+B

d. A C B A ++=B C 6.下列描述不正确的是( )

a .D 触发器具有两个有效状态,当Q=0时触发器处于0态

b.移位寄存器除具有数据寄存功能外还可构成计数器

c.主从JK触发器的主触发器具有一次翻转性

d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象

7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3Q2Q1为“110”,请问时钟作用下,触发器下一状态为()

图1

a.“101”b.“010”c.“110”d.“111”

8、下列描述不正确的是()

a.译码器、数据选择器、EPROM均可用于实现组合逻辑函数。

b.寄存器、存储器均可用于存储数据。

c.将移位寄存器首尾相连可构成环形计数器

d.上面描述至少有一个不正确

9.下列描述不正确的是()

a.EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便

b.右图所示为由555定时器接成的多谐振荡器

c.DAC的含义是数-模转换、ADC的含义是模数转换

d.上面描述至少有一个不正确

一.判断题(9分)

1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器()

2.在优先编码器电路中允许同时输入2个以上的编码信号()

3.利用三态门可以实现数据的双向传输。()

4.有些OC门能直接驱动小型继电器。()

5.构成一个5进制计数器需要5个触发器()

6.RS触发器、JK触发器均具有状态翻转功能()

7.当时序逻辑电路存在有效循环时该电路能自启动()

8.施密特触发器电路具有两个稳态,而单稳态触发器电路只具有一个稳态()

9.可用ADC将麦克风信号转换后送入计算机中处理时()

三.计算题(8分)

1、在图1的反相器电路中,Vcc=5V,VEE=-10V,Rc=2KΩ,R1=5.1KΩ,R2=20KΩ,三极管的电流放大系数β=30,

V1H=5V、V1L=0V,计算输入高、低电平时对应的输出电平。

Y

图3

2.已知一个8位权电阻DAC输入的8位二进制数码用16进制表示为40H,参考电源U REF=-8V,取转换比例系数R

R

F

2

为1。求转换后的模拟信号由电压U O

四.分析题(24分)

1.用卡诺图法将下列函数化为最简与或式

74LS161功能表 CR LD CT P

CT T

CP D 0

D 1

D 2

D 3

Q 0 Q 1 Q 2 Q 3

0 × × × × ××××

1 0 × ×

↑ d 0d 1 d 2

d 0 0 0 0

1)、Y=+B +++ABC

2)、Y(A,B,C,D)=

)m10,

m7m6,m5,m3,(,给定的约束条件为 m 0+ m 1+m 2+m 4+m 8=0

2.分析下面的电路并回答问题(触发器为TTL 系列)

图4

(1) 写出电路激励方程、状态方程、输出方程 (2) 画出电路的有效状态图 (3)

该电路具有什么逻辑功能

五.应用题(41分)

1.分析图5所示电路,写出输出Z 的逻辑函数式。并用卡洛图法化简

为最简与或式。 8选1数据选择器CC4512的功能表如下

图5

2. 3---8译码器74LS138的真值表如下: 3---8译码器74LS138的真值表 请利用3—8输出的逻辑式为:

Z1=A C +A BC+A B C Z2=A B+A B C Z3=A B C +B C +ABC

3. 74LS161逻辑符号及功能表如下

D R 输出U O T D 状态 0

CC 1 CC 1 CC 1 CC

0 导通

0 导通

1 截止

保持 保持

1 截止

(1)假定161当前状态Q 3 Q 2 Q 1Q 0为“1101”请问在几个CP ↑作用下,CO 信号将产生下降沿? (2)请用置数法设计一个七进制记数器(可附加必要的门电路)并画出状态图

I

试题D --答案

二. 选择题(18分)

1. a 2.b 3. c 4. c 5. a 6. a 7.D 8.D 9 B

三. 判断题(9分)

1. × 2. √ 3. √ 4. √

5. × 6. × 7.× 8. √ 9. √

三.计算题(8分)

答:VI=0V,B-E 为反电压,Ic=0,V0=VCC=5V

VI=5V, B-E 为正电压,导通后VBE=0.7V,计算得Ib=0.308mA>Ibs=(5-0.1)/(2*30)=0.082mA.

饱和,V0=V CE(sat0=0.1V.

2. 2V

四.分析题(24分)

2. 用卡诺图法将下列函数化为最简与或式

1)、Y=A B +B C +A +B +ABC P41—13(3) Y= C +A +B +C +ABC=1

2)、Y(A,B,C,D)=

)m10, m7m6,m5,m3,(,给定的约束条件为 m 0+ m 1+m 2+m 4+m 8=0

P43-20(4) Y=B D +A 2.

3.(1)3个CP ↑

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

66 数字电路综合设计

6.6 数字电路综合设计 6.6.1汽车尾灯控制电路 1. 要求:假设汽车尾部左右两侧各有三个指示灯(用发光二极管模拟),要求汽车正常运行时指示灯全灭;右转弯时,右侧3个指示灯按右循环顺序点亮;左转弯时左侧三个指示灯按左循环顺序点亮;临时刹车时所有指示灯同时闪烁。2.电路设计: (1)列出尾灯和汽车运行状态表如表6.1所示 (2)总体框图:由于汽车左或右转弯时,三个指示灯循环点亮,所以用三进制计数器控制译码器电路顺序输出低电平,从而控制尾灯按要求点亮。由此得出在每种运行状态下,各指示灯和各给定条件(S1、S0、CP、Q1、Q0)的关系,即逻辑功能表(如表6-2所示(表中0表示灯灭,1表示灯亮)。 由表6-2得总体框图如图6.6-1所示 图6.6-1汽车尾灯控制电路原理框图

(3)单元电路设计 三进制计数器电路可根据表6-2由双J—K触发器74LS76构成。 汽车尾灯控制电路如图6.6-2所示,其显示驱动电路由6个发光二极管构成;译码电路由3—8线译码器74LSl38和6个和门构成。74LSl38的三个输入端A2、A1、A0分别接S1、Q1、Q0,而Q1Q0是三进制计数器的输出端。当S1=0,使能信号A=G=1,计数器的状态为00,01,10时,74LSl38对应的输出端 Y、1Y、2Y依次为0有效(3Y、4Y、5Y信号为“1” 0 无效),反相器G1—G3的输出端也依次为0,故指示灯D1→D2→D3按顺序点亮,示意汽车右转弯。若上述条件不变,而S1=1,则74LSl38对应的输出端 Y、5Y、6Y依次为0有 4 效,即反相器G4~G6的输出端依次为0,故指示灯D4→D5→D6按顺序点亮,示意汽车左转弯。当G=0,A=1时,74LSl38的输出端全为1,G6~G1的输出端也全为1,指示灯全灭;当G=0,A=CP时,指示灯随CP的频率闪烁。 对于开关控制电路,设74LSl38和显示驱动电路的使能

数字电子技术基础试题及答案 (1)

. 数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度 T ,振荡频率f 和占空比q 。 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号

图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 ………………封…………………………装…………………订………………………线………………………

D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 三、设计题:(每10分,共20分) 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求: (1)列出计数器状态与V01、V02的真值表;

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

数字电路基础考试题9答案

A 卷 一.选择题(18) 1.以下式子中不正确的是( C ) a .1A =A b .A +A=A c . B A B A +=+ d .1+A =1 2.已知B A B B A Y ++=下列结果中正确的是( ) a .Y =A b .Y =B c .Y =A +B d .B A Y += 3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA 4.下列说法不正确的是( ) a .集电极开路的门称为OC 门 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .O C 门输出端直接连接可以实现正逻辑的线或运算 d 利用三态门电路可实现双向传输 5.以下错误的是( ) a .数字比较器可以比较数字大小 b .实现两个一位二进制数相加的电路叫全加器 c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器 d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 6. A 7. B 8. A 9. B b .时序电路必然存在状态循环

c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( ) a .“110” b .“100” c .“010” d .“000” 8、下列描述不正确的是( ) a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。 b .寄存器只能存储小量数据,存储器可存储大量数据。 c .主从JK 触发器主触发器具有一次翻转性 d .上面描述至少有一个不正确 9.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便 b .集成二—十进制计数器和集成二进制计数器均可方便扩展。 c .将移位寄存器首尾相连可构成环形计数器 d .上面描述至少有一个不正确 二.判断题(10分) 1.TTL 门电路在高电平输入时,其输入电流很小,74LS 系列每个输入端的输入电流在40uA 以下( ) 2.三态门输出为高阻时,其输出线上电压为高电平( ) 3.超前进位加法器比串行进位加法器速度慢( ) 4.译码器哪个输出信号有效取决于译码器的地址输入信号( ) 5.五进制计数器的有效状态为五个( ) 6. 施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。( ) 7. 当时序逻辑电路存在无效循环时该电路不能自启动() 8. RS 触发器、JK 触发器均具有状态翻转功能( ) 9. D/A 的含义是模数转换( ) 10.构成一个7进制计数器需要3个触发器( ) 三.计算题(5分) 如图所示电路在V i =和V i =5V 时输出电压 V 0分别为多少,三极管分别工作于什么区(放 大区、截止区、饱和区)。 V i 10k 3k GND +5V V 0

数字电子技术试卷及答案(免费版)

第1页(共28页) 第2页(共28页) 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码 时,它相当于十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( ) 。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。 12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错 选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。 A.N B.2N C.N 2 D.2N 9.某计数器的状态转换图如下, 其计数的容量为( ) A . 八 B. 五 C. 四 D. 三 A B Y 1 Y 2 Y 3 000 001 010 011 100 101 110 111

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

(完整版)数字电路自试题3答案

数字电路自测题3答案 一、填空题:(每空1分,共20分) 1.八进制数 (34.2 ) 8 的等值二进制数为 11100.01 ;十进制数 98 的 8421BCD 码为 10011000 。 2.试写出下列图中各门电路的输出分别是什么状态 (高电平、低电平) ?(其中(A )(B )为TTL 门电路,而(C )为CMOS 门电路) (A ) (B ) (C ) Y 1= 02 Y 2= 1 Y 3= 1 3.一个 JK 触发器有 2 个稳态,它可存储 1 位二进制数。 4. 单稳态触发器 有一个稳定状态和一个暂稳状态。 施密特触发器 有两个稳定状态、有两个不同的触发电平,具有回差特性。 多谐振荡器 没有稳定状态,只有两个暂稳态。以上三种电路均可由 555定时器 外接少量阻容元件构成。 5.常用逻辑门电路的真值表如右图所示,则 F 1 、F 2 、F 3 分别属于何种常用逻辑门。F 1 同或 ,F 2 与非门 ,F 3 或非 。 6.OC 门的输出端可并联使用,实现__线与____功能;三态门的输出状态有______0________、 1 、 高阻 三种状态。 7.时序逻辑电路的输出不仅和____输入 ___有关,而且还与___电路原来状态____有关。 二、选择题: (选择一个正确答案填入括号内,每题2分,共20分 ) 1.在四变量卡诺图中,逻辑上不相邻的一组最小项为:( D ) A .m 1 与m 3 B .m 4 与m 6 C .m 5 与m 13 D .m 2 与m 8 2.L=AB+C 的对偶式为:( B ) A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1

数字电路复习题及答案

数字电路复习题及答案

数字电路复习题 (注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。)1、逻辑电路可以分为组合逻辑电路电路和时序逻辑电路电路。 2、数字电路的基本单元电路是门电路和触发器。 3、数字电路的分析工具是逻辑代数(布尔代数)。 4、(50.375)10 = (110010.011)2 = (32.6)16 5、3F4H = (0001000000010010 )8421BCD 6、数字电路中的最基本的逻辑运算有与、或、非。 7、逻辑真值表是表示数字电路输入和输出之间逻辑关系的表格。 8、正逻辑的与门等效于负逻辑的或门。 9、表示逻辑函数的4种方法是真值表、表达式、卡诺图、逻辑电路图。 其中形式惟一的是真值表。 10、对于变量的一组取值,全体最小项之和为

1。 11、对于任意一个最小项,只有一组变量的取值 使其值为1,而在变量取其他各组值时 这个最小项的取值都是0。 12、对于变量的任一组取值,任意两个最小项之 积为0。 13、与最小项ABC相邻的最小项有C A。 AB、C B A、BC 14、组合逻辑电路的特点是输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件)。 15、按电路的功能分,触发器可以分为RS、JK、 D、T、 T’。 16、时序电路可分为同步时序逻辑电路和异步时序逻辑电路两种工作方式。 17、描述时序电路逻辑功能的方法有逻辑方程组(含驱动方程、输出方程、 状态方程)、状态图、状态表、时序图。 18、(251)10 =(11111011)2 =(FB)16 19、全体最小项之和为 1 。 20、按照使用功能来分,半导体存储器可分为

数字电子技术基础试题与答案

数字电子技术基础期末考试试卷 课程名称 数字电子技术基础 B 卷 考试形式 闭卷 考核类型 考试 本试卷共 3 大题,卷面满分100分,答题时间120分钟。 一、填空题:(每题2分,共10分) 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题:(每小题10分,共70分) 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 =F

2.证明逻辑函数式相等:()() ++++=+ BC D D B C AD B B D 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式:

(2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R1=1K Ω,R2=8.2KΩ,C=0.1μF。试求脉冲宽度T,振荡频率f 和占空比q。 图1

5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 ………………………密……………………封…………………………装…………………订………………………线………………………

数字电路课程设计

数字电路课程设计 一、概述 任务:通过解决一两个实际问题,巩固和加深在课程教学中所学到的知识和实验技能,基本掌握常用电子电路的一般设计方法,提高电子电路的设计和实验能力,为今后从事生产和科研工作打下一定的基础。为毕业设计和今后从事电子技术方面的工作打下基础。 设计环节:根据题目拟定性能指标,电路的预设计,实验,修改设计。 衡量设计的标准:工作稳定可靠,能达到所要求的性能指标,并留有适当的裕量;电路简单、成本低;功耗低;所采用的元器件的品种少、体积小并且货源充足;便于生产、测试和维修。 二、常用的电子电路的一般设计方法 常用的电子电路的一般设计方法是:选择总体方案,设计单元电路,选择元器件,计算参数,审图,实验(包括修改测试性能),画出总体电路图。 1.总体方案的选择 设计电路的第一步就是选择总体方案。所谓总体方案是根据所提出的任务、要求和性能指标,用具有一定功能的若干单元电路组成一个整体,来实现各项功能,满足设计题目提出的要求和技术指标。 由于符合要求的总体方案往往不止一个,应当针对任务、要求和条件,查阅有关资料,以广开思路,提出若干不同的方案,然后仔细分析每个方案的可行性和优缺点,加以比较,从中取优。在选择过程中,常用框图表示各种方案的基本原理。框图一般不必画得太详细,只要说明基本原理就可以了,但有些关键部分一定要画清楚,必要时尚需画出具体电路来加以分析。 2.单元电路的设计 在确定了总体方案、画出详细框图之后,便可进行单元电路设计。 (1)根据设计要求和已选定的总体方案的原理框图,确定对各单元电路的设计要求,必要时应详细拟定主要单元电路的性能指标,应注意各单元电路的相互配合,要尽量少用或不用电平转换之类的接口电路,以简化电路结构、降低成本。

数字电子技术试卷试题答案汇总(完整版)

数字电子技术基础 试题库及答案汇总 一、 填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是 , , 。 2、逻辑代数中三个基本运算规则 , , 。 3、逻辑函数的化简有 , 两种方法。 4、A+B+C= 。 5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与非门 ,输出 。 6、组合逻辑电路没有 功能。 7、竞争冒险的判断方法 , 。 8、触发器它有 稳态。主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。 二、 选择题(每题1分,共10分) 1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑 2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A 3、 A 、Y=A B B 、Y 处于悬浮状态 C 、Y=B A + 4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB 5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是 ( ) A 、同步触发器没有空翻现象 B 、同步触发器能用于组成计数器、移位寄存器。 C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( ) A 、异步计数器的计数脉冲只加到部分触发器上 B 、异步计数器的计数脉冲同

时加到所有触发器上 C、异步计数器不需要计数脉冲的控制8、下列说法是正确的是() A、施密特触发器的回差电压ΔU=U T+-U T- B、施密特触发器的回差电压越大,电 路的抗干扰能力越弱 C、施密特触发器的回差电压越小,电路的抗干扰能力越强 9、下列说法正确的是() A、多谐振荡器有两个稳态 B、多谐振荡器有一个稳态和一个暂稳态 C、多谐振荡器有两个暂稳态 10、下列说法正确的是() A、555定时器在工作时清零端应接高电平 B、555定时器在工作时清零端应接低电平 C、555定时器没有清零端 三、判断题(每题1分,共10分) 1、A+AB=A+B () 2、当输入9个信号时,需要3位的二进制代码输出。() 3、单稳态触发器它有一个稳态和一个暂稳态。() 4、施密特触发器有两个稳态。() 5、多谐振荡器有两个稳态。() 6、D/A转换器是将模拟量转换成数字量。() 7、A/D转换器是将数字量转换成模拟量。() 8、主从JK触发器在CP=1期间,存在一次性变化。() 9、主从RS触发器在CP=1期间,R、S之间不存在约束。() 10、所有的触发器都存在空翻现象。() 四、化简逻辑函数(每题5分,共10分) 1、 2、Y(A,B,C,)=∑m(0,1,2,3,4,6,8,9,10,11,14) 五、画波形图(每题5分,共10分) 1、 2、 六、设计题(每题10分,共20分)

数字电子技术基础试题和答案

一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是()、()、()和()。2.将2004个“1”异或起来得到的结果是()。 3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。4.TTL器件输入脚悬空相当于输入()电平。 5.基本逻辑运算有: ()、()和()运算。 6.采用四位比较器对两个四位数比较时,先比较()位。 7.触发器按动作特点可分为基本型、()、()和边沿型; 8.如果要把一宽脉冲变换为窄脉冲应采用()触发器 9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。 10.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。 11.数字系统按组成方式可分为、两种; 12.两二进制数相加时,不考虑低位的进位信号是()加器。 13.不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。 14.时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。 15.计数器按CP脉冲的输入方式可分为___________和___________。 16.触发器根据逻辑功能的不同,可分为___________、___________、___________、___________、___________等。 17.根据不同需要,在集成计数器芯片的基础上,通过采用___________、___________、___________等方法可以实现任意进制的技术器。 18.4. 一个JK 触发器有个稳态,它可存储位二进制数。 19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。 20.把JK触发器改成T触发器的方法是。 二.数制转换(5分): 1、(11.001)2=()16=()10 2、(8F.FF)16=()2=()10 3、(25.7)10=()2=()16 4、(+1011B)原码=()反码=( )补码 5、(-101010B)原码=()反码=( )补码

数字电路试卷及答案

一.选择题 1十进制数3.625的二进制数和8421BCD 码分别为(D ) A 、11.11和11.001 B 、11.101和11.101 C 、11.01和11.011000100101 D 、11.101和0011.011000100101 2、逻辑函数F1、F2、F3的卡诺图如图所示,他们之间的逻辑关系是(B ) A 、F3=F 1·F2 B 、F3=F1+F2 C 、F2=F1·F3 D 、F2=F1+F3 00 01 11 10 0 1 1 1 1 1 F1 F2 F3 3 、和TTL 电路相比,CMOS 电路最突出的有点在于(C ) A 、可靠性高 B 、抗干扰能力强 C 、功耗低 D 、速度快 4、用1K ×4的DRAM 设计4K ×8位的存储器的系统需要的芯片数和地址线的根数是(C ) A 、16片 10根 B 、8片 10根 C 、8片 12根 D 、16片 12根 5、在图2中用555定时器组成的施密特触发电路中,它的回差电压等于(A ) A 、2V B 、3V C 、 4V D 、5V 图2 图3 6、为将D 触发器转换为T 触发器,图3所示电路的虚线框内应是(D ) A 、或非门 B 、与非门 C 、异或门 D 、同或门 7、在下列逻辑部件中,不属于组合逻辑部件的是(A ) A .寄存器 B 、编码器 C 、全加器 D 、译码器 8、某10位D/A 转换器,当输入为D=010*******B 时,输出电压为1.6V 。当输入D=1000010000B 时,输出电压为(B ) A 、3.15V B 、3.30V C 、3.60V D 、都不是 二.填空题 1、逻辑函数F=A ·(B+C )·1的反函数F =_____0+?+C B A ___________ 2、四选一数据选择器,AB 为地址信号,D 0=D 3=1,D 1=C ,D 2=c ,当AB=10时,输出F=__C__ 3、将模拟信号转化为数字信号,需要采用A/D 转换器。实现A/D 转换一般要经过采样、保持、量化和编码等4个过程。 00 01 11 10 0 1 1 1 1 00 01 11 10 0 1 1 1 1 1 1

数字电路试题及答案后面附带1doc

数字电路模拟题(答案附后) 注:此为上次考试模拟卷和答案,与本次模拟卷题目相同,但顺序不同,以此卷做参考。 一、 1、数制转换(其中B表示二进制,D表示十进制,H表示十六进制) (1)(10110)B=( )D (2)(0.1011)B=( )D (3)(3B)H=( )D (4) (0.35) H=()D (5) (0.34)D=()H=( )B (6) (1011.101) B=( )D (7) (3F) H =( )D (8) (0.8125) D=( )B (9) (173) D=( )H (10) (0101.0110)B=( )D (11) (8FA.C6)=( )B (12) (0.35 )H = ( )D (13) (73)D =( )H 2、利用逻辑代数的基本公式和常用公式化减下列各式 3、指出下列存储系统各具有多少个存储单元,至少需要几根地址线和数据线? 4、设存储器的起始地址为全0,试指出下列存储系统的最高地址为多少? 二、如图所示为由NMOS管构成的逻辑电路。试写出其逻辑表达式并说明它是什么逻辑电路? 三、双互补对与反相器引出端如图所示,试连接成3输入端或非门。

四、试分析如图所示逻辑电路的功能,写出逻辑表达式和真值表。 1、 2、 3、 五、1、试用三个3输入端与门,一个或门和非门实现语句“A>B”,A和B均为两位二进制数。 2、试用三个3输入端与门,一个或门和数个非门实现语句“A>B”,A和B均为两位二进制数。 3、分别写出同步RS、T触发器的特性表和特性方程。 4、用2输入与非门和反相器设计一个三位的奇偶校验器,即当3位数中有奇数个1时输出为1,否则输出为0。 六、电路如图所示,写出驱动方程、状态方程、列出状态表、画出状态图,并确定逻辑功能。 1、

数字电子技术基础试题及答案

数字电子技术基础期末考试试卷 课程名称 数字电子技术基础 B 卷 考试形式 闭卷 考核类型 考试 本试卷共 3 大题,卷面满分100分,答题时间120分钟。 一、填空题:(每题2分,共10分) 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题:(每小题10分,共70分) 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 =F 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+

3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R1=1KΩ,R2=8.2KΩ,C=0.1μF。试求脉冲宽度T,振荡频率f和占空比q。 图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态

时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 D= Q n+1= Q 1= 7. 已知电路如图4所示,试写出:

①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4

数字电路基础试题及答案

陕西理工学院成教学生考试试卷姓名:年级:专业: 科目:数字电路学历层次: 一、填空:(25分) 1、(10110)2=( )10=( ) 16 ( 28 ) 10=( ) 2 =( ) 16 (56) 10=() 8421BCD 2、最基本的门电路是:、、。3、有N个变量组成的最小项有个。 4、基本RS触发器的特征方程为_______ ,约束条件是__. 5、若存储器的容量是256×4 RAM,该RAM有 ___存储单元,有字,字长 _____位,地址线根。 6、用N位移位寄存器构成的扭环形计数器的模是________. 7、若令JK触发器的J=K=T则构成的触发器为_______. 7、如图所示,Y= 。9、如图所示逻辑电路的输出Y= 。 10、已知 Y=D AC BC B A+ +,则 Y= , Y/=。 11、组合逻辑电路的特点是_________、___________;与组合逻辑 电路相比,时序逻辑电路的输出不仅仅取决于此刻 的_______;还与电路有关。 二、化简(20分) 1、公式化简 (1)Y=ABC ABC BC BC A ++++ (2)Y ABC A B C =+++ 2、用卡诺图法化简下列逻辑函数 (1)Y BCD BC ACD ABD =+++ — — 下 — — — — — — — — — — 装 — — — — — — — — — — 订 — — — — — — — — — — 线 — — — — — — — — — — —

(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d Y =∑+∑ 三、设下列各触发器初始状态为0,试画出在CP 作用下触发器的输出波 形(10分 ) 四、用74LS161四位二进制计数器实现十进制计数器。(15分) 五、试分析如图电路的逻辑功能,设各触发器的初始状态为0。(15分) r C Q A 、Q B 、Q C 、Q A 、B 、C 、 D :数 P 、T :计数选通端r C :异步复位端CP :时钟控制输入D L :同步并置数 C :位输出端;

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案 二、单项选择题(本大题共10小题,每小题2分, 共20分) 对应的十进制数是 1、十六进制数(8F) 16 ( C ) A、141 B、142 C、143 D、144 2、逻辑函数L(A,B,C)=(A+B)(B+C)(A+C) 的最简与或表达式为( D ) A、(A+C)B+AC B、 AB+(B+A)C C、 A(B+C)+BC D、 AB+BC+AC 3、与非门输出为低电平时,需满足( D ) A、只要有一个输入端为低电平 B、只要 有一个输入端为高电平 C、所有输入端都是低电平 D、所有 输入端都是高电平 4、能够实现“线与”功能的门电路是( D ) A、与非门B、或非门 C、三态输出门D、集电极开路门 5、由与非门构成的基本RS触发器,要使Qn+1= Qn,则输入信号应为(A) A、R=S=1B、R=S=0 C、R=1,S=0D、R=0,S=1

6、要使T触发器Qn+1=Qn ,则(B)A、T=QnB、T=0C、T=1D、T=n 7、对于JK触发器,要使Q n+1=Q n,则(B) A、J=K=1 B、J=K=0 C、J=1,K=0 D、J=0,K=1 8、为实现D触发器转换成T触发器,题图所示的虚线框内应是。( C ) A、与非门 B、异或门 C、同或门 D、或非门 9、十六个数据输入端的数据选择器必有地址输入端的个数为( D) A、1 B、2 C、3 D、4 10、一个4位二进制计数器的最大模数是( C ) A、4 B、8 C、16 D、32

题3-1图所示,试列出真值表,写出逻辑函数F的逻辑表达式,并画逻辑图。 解:由波形图列出真 值表(3分) 由真值表写出逻辑表达式: F=A+ B =A B (3分) 由逻辑表达式画逻辑图。 (4分) 2、用卡诺图化简下列逻辑函数: F(A,B,C,D)=Σm(0,3,4,7,11)+Σd (8,9,12,13,14,15)

相关文档
相关文档 最新文档