文档库 最新最全的文档下载
当前位置:文档库 › MC9S08GBGT_Low_Power_Modes_AN2493_Chinese

MC9S08GBGT_Low_Power_Modes_AN2493_Chinese

MC9S08GBGT_Low_Power_Modes_AN2493_Chinese
MC9S08GBGT_Low_Power_Modes_AN2493_Chinese

低功耗模式的使用

注意常量SPMSC2st2不仅设置PPDACK位以清除PPDF标记,还将PDC和PPDC位设置为逻辑1。这是因为它们都是一次性写入位。如果在一次写操作中未能将这些位设置为逻辑1,那么下一个STOP (停止)指令会进入停止3模式,而不是停止2。当然,如果需要,用户可以在这条指令中选择开启停止1或停止3,而不是停止2。

与停止1相同,POR会令系统总线时钟由内部4-MHz时钟驱动,停止恢复过程相当快,从而允许代码迅速执行以恢复寄存器设置。稳压器恢复完全调节状态的延迟与停止1相同,大概是V DD =3 V时为50μs ,V DD = 2 V时为80μs。

停止3

停止3模式不能提供最低的I DD电流,但它功能多,而且在所有停止模式中影响最小。只要SPMSC2的PDC位设置为0,即可进入停止3。此外还应注意,如果在停止模式下启动了LVD,或进入背景调试模式时也启动了LVD(BDCSCR中的ENBDM位已经设定为1),则此时唯一能够进入的停止模式是停止3。当ENBDM位设置为1后执行停止指令,背景调试逻辑的系统时钟仍然有效,因此仍能继续背景调试通信。

如果用户需要能够轻松退出的停止模式,可以采用停止3。使用内部时钟或FLL时,停止恢复时间通

特殊低功耗模式下的I DD典型值

特殊低功耗模式下的I DD典型值

特殊低功耗模式下的I DD典型值

特殊低功耗模式下的I DD典型值

特殊低功耗模式下的I DD典型值

AN2493

Rev. 2, 11/2004

General Business Information

相关文档