文档库 最新最全的文档下载
当前位置:文档库 › 微机原理复习

微机原理复习

微机原理复习
微机原理复习

?

?

?第1章绪论

?1、微型计算机:

–以微处理器(CPU)为核心,配上大规模集成电路的存储器(ROM/RAM)、输入/输出接口电路及系统总线等所组成的计算机。

?

?2、三组总线

?地址总线AB

–单向,位数n决定CPU可寻址的内存容量

?数据总线DB

–双向,CPU与存储器、外设交换数据的通路

?控制总线CB

–双向,传输控制信号和状态信号

?

?3、各进制数间的转换

?非十进制数到十进制数间的转换

?按相应进位计数制的权表达式展开,在按十进制求和。

?如:1011 0111B=(183)D;

?14FBH=(5371)D

?十进制数到非十进制数的转换

?(1)十进制到二进制

?整数部分:除2取余

?小数部分:乘2取整

?例如:12.125D

?=(1100.001)B

?(2)十进制到十六进制的转换

?整数部分:除16取余

?小数部分:乘16取整

?二进制与十六进制间的转换

?用4位二进制数表示1位十六进制数

?例如:(0101 1000 1001.1100)B

?=(5 8 9.C)H

?划分的时候以小数点位分界线,整数部分从最低位开始划,前面不够补零,不影响大小

?小数部分从最高位开始,后面不够补零,也不影响大小

?第2章8086 CPU

?2、8086CPU内部寄存器

?3、8086微处理器的标志寄存器

?8086 CPU中的标志位-状态标志

?FLAGS寄存器中共有6个状态标志位

–CF,进位标志。

–PF位,奇偶校验标志。

–AF,辅助进位标志。

–ZF,全零标志。

–SF,符号标志。

–OF ,溢出标志位。

?8086 CPU中的标志位-控制标志

?FLAGS寄存器中共有3个控制标志位

–TF,单步标志。

–IF,中断标志。

–DF,方向标志。

?题1:已知某存储单元所在的段地址为1900H,偏移地址为8000H,试求出该单元所在的物理地址?

?第二章作业

?

第2题:8086CPU内部由那两部分组成?他们大致是如何工作的?

?8086 CPU由指令执行单元和总线接口单元两部分组成。

?工作过程:

?1)读存储器

?2)EU从指令队列中取走指令,经EU控制器译码分析后,向各部件发控制命令,以完成执行指令的操作

?

?3)指令队列满,则BIU处于空闲状态

?4)指令执行过程中,如果需要进行存取数据,EU就要求BIU完成相应的总线周期?5)在程序转移时,先清空队列,再去新的地址处取指。

?6)ALU完成算术运算、逻辑运算或移位操作

?第7题已知段地址:偏移地址分别为如下数值,他们的物理地址各是什么??(1)1200:3500H=15500H

?(2)FF00:0458H=FF458H

?(3)3A60:0100H=3A700H

?第13题8086工作于最小模式时,硬件电路主要由哪些部件组成?为什么要用地址锁存器,数据缓冲器和时钟产生器?

?8086工作于最小模式时,硬件电路主要由1片8086 CPU、1片8284时钟发生器、3片74LS373锁存器和2片74LS245双向数据缓冲器组成。

?用地址锁存器的原因:先传送地址信号,因为与数据和状态信号复用,如果不锁存则会丢失地址信息。

?用数据缓冲器的原因:如果总线上负载超过10个,单独靠总线不能驱动,需要加总线驱动器提高带负载能力。

?用时钟产生器的原因:产生系统的时钟信号,对READY和RESET信号进行同步。?第18题8086工作于最小模式,执行存储器读总线周期,T1~T4周期中主要完成哪些工作?

?8086工作于最小模式,执行存储器读总线周期,T1~T4周期中主要完成:

?T1周期:输出20位地址信号,ALE地址锁存允许信号高电平有效。

?T2周期:高4位输出状态信号,低16位高阻态,准备接收数据。

?T3周期:高4位维持状态信号,低16位接收数据。

?T4周期:读总线周期结束。

?第3章8086的寻址方式和指令系统

?一、掌握七种寻址方式

? 1. 立即数寻址(P48)

?8086 CPU指令系统中,有一部分指令所用的8位或16位操作数就在指令中提供,这种方式叫立即数寻址方式。

?例如:

MOV AL,80H

MOV AX,1090H

?立即数寻址方式的显著特点就是速度快。

? 2. 寄存器寻址(P49)

?如果操作数就在CPU的内部寄存器中,那么寄存器名可在指令中指出。这种寻址方式就叫寄存器寻址方式。

? 3. 直接寻址(P49)

? 4. 寄存器间接寻址(P51)

?采用寄存器间接寻址方式时,操作数一定在存储器中,存储单元的有效地址由寄存器指出,这些寄存器可以为BX,BP,SI和DI之一,即有效地址(EA)等于其中某一个寄存器的值:

? 5. 寄存器相对寻址(P52)

?采用寄存器间接寻址方式时,允许在指令中指定一个位移量,有效地址(EA)就通过寄存器内容加上一个位移量来得到,这种寻址方式叫寄存器相对寻址:? 6 基址加变址寻址(P53)

通常将BX和BP称为基址寄存器,将SI和DI称为变址寄存器。基址加变址的寻址,操作数的有效地址(EA)等于基址寄存器(BX或BP)的内容加上一个变址寄存器(SI或DI)的内容。即:

EA =[BX][SI]

[BP]+[DI]

?7 相对的基址加变址寻址(P53)

在基址加变址寻址方式中,也允许带一个8位或16位的偏移量,其和值构成有效地址,这种寻址方式叫相对的基址加变址寻址。即:

EA =[BX][SI]8位偏移量

[BP]+[DI]+16位偏移量

?例如:

–MOV AX, 0003[ BX ][ DI ]

–MOV [ BP + SI + COUNT ], BL

?二、最基本的传送指令MOV (P62)

?MOV指令是形式最简单、用得最多的指令。

?MOV指令的几点说明:

(1)MOV DS ,CS ;错误

MOV [16H] ,[20H] ;错误

?三、加法指令

(1) 不带进位位的加法指令:

ADD用来执行两个字或两个字节的相加操作,结果放在原来存放目的操作数的地方。

?(2) 带进位位的加法指令

ADC指令被执行时,将进位标志CF的值加在和中。

?四、过程调用与返回

?过程调用:CALL 过程名

?返回指令:RET

?第三章作业

?第1题

?注意逗号后面是源操作数,逗号前面是目的操作数

?第6题

?要掌握每种错误的原因和改正方法

?第9题

?学会用箭头方式表示指令功能

?第12题编程将AX寄存器中的内容以相反的次序传送到DX寄存器中,并要求AX 中的内容不被破坏,然后统计DX寄存器中1的个数是多少。(提示:先通过左移指令,将AX内容逐位移入CF中,检查其是否为1,再通过右移指令,移入DX)?mov cx,16

?mov bx,0

?mov dx,0

?l2: rol ax,1

?jnc l1

?inc bx

?l1: rcr dx,1

?loop l2

?第4章微型计算机汇编语言及汇编程序

?一、汇编语言的两种语句

?指令性语句——由8086指令助记符构成的语句,由CPU执行,每一条指令性语句都有一条机器码指令与其对应;

?指示性语句——由伪指令构成的语句,由汇编程序(MASM)执行,指示性语句无机器码指令与其相对应。

?二、数据定义伪指令(P121)

用于定义变量,即内存单元或数据区。数据定义伪指令的格式为:

变量名数据定义伪指令操作数,操作数,…

常用的数据定义伪指令有如下几种:

DB 定义字节

DW 定义字

DD 定义双字

操作数可以是常数、变量

?第四章作业

?第3题伪指令语句的作用是什么?它与指令语句的主要区别是什么?

?伪指令语句作用:汇编时完成某些特定功能,如段定义、变量定义、过程定义等。

?与指令语句区别:指令性语句——由8086指令助记符构成的语句,由CPU执行,每一条指令性语句都有一条机器码指令与其对应;

?指示性语句——由伪指令构成的语句,由汇编程序(MASM)执行,指示性语句无机器码指令与其相对应。

?

?第7题给出完整的汇编语言程序设计框架,并说明其中每条伪指令语句的功能。

?DATA SEGMENT ;数据段

?STRING DB ……

?DATA ENDS

?STACK SEGMENT PARA STACK ‘STACK’; 堆栈段

?STA1 DB 100 DUP(?)

?STACK ENDS

?CODE SEGMENT ;代码段

?MAIN PROC FAR ;主程序

?ASSUME CS:CODE,DS:DATA,SS:STACK

?START: MOV AX, DATA

?MOV DS, AX ;送数据段地址

?……

?MAIN ENDP

?CODE ENDS

?END START

?

?第13题某个学生的英语成绩已存放在BL中,如果低于60分,则显示F(Fail),如高于或等于85分,则显示G(Good),否则显示P(Pass),试编写完成的汇编语言程序来实现。

?DATA SEGMENT

?;此处输入数据段代码

?DATA ENDS

?STACK SEGMENT

?;此处输入堆栈段代码

?STACK ENDS

?CODE SEGMENT

?ASSUME CS:CODE,DS:DATA,SS:STACK

?START:

?MOV AX,DATA

?MOV DS,AX

?cmp bl,60

?jb lop1

?cmp bl,85

?jb lop2

?mov dl,'G'

?mov ah,2

?int 21h

?jmp end1

?lop1:mov dl,'F'

?mov ah,2

?int 21h

?jmp end1

?lop2:mov dl,'P'

?mov ah,2

?int 21h

?jmp end1

?end1:MOV AH,4CH

?INT 21H

?CODE ENDS

?END START

?第5章存储器

一、存储器和CPU的连接考虑

①高速CPU和较低速度存储器之间的速度匹配问题。(插入)

②CPU总线的负载能力问题。(加总线驱动器等)

③片选信号和行地址、列地址的产生机制。()

?二、8086形成片选信号的方法

?全译码法:高位地址线全部参与译码,每个存储单元地址唯一,没有重叠,但是译码电路较复杂。

?部分译码法:高位地址线的一部分参与译码,剩下的地址线取值任意,导致每个存储单元对应多个地址,浪费地址空间,但是译码电路相对全译码法要简单。

?线选法:不用译码器,高位地址线中某一位直接作为片选信号,电路最简单,但是每个存储单元对应多个地址,地址空间浪费大。

?第五章作业

?

?第1题:计算机的内存由哪两类存储器组成?请说明它们各自的主要特点。

?计算机的内存由RAM和ROM这两类存储器组成。

?RAM是随机存取存储器,可随机的写入和读出,访问速度快,但断电后内容会全部丢失,具有易失性,根据结构和特点分成SRAM和DRAM两种。

?ROM是只读存储器,存放在其中的内容不会因断电而丢失,具有非易失性,正常工作时只能读取不能写入,改写要用专用编程器。根据结构和特点分成MROM、PROM、EPROM、EEPROM和FLASH MEMORY等五种。

?第16题对于图5.22的部分译码法方案,若将存储器改为8K*8位的6264EPROM芯片,译码电路仍采用74LS138,参与译码的地址线仍是A17~A0,是参照该图设计出新的译码方案,并列出一组连续的可用地址范围。

?参照P181图5.22

?图中芯片改为2764,低位地址线从A12~A0,其他高位地址线均加1

?第6章I/O接口和并行接口芯片8255A

?一、什么是I/O接口

?二、接口的功能

a、设置数据缓冲解决速度差异引起的不协调:锁存器、缓冲器

b、设置信号电平转换:MAX232

c、设置信息转换逻辑:A/D D/A 串并并串

d、设置时序控制电路:握手信号

e、提供地址译码电路:选中内部端口

?三、并行通信

定义:

一个字符的各位数用几条线同时进行传输。

优点:传输速度快,信息率高

缺点:用电缆多,不适应远距离传输

?8255A与8086CPU之间的地址线连接

A1、A0 端口选择信号

(P209)。

?第六章作业

?第2题什么叫I/O端口?一般的接口电路中可以设置哪些端口?计算机对I/O端口地址编址时采用哪两种方法?在8086/8088CPU中一般采用哪种编址方法?

?I/O端口:接口中的寄存器及其控制逻辑称为I/O端口。

?一般的接口电路中可以设置数据端口、控制(命令)端口和状态端口三种。

?计算机对I/O端口编址时采用存储器映象寻址(存储器和I/O口统一编址)和I/O 单独编址方式两种。

?在8086/8088CPU中一般采用I/O单独编址方式。

?第3题CPU与外设间传送数据主要有哪几种方式?

?CPU与外设间传送数据主要有程序控制方式、中断方式和DMA方式共三种。

?程序控制方式:CPU与外设间的数据传送在程序控制下完成,包含无条件传送和条件传送两种。

?中断方式:CPU平时执行主程序,只有在需要传送数据时才向CPU发中断请求,CPU 响应后去执行中断服务程序来完成数据交换。这种方式能够提高CPU的利用率。

?DMA方式:即直接存储器存取方式,由于中断方式不适用高速数据传输而提出。外设利用专用的DMA接口电路直接与存储器进行高速数据交换,而不经过CPU,传输速度只决定于存储器和外设的速度。

?第7题8255A的三个端口在功能上各有什么不同的特点?8255A内部的A组和B组控制部件各管理哪些端口?

?端口A包含1个8位数据输入锁存器和1个8位输出锁存器/缓冲器。

?端口B包含1个8位数据输入缓冲器和1个8位输出锁存器/缓冲器。

?端口C包含1个8位数据输入缓冲器和1个8位输出锁存器/缓冲器。

?A组控制电路控制端口A和端口C的高4位的工作方式和读写操作。

?B组控制电路控制端口B和端口C的低4位的工作方式和读写操作。

?第15题(参照P221图6.21)8255A的口地址为80H~83H,A口接8个开关K7~K0,B口接8个指示灯LED7~LED0,用来显示开关的状态,当开关合上时相应的指示灯点亮,断开时灯灭。试画出硬件连线图(含具体的译码电路),并编写实现这种功能的程序段。要求每隔20秒钟读一次,延时20秒的子程序名为DELAY_20S。(参考图6.21及相关程序,但不用考虑奇偶地址)。

?程序

?MOV AL, 90H

?OUT 83H, AL

?L1: IN AL, 80H

?NOT AL

?OUT 81H, AL

?CALL DELAY_20S

?JMP L1

?DELAY_20S: ……

?第7章计数器/定时器8253

1.定时

定义:提供时间基准。

分类:内部定时、外部定时。

2.计数

定时与计数本质上是一致的。

计数的信号随机,定时的信号具有稳定和准确的周期性。

? 3. 8253的编程命令(P236)

①设置初值前必须先写控制字(关键是读/写方式)

②初值设置要符合控制字中的格式规定(关键是读/写方式要与前面一致)

?8253的六种工作方式

?方式0——计数结束产生中断

?方式1——可编程的单脉冲发生器

?方式2——分频器(比率发生器)

?方式3——方波发生器

?方式4——软件触发的选通信号发生器

?方式5——硬件触发的选通信号发生器

?第七章作业

?第1题8253芯片有哪几个计数通道?每个计数通道可用做于哪几种工作方式?这些操作方式的主要特点是什么?

?8253芯片有3个计数通道

?每个计数通道有6种工作方式,

?方式0——计数结束产生中断

?方式1——可编程的单脉冲发生器

?方式2——分频器(比率发生器)

?方式3——方波发生器

?方式4——软件触发的选通信号发生器

?方式5——硬件触发的选通信号发生器

?

?这些操作方式的主要特点,以下四条:

①控制字写入时,进入初始状态

②初值写入后,要经过一个上升沿和一个下降沿(下一个时钟周期),才开始计数

?③门控信号GATE在CLK的上升沿被采样(采用电平或边沿触发方式)

?GATE高电平有效对方式0、4;

?GATE上升沿有效对方式1、5;

?GATE高电平和上升沿均有效对方式2、3。

?④在CLK下降沿,计数器作减1计数

?第5题设8253的口地址为40H~43H,时钟频率f=5MHZ,通道2接一个LED显示器。

要求:LED显示器点亮4秒钟后,再熄灭4秒钟,并不断重复该过程,试编写8253的初始化程序。(参考例7.3.注意:5MHZ的时钟脉冲要经过分频后才能接到8253的CLK端。)

?使用8253的通道1和通道2实现,通道1输入CLK1接1MHz信号(5MHz经五分频后),输出OUT1为1KHz方波,再将该信号作为通道2的输入信号,通道2输出1/8Hz的方波信号(亮4s,灭4s)

?程序

?MOV AL, 77H

?OUT 43H, AL

?MOV AL, 00H

?OUT 41H, AL

?MOV AL, 10H

?OUT 41H, AL

?MOV AL, 0B7H

?OUT 43H, AL

?MOV AL, 00H

?OUT 42H, AL

?MOV AL, 80H

?OUT 42H, AL

?第8章中断和中断控制器8259A

? 2 中断向量和中断向量表(P256)

?中断向量:中断服务子程序的入口地址(首地址)

?入口地址含有段地址CS和偏移地址IP(32位)

?每个中断向量的低字是偏移地址IP、高字是段地址CS,需占用4个字节

?8086微处理器从物理地址00000H开始,依次安排各个中断向量,类型号也从0开始

?256个中断占用1KB区域,就形成中断向量表

?例:中断类型号为10的中断处理子程序存放在1234H:5678H开始的内存区域中,求中断向量地址及其每个单元中所存放的数值。

?3、8259设置优先级的方式

?(1)全嵌套方式:(默认方式)

?0级最高,只进行高级中断嵌套(最多实现8级中断嵌套)。PR比较ISR与IRR中优先级高低决定是否中断嵌套。

?(2)特殊全嵌套方式:(级联系统)

?0级最高,但同级中断也会响应、嵌套。级联系统中的主片必须使用该方式,保证来自同一从片但不同优先级的中断请求能被响应。

?(3)普通循环方式:(优先级相同的系统)

?设备中断请求被响应并执行中断服务程序后,其优先级自动降为最低,原先低一级中断成为最高优先级。但该方式开始总是IR0优先级最高。

?(4)特殊循环方式:(优先级相同的系统)

?与普通循环方式唯一不同是一开始的最低优先级由程序确定(最高也就确定),而非IR0。

?第八章作业

?第3题8086的外部中断从哪些引脚引入?内部中断有哪几种?

?8086的外部中断有非屏蔽中断和可屏蔽中断两种。非屏蔽中断从NMI引脚引入,可屏蔽中断从INTR引脚引入。

?内部中断有除法错中断、单步中断、断点中断、溢出中断和软件中断指令INT n共五种。

?第6题如果中断类型号n=4,它的中断服务程序的入口地址CS:IP=0485:0016H,它在中断向量表中如何存放?

?中断类型号n=4,得出中断向量地址4*4=16=10H

?在中断向量表中的存放方法

?CS:IP=0485:0016H

?第13题设置中断优先级时,全嵌套和特殊全嵌套有什么区别?为什么要设置优先级自动循环方式?

?设置中断优先级时,全嵌套与特殊全嵌套的区别是前者只允许高级中断打断低级中断,禁止低级和同级中断进入,而后者允许同级中断进入。

?设置优先级自动循环方式的原因:这种方式下,各中断请求信号有同等的优先级,该方式适用于优先级相同的中断系统中。

?第9章串行通信和可编程接口芯片8251A

1、串行通信定义:使用一条数据线,使数据一位一位的传送,每位数据占据一个固定的时间长度

优点:节省线路、适合远距离传输

缺点:速度较慢

?2、串行通信数据传送方向

单工方式:其中一边发送另一边接收,只能用在单向传输的场合

?3、串行数据的传送方式

同步通信:多个字符组成一个信息块,开始处加上同步字符,结尾处加上CRC字符后作为一帧数据传输。通信双方以相同的时钟频率进行,而且准确协调。

?4、串行通信的传输率(P285)

所谓传输率就是指每秒传输多少位,传输率也常叫波特率,单位bps。

国际上规定了一个标准波特率系列,标准波特率也是最常用的波特率,标准波特率系列为2400、4800、9600和19200等。

?5、8251A的初始化

8251A初始化过程:

(1)复位后,往奇地址写入的值送模式寄存器(方式控制字)。

(2)若为同步模式,接着往奇地址端口输出的字节为同步字符。

(3)往奇地址写入的值将送到控制寄存器(操作命令字)

(4)往偶地址端口写入的值送到数据输出寄存器,或者从偶地址端口的数据输入寄存器读取数值

?第九章作业

?第2题在串行通信中,什么叫单工、半双工、全双工工作方式?

?单工方式:其中一边发送另一边接收,只能用在单向传输的场合

?半双工方式:接收和发送使用同一通路。(不能同时收发)

?全双工方式:接收和发送用不同的通路。(可同时收发)

?第3题什么叫同步工作方式?什么叫异步工作方式?哪种工作方式的效率更高?为什么?

同步通信:多个字符组成一个信息块,开始处加上同步字符,结尾处加上CRC字符后作为一帧数据传输。通信双方以相同的时钟频率进行,而且准确协调。

?同步方式比异步方式效率高,因为异步方式每帧数据需要起始位和停止位,效率较低,而同步方式收到同步字符后,就可以连续发/收一大块数据,传输效率更高。

?异步通信:通常以一个字符加上起始和终止位后作为一帧数据传输。不要求双方同步,收发方可采用各自的时钟源。

?

?第11题设8251A的控制口地址为82H,要求8251A工作于内同步方式,同步字符为2个,用偶校验,7个数据位,试对8251A进行初始化编程。(参考例

9.2)

MOV AL, 38H

?OUT 82H, AL

?MOV AL, 16H

?OUT 82H, AL

?OUT 82H, AL

?MOV AL, 95H

?OUT 82H, AL

?第12题(无M/IO#)在一个以8086为CPU的系统中,若8251A的数据端口地址为84H,控制口和状态口的地址为86H,CPU的系统总线信号为A7~A0、D7~D0、IOR 非、IOW非(无M/IO非)和RESET,试画出地址译码电路,数据总线以及控制总线的连线图。(参考图9.15)

?第10章模/数和数/模转换

?2、数/模转换的原理

D/A转换过程:

?3、D/A转换器主要性能指标

(1)输入数字量

(2)输出模拟量:电流或电压

(3)分辨率:输入数据发生1LSB变化时所对应输出模拟量的变化

?4、DAC0832工作方式

?单缓冲方式:适用于单片DAC0832或多片但不同时输出的场合

?双缓冲方式:适用于要求多个DAC0832同时输出的场合

?直通方式:数据直接进行DA转换而不锁存,即WR1,WR2,XFER,CS均接地,ILE 接高电平。该方式适用于连续反馈控制系统中。

?5、模/数转换概述

●模拟量转换成数字量的过程:

●模拟信号→采样→保持→量化→编码→数字信号

?什么是采样?

?对连续变化的模拟量要按一定的规律和周期取出其中的某一瞬时值,这个过程就是将模拟量离散化,称之为采样

?采样频率应根据什么选定?

?通常为了使A/D输出信号经过D/A还原后能更好地反映输入模拟信号的变化,采样频率一般要高于或至少等于输入信号中最高频率分量的2倍。

?在输入信号频率不是太高的实际应用中,一般取采样频率为最高频率分量的4~10倍。

?什么是保持?

?在A/D转换过程中,必须在转换期间使输入电压保持不变,否则如果出现电压波动,则输出数字量会产生较大误差,输出数字量无法表示输入信号某点的电压值,因而要加上采样保持电路。

?量化和编码

?量化:任何一个数字量都是由某个最小数量单位的整数倍来表示的。因此,采样后的电压也必须化成这个最小数量单位的整数倍,这个转化过程叫量化。

?编码:把量化的数值用二进制码表示

?第十章作业

?第1题包含A/D和D/A的实施控制系统主要由哪几部分组成?什么情况下要用多路开关?什么时候要用采样保持器?

?包含A/D和D/A的实时控制系统主要由传感器、放大滤波、多路开关、采样保持器、A/D转换、微型计算机、D/A转换和执行部件等组成。

?在控制系统中,当要测量几路甚至几十路信号时,由于只有一个A/D转换器,需要对被测信号进行切换时要用多路开关。

?如果被测信号变化较快,为保证A/D转换的正确性,需要用采样保持器。

微机原理与接口技术知识点复习总结汇编

第一章计算机基础知识 本章的主要内容为不同进位计数制计数方法、不同进位制数之间相互转换的方法、数和字符在计算机中的表示方法、简单的算术运算以及计算机系统的组成。下边将本章的知识点作了归类,图1为本章的知识要点图,图1.2为计算机系统组成的示意图。 本章知识要点 数制 二进制数(B) 八进制数(Q) 十六进制数(H) 十进制数(D) B) 码制 带符号数编码 奇偶校验码 字符编码 原码 反码 补码 ASCII码 BCD码 压缩BCD码 非压缩BCD码计算机系统组成 计算机系统组成硬件 主机 外部设备 中央处理器(CPU) 半导体存储器 控制器 运算器 ROM RAM 输入设备 输出设备 软件 系统软件 应用软件 操作系统:如DOS、Windows、Unix、Linux等 其他系统软件 用户应用软件 其他应用软件 各种计算机语言处理软件:如汇编、解释、编译等软件

第二章8086微处理器 本章要从应用角度上理解8086CPU的内部组成、编程结构、引脚信号功能、最小工作模式的系统配置、8086的存储器组织、基本时序等概念。下面这一章知识的结构图。 本章知识要点 Intel 8086微处理器 时钟发生器(8284) 地址锁存器(74LS373、8282) 存储器组织 存储器逻辑分段 存储器分体 三总线(DB、AB、CB) 时序 时钟周期(T状态) 基本读总线周期 系统配置 (最小模式) 8086CPU 数据收发器(8286、74LS245) 逻辑地址物理地址 奇地址存储体(BHE) 偶地址存储体(A0) 总线周期指令周期 基本写总线周期 中断响应时序 内部组成 执行单元EU(AX、BX、CX、DX、SP、BP、SI、DI、标志寄存器) 总线接口单元BIU(CS、DS、SS、ES、IP) 地址/数据 控制 负责地址BHE/S7、ALE 引脚功能(最小模式)地址/状态 数据允许和收发DEN、DT/R 负责读写RD、WR、M/IO 负责中断INTR、NMI、INTA 负责总线HOLD、HLDA 协调CLK、READY、TEST 模式选择MN/MX=5V

微机原理简答

1.一般微处理器内部结构由哪三部分组成?P6 运算器(算术逻辑单元),控制器,内部寄存器 2.接口按功能可分为那几类?P242 通用接口和专用接口 3.3.接口的主要功能有那几种?P243 缓冲锁存数据,地址译码,传送命令,码制转换,电平转换 4.典型的微机硬件结构是用什么将各部位连接起来的? 总线 5.什么是计算机的位长?P8 计算机数据总线上一次能处理的信息的位数即位长 6.什么是CPU总线的带宽?P23 总线的带宽是指总线能同时传输的数据位数量 7.什么是CPU总线的工作频率?P23 用于协调总线上各种操作的时钟频率 8.什么是Intel8086指令的直接寻址方式?P77 指令中以位移量方式直接给出操作数的有效地址EA 9.64*1bit的DRAM芯片通常有多少个地址线引脚和数据线引脚? 6地址线引脚和1数据线引脚 10.Intel8086系统中条件转移指令的转移范围有什么限制? -128—127 11.中断向量表: 也称中断入口地址表。该表说明了中断类型号和中断服务程序的入口地址之间的联系。P235 12.中断:就是使CPU暂停运行原来的程序,按照更为急迫事件的需要转去执行为中断源服务的程序,待该程序处理完后,再返回运行原程序,此即中断。P223 13.总线:是用来传送信息的公共导线,可分为数据总线,地址总线,控制总线。P4??? 14.有效地址:表示所寻址的地址单元距离段起地址的之间的偏移字节的多少,也称偏移地址。P69 15.指令周期:指令周期是执行一条指令所需要的时间,一般由若干个机器周期组成,是从取指令、分析指令到执行完所需的全部时间。百度百科。P10

(完整版)微机原理课后习题参考答案

第一章 2、完成下列数制之间的转换。 (1)01011100B=92D (3)135D=10000111B (5)10110010B=262Q=B2H 3、组合型BCD码和非组合型BCD码有什么区别?写出十进制数254的组合型BCD数和非组合型数。 答:组合型BCD码用高四位和低四位分别对应十进制数的个位和十位,其表示范围是0~99;非组合型BCD码用一个字节的低四位表示十进制数,高四位则任意取值,表示范围为0~9。 组合型:254=(001001010100)BCD 非组合型:254=(00000010 00000101 00000100)BCD 7、计算机为什么采用补码形式存储数据?当计算机的字长n=16,补码的数据表示范围是多少? 答:在补码运算过程中,符号位参加运算,简化了加减法规则,且能使减法运算转化为加法运算,可以简化机器的运算器电路。+32767~ -32768。 9、设计算机字长n=8,求下列各式的[X+Y]补和[X-Y]补,并验证计算结果是否正确。 (1)X=18,Y=89 [X+Y]补=00010010+01011001=01101011B=107D 正确 [X-Y]补=10111001B=00010010+10100111=(-71D)补正确 (2)X=-23,Y=-11 [X+Y]补=11101001+11110101=11011110B=(-34D)补正确[X-Y]补=11101001+00001011=11110100B=(-12D)补正确 (3)X=18,Y=-15 [X+Y]补=00010010+11110001=00000011B=(3D)补正确 [X-Y]补=00010010+00001111=00100001B=(33D)补正确 (4)X=-18,Y=120 [X+Y]补=11101110+01111000=01100110B=(102D)补正确[X-Y]补=11101110+10001000=01110110B=(123D)补由于X-Y=-138 超出了机器数范围,因此出错了。 13、微型计算机的主要性能指标有哪些? 答:CPU字长、存储器容量、运算速度、CPU内核和IO工作电压、制造工艺、扩展能力、软件配置。 第二章 2、8086标志寄存器包含哪些标志位?试说明各标志位的作用。 答:进位标志:CF;奇偶校验:PF;辅助进位:AF;零标志:ZF;符号标志:SF;溢出标志:OF。 5、逻辑地址与物理地址有什么区别?如何将逻辑地址转换为物理地址? 答:物理地址是访问存储器的实际地址,一个存储单元对应唯一的一个物理地址。逻辑地址是对应逻辑段内的一种地址表示形式,它由段基址和段内偏移地址两部分组成,通常表示为段基址:偏移地址。 物理地址=段基址*10H+偏移地址。 6、写出下列逻辑地址的段基址、偏移地址和物理地址。 (1)2314H:0035H (2)1FD0H:000AH 答:(1)段基址:2314H;偏移地址:0035H;物理地址:23175H。 (2)段基址:1FD0H;偏移地址:000AH;物理地址:1FD0AH。 8、设(CS)=2025H,(IP)=0100H,则当前将要执行指令的物理地址是多少? 答:物理地址=(CS)*10H+(IP)=20350H 9、设一个16字的数据区,它的起始地址为70A0H:DDF6H(段基址:偏移地址),求这个数据区的首字单元和末字单元的物理地址。

微机原理重点考试习题Chapter 3

第3章 80x86微处理器 一、自测练习题 ㈠选择题 1.因为8086 CPU的字数据既可以存放在内存的偶地址单元,也可以安排在奇地址单元,所以其堆栈指针SP( )。 A.最好指向偶地址单元 B.可以指向任何地址单元 C.只能指向偶地址D.只能指向奇地址 2.8086/8088微处理器内部能够计算出访问内存储器的20位物理地址的附加机构是( )。 A.ALU B.加法器C.指令队列 D.内部通用寄存器3.8086CPU外部的数据总线和地址总线分别为( )位。 A.16,16 B.20,16 C.16,20 D.20,20 4.指令代码的地址存放在寄存器( )中。 A.DS和SI B.BX和BP C.ES和DI D.CS和IP 5.最大方式中,控制总线的信号来自( )。 A.8282 B.8284 C.8288 D.8286 6.在8086中,一个基本的总线周期由( )个时钟周期组成。 A.1 B.2 C.3 D.4 7.在8086CPU中,数据地址引脚( )采用时分复用。 A.AD0~AD15 B.AD0~AD9 C.AD0~AD20 D.AD10~AD2 8.8086CPU把1MB空间划分为若干逻辑段,每段最多可含( )的存储单元。 A.1KB B.8KB C.16KB D.64KB 9.当标志寄存器FLAGS中OF位等于1时,表示带有符号的字运算超出数据( )范围。 A.-128~+127 B.-32768~+32767 C.000~FFFFH D.0~FFH 10.总线写周期中,在( )时不需要像读周期时要维持一个周期的浮空状态以作缓冲。 A.-32767~+32767 B.-32767~+32768 C.-32768~+32767 D.-32766~+32769 11.CPU执行指令过程中,BIU每完成一次对存储器或I/O端口的访问过程,称为( )。 A.时钟周期 B.总线周期 C.总线读周期 D.总线写周期 12.BHE与A0配合以决定访问存储器的数据是高字节还是低字节工作,其BHE仅在总线周期开始的( )周期有效。 A.T1 B.T2 C.T3 D.T4 13.最小方式下原8086微处理器最大方式下S2、S1、S0引脚应改为( )。 A.M/IO、DEN、DT/R B.DT/R、M/IO、DEN C.M/IO、DT/R、DEN D.DEN、M/IO、DEN 14.最大方式下引脚25号和24号分别为QSo和QSl,若工作于最小方式下则分别为( )。 A.INTA和ALE B.ALE和INTA C.TEST和INTA D.DEN和ALE 15.复位时,由于( )被清零,使从INTR输入的可屏蔽中断就不能被接受。 A.标志寄存器B.通用寄存器C.暂存寄存器 D.内部通用寄存器

微机原理期末复习总结

一、基本知识 1、微机的三总线是什么? 答:它们是地址总线、数据总线、控制总线。 2、8086 CPU启动时对RESET要求?8086/8088 CPU复位时有何操作? 答:复位信号维高电平有效。8086/8088 要求复位信号至少维持 4 个时钟周期的高电平才有效。复位信号来到后,CPU 便结束当前操作,并对处理器标志寄存器,IP,DS,SS,ES 及指令队列清零,而将cs 设置为FFFFH, 当复位信号变成地电平时,CPU 从FFFF0H 开始执行程序 3、中断向量是是什么?堆栈指针的作用是是什么?什么是堆栈? 答:中断向量是中断处理子程序的入口地址,每个中断类型对应一个中断向量。堆栈指针的作用是指示栈顶指针的地址,堆栈指以先进后出方式工作的一块存储区域,用于保存断点地址、PSW 等重要信息。 4、累加器暂时的是什么?ALU 能完成什么运算? 答:累加器的同容是ALU 每次运行结果的暂存储器。在CPU 中起着存放中间结果的作用。ALU 称为算术逻辑部件,它能完成算术运算的加减法及逻辑运算的“与”、“或”、“比较”等运算功能。 5、8086 CPU EU、BIU的功能是什么? 答:EU(执行部件)的功能是负责指令的执行,将指令译码并利用内部的寄存器和ALU对数据进行所需的处理BIU(总线接口部件)的功能是负责与存储器、I/O 端口传送数据。 6、CPU响应可屏蔽中断的条件? 答:CPU 承认INTR 中断请求,必须满足以下 4 个条件: 1 )一条指令执行结束。CPU 在一条指令执行的最后一个时钟周期对请求进行检测, 当满足我们要叙述的4 个条件时,本指令结束,即可响应。 2 )CPU 处于开中断状态。只有在CPU 的IF=1 ,即处于开中断时,CPU 才有可能响应可屏蔽中断请求。 3 )没有发生复位(RESET ),保持(HOLD )和非屏蔽中断请求(NMI )。在复 位或保持时,CPU 不工作,不可能响应中断请求;而NMI 的优先级比INTR 高,CPU 响应NMI 而不响应INTR 。 4 )开中断指令(STI )、中断返回指令(IRET )执行完,还需要执行一条指令才 能响应INTR 请求。另外,一些前缀指令,如LOCK、REP 等,将它们后面的指令看作一个总体,直到这种指令执行完,方可响应INTR 请求。 7、8086 CPU的地址加法器的作用是什么? 答:8086 可用20 位地址寻址1M 字节的内存空间,但8086 内部所有的寄存器都是16 位的,所以需要由一个附加的机构来根据16 位寄存器提供的信息计算出20 位的物理地址,这个机构就是20 位的地址加法器。 8、如何选择8253、 8255A 控制字? 答:将地址总线中的A1、A0都置1 9、DAC精度是什么? 答:分辨率指最小输出电压(对应的输入数字量只有最低有效位为“1 ”)与最大输出电压(对应的输入数字量所有有效位全为“1 ”)之比。如N 位D/A 转换器,其分辨率为1/ (2--N —1 )。在实际使用中,表示分辨率大小的方法也用输入数字量的位数来表示。 10、DAC0830双缓冲方式是什么?

微机原理简答题及答案

1. 设某8253通道1工作在方式0,按BCD方式计数,计数初值为400,通道0—控制寄存器的端口地址依次为80H~83H,试写出8253的初始化程序。(8253方式控制字:D7D6:计数器选择;D5D4:读写控制;D3D2D1:工作方式选择D0:计数方式选择) 控制字: 01 11 000 1 71H 答:MOV AL,71H OUT 83H,AL MOV AL,00H OUT 81H,AL MOV AL,04H OUT 81H,AL 2. 某一8255A芯片的端口地址为90H~93H,现设置该接口芯片的PA口为基本输入方式、PB口为基本输出方式,PC口为输入方式,其方式选择控制字如下:D7=1,D6 D5 A 口工作方式,D4 A口输入输出,D3 PC7-PC4输入输出,D2 B口工作方式,D1 B口输入输出,D0 PC3-PC0输入输出。执行如下程序段后,PB口输出何种波形? L1:MOV AL,01H OUT 91H,AL CALL D20MS;延时20ms MOV AL,00H OUT 91H,AL CALL D20MS;延时20ms JMP L1 答:MOV AL,99H OUT 93H,AL 方波 3. 8253的计数器2工作于方式2,其计数时钟CLK2,为100KHz,输出信号OUT2作定时中断申请,定时间隔为8ms,试计算其计数初值N? 答:800 4. 某系统中有一片8253,其四个端口地址为310H,312H,314H,316H,计数脉冲频率为1MHz、BCD码计数,试编写计数器0输出频率为2KHz方波的初始化程序。(8253方

式控制字:D7D6:计数器选择;D5D4:读写控制;D3D2D1:工作方式选择D0:计数方式选择) 计数初值=10^6/2*10^3=500 控制字: 00110111 37H 答: MOV AL,37H MOV DX,316H OUT DX,AL MOV DX,310H MOV AL,00H OUT DX,AL MOV AL,05H OUT DX,AL 5. 假如8259A已被编程,ICW2=0AH,若连接在8259A的IR3端的外设提出中断申请,它的中断向量的存放地址是什么? 答:28H,29H,2AH,2BH 6. 计算机有哪些主要应用领域? 答:科学计算,数据处理,过程控制,信息通信,计算机辅助设计 7. 什么叫微处理器?什么叫微型计算机?什么叫微型计算机系统? 答:微处理器是指采用大规模集成电路技术,将具有运算控制功能的电路集成在一块芯片上的大规模集成电路,微型机即个人计算机,微型计算机系统是指以微型机为核心,配以相应的外部设备,及软件所构成的系统。 8. 8086内部的寄存器由哪几种类型组成?各自的作用是什么? 答:通用寄存器,段寄存器,指令指针寄存器,标志寄存器 9. 8086是多少位的系统?在数据总线上是怎么实现的? 答:"8086的机器字长是16位,8086使用40个引脚的16个做地址/数据复用引腿来传输数据,一次读写过程由一个基本总线周期完成,它由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。在T1期间8086发出访问目的地的地址信号和地址锁存选

微机原理常考知识点

1、必须注意,不能用一条MOV指令实现以下传送: ①存储单元之间的传送。 ②立即数至段寄存器的传送。 ③段寄存器之间的传送。 2、ORG 表示将逻辑地址搬移至某一地方 OFFSET表示数组的偏移量(首地址) JNZ 非零跳转 JB 小于跳转 JA 大于跳转 LOOP 无条件跳转 WORD PTR的作用类似于OFFSET ROL 左移 ROR 右移 3、程序书写的一般格式: STACK SEGMENT DW 64 DUP(?) STACK ENDS DA TA SEGMENT DB:一个字节DW:两个字节DQ:四个字节 ORG .... DA TA ENDS CODE SEGMENT MAIN PROC FAR ASSUME CS:CODE DS:DA TA SS:STACK MOV AX DATA MOV DS AX MOV CX X(循环次数,可以是立即数,可以是DATA域内定义的一个常数) MOV DI OFFSET NAME(将定义的数组的首地址放入到SI或DI寄存器中用与后续的循环) ... MOV AH 4CH INT 21H MAIN ENDP CODE ENDS END MAIN 在进行运算的过程过程中,需要根据运算数是DB还是DW对寄存器进行选择是AL还是AX。 4、8086的寻址方式:

寄存器寻址、立即寻址、直接寻址、寄存器间接寻址、基址相对寻址、变址相对寻址、基址变址相对寻址 5、各个寄存器的功能: CX用于存储循环次数、AX用于各种运算和CPU与接口的数据交换、BX用来存放地址 注意寄存器的清零(一般是对AX寄存器清零,因为需要使用该寄存器进行各项运算) 6、如何处理加法过程中的进位问题。 第四章PPT 43页开始 方法一:如果有进位,AH加1 方法二:使用ADC指令 小写转大写程序 压缩BCD和非压缩BCD码的程序 7、冯诺依曼体系: 1.计算机由运算器、存储器、控制器、输入、输出设备五大部件组成; 2.程序和数据均以二进制的形式存储在存储器中,存储的位置由地址码指定,地址码也是二进制形式的; 3.控制器是根据存放在存储器中的指令序列(即程序)控制的,并由程序计数器控制指令的执行。

微机原理期末复习试卷

《微机原理》期末复习试卷2010年12月 一、填空题 1.反码表示法中,零有两个编码,即( ) 和( )。 2.设X=11001101,数据采用奇校验时,其校验位C=( )。 3.运算器中的核心部件是( )。 4.计算机中有两类信息流,一类是( )信息流,另一类是( )信息流。 位为校验位,若采用奇校验在传送字符B的ASCII码42H时,其5.传送ASCII码时,D 7 编码为( ) 。 6.串行传送数据的方式有( )、( )两种。 7.串行通信中约定:一个起始位,一个停止位,偶校验,则数字“5”的串行码为( ),数字“9”的串行码为( )。 8.利用8251进行异步串行通讯,当设定传输速率为8400波特,传输格式为1个起始位,1个停止位时,每秒最多可传送的字节数是( )。 9.设[X]10=54.625,则[X]2=(),[X]8=( ) 10.全相联映像比直接映像利用率(),冲突概率()。 11.()是一个高速小容量临时存储器。 12.存储芯片6264(8k×8位)有()条数据线,()地址线。 13.按总线中的数据类型不同,可把总线分为()、()、() 14、IBM宏汇编中的运算符包括①、②、③、④和合成运算符。 15、IBM宏汇编中,段定义命令包括:①、②、③、④。 16、CPU芯片功耗的增加会使芯片工作温度升高,在芯片设计和使用中可采用①、②和 ③等措施进行处理。 17、常用的外部总线包括:①、②、③、④等。 18、总线传输方式包括:①、②和③。 二、选择题 1、以下和不是IBM宏汇编的保留字。 A、AAA B、DH C、GOTO D、IF 2、早期8086的时钟频率为8MHz,其时钟周期为ns。 A、25 B、125 C、250 D、500 3、CPU处于状态中,功耗最低。 A、常规 B、暂停 C、睡眠 D、停止时钟

北京科技大学微机原理简答题

微机原理简答题,整整花了我一上午大家加油昂来源:王鹏的日志 第二章8086体系结构与8086CPU 机械085 王鹏1.8086CPU由哪两部分构成?它们的主要功能是什么? 答:8086CPU由两部分组成:指令执行部件(EU)和总线接口部件(BIU) 指令执行部件(EU)主要由算术逻辑运算单元(ALU)、标志寄存器FR、通用寄存器组和EU 控制器等4个部件组成,其主要功能是执行指令。总线接口部件(BIU)主要由地址加法器、寄存器组、指令队列和总线控制电路等4个部件组成,其主要功能是形成访问存储器的物理地址、访问存储器并取指令暂存到指令队列中等待执行,访问存储器或I/O端口读取操作数参加EU运算或存放运算结果等。 2.8086CPU预取指令队列有什么好处?8086CPU内部的并行操作体现在哪里? 答:8086CPU的预取指令队列由6个字节组成,按照8086CPU的设计要求,指令执行部件(EU)在执行指令时,不是直接通过访问存储器取指令,而是从指令队列中取得指令代码,并分析执行它。从速度上看,该指令队列是在CPU内部,EU从指令队列中获得指令的速度会远远超过直接从内存中读取指令。 8086CPU内部的并行操作体现在指令执行的同时,待执行的指令也同时从内存中读取,并送到指令队列。 3.8086CPU中有哪些寄存器?各有什么用途? 答:指令执行部件(EU)设有8个16位通用寄存器AX、BX、CX、DX、SP、BP、SI、DI,主要用途是保存数据和地址(包括内存地址和I/O端口地址)。其中AX、BX、CX、DX主要用于保存数据,BX可用于保存地址,DX还用于保存I/O端口地址;BP、SI、DI主要用于保存地址;SP用于保存堆栈指针。 标志寄存器FR用于存放运算结果特征和控制CPU操作。 BIU中的段寄存器包括CS、DS、ES、SS,主要用途是保存段地址,其中CS代码段寄存器中存放程序代码段起始地址的高16位,DS数据段寄存器中存放数据段起始地址的高16位,SS堆栈段寄存器中存放堆栈段起始地址的高16位,ES扩展段寄存器中存放扩展数据段起始地址的高16位。 指令指针寄存器IP始终存有相对于当前指令段起点偏移量的下一条指令,即IP总是指向下一条待执行的指令。 5.简述8086系统中物理地址的形成过程。8086系统中的物理地址最多有多少个?逻辑地址呢? 答:8086系统中的物理地址是由20根地址总线形成的。8086系统采用分段并附以地址偏移量办法形成20位的物理地址。采用分段结构的存储器中,任何一个逻辑地址都由段基址和偏移

微机原理课后答案

1.2 课后练习题 一、填空题 1.将二进制数1011011.1转换为十六进制数为__5B.8H_____。 2.将十进制数199转换为二进制数为____ 11000111____B。 3.BCD码表示的数,加减时逢__10____进一,ASCII码用来表示数值时,是一种非压缩的BCD 码。 4.十进制数36.875转换成二进制是___100100.111____________。 5.以_微型计算机____为主体,配上系统软件和外设之后,就构成了__微型计算机系统____。6.十进制数98.45转换成二进制为__1100010.0111_B、八进制__142.3463________Q、十六进制__62.7333________H。(精确到小数点后4位) 二、选择题 1.堆栈的工作方式是__B_________。 A)先进先出B)后进先出C)随机读写D)只能读出不能写入 2.八位定点补码整数的范围是____D_________。 A)-128-+128 B)-127-+127 C)-127-+128 D)-128-+127 3.字长为16位的数可表示有符号数的范围是___B___。 A)-32767-+32768 B)-32768-+32767 C)0-65535 D)-32768-+32768 三、简答题 1.微型计算机系统的基本组成? 微型计算机,系统软件,应用软件,输入输出设备 2.简述冯.诺依曼型计算机基本思想? ●将计算过程描述为由许多条指令按一定顺序组成的程序,并放入存储器保存 ●指令按其在存储器中存放的顺序执行; ●由控制器控制整个程序和数据的存取以及程序的执行; ●以运算器为核心,所有的执行都经过运算器。 3.什么是微型计算机? 微型计算机由CPU、存储器、输入/输出接口电路和系统总线构成。 4.什么是溢出? 运算结果超出了计算机所能表示的范围。 2.2 一、填空题 1. 8086/8088的基本总线周期由___4____个时钟周期组成,若CPU主频为10MHz,则一个时钟周期的时间为___0.1μs_____。 2. 在8086CPU的时序中,为满足慢速外围芯片的需要,CPU采样___READY_________信号,若未准备好,插入___TW__________时钟周期。 3. 8086系统总线形成时,须要用_____ALE__________信号锁定地址信号。 4. 对于8086微处理器,可屏蔽中断请求输入信号加在_____INTR__________引脚。

微机原理及接口技术考试各章重点题库及答案

微机原理与接口技术试题库 第一章基础知识 一、填空 1、计算机中采用二进制数,尾符用B 表示。 2、西文字符的编码是ASCII 码,用 1 个字节表示。 3、10111B用十六进制数表示为H,八进制数表示为O。 4、带符号的二进制数称为真值;如果把其符号位也数字化,称为原码。 5、已知一组二进制数为-1011B,其反码为10100B ,其补码为10101B 。 6、二进制码最小单位是位,基本单位是字节。 7、一个字节由8 位二进制数构成,一个字节简记为1B ,一个字节可以表示256 个信息。 8、用二进制数表示的十进制编码,简称为BCD 码。 9、8421码是一种有权BCD 码,余3码是一种无权BCD 码。 二、选择 1、计算机中采用 A 进制数。 A. 2 B. 8 C. 16 D. 10 2、以下的 C 编码是一种有权码。 A. 循环码 B. BCD码 C. 8421码 D. 余3码 3、八进制数的尾符是 B 。 A. B B. O C. D D. H 4、与十进制数254等值的数是 A 。 A. 11111110 B. 11101111 C. 11111011 D. 11101110 5、下列不同数制表示的数中,数值最大的是 C 。 A. 11011101B B. 334O C. 1219D D. DAH 6、与十六进制数BC等值的数是B 。 A. 10111011 B. 10111100 C. 11001100 D. 11001011 7、下列字符中,ASCII码值最小的是 A 。 A. K B. Y C. a D. i 8、最大的10位无符号二进制整数转换成十进制数是C 。 A. 51 B. 512 C. 1023 D. 1024 9、A的ASCII码值为65D,ASCII码值为68D的字母是C 。 A. B B. C C. D D. E 10、下列等式中,正确的是 D 。 A. 1KB=1024×1024B B. 1MB=1024B

微机原理期末复习总结

微机原理期末复习总结 Document number:NOCG-YUNOO-BUYTT-UU986-1986UT

一、基本知识 1、微机的三总线是什么 答:它们是地址总线、数据总线、控制总线。 2、8086 CPU启动时对RESET要求8086/8088 CPU复位时有何操作 答:复位信号维高电平有效。8086/8088 要求复位信号至少维持4 个时钟周期的高电平才有效。复位信号来到后,CPU 便结束当前操作,并对处理器标志寄存器,IP,DS,SS,ES 及指令队列清零,而将cs 设置为FFFFH, 当复位信号变成地电平时,CPU 从FFFF0H 开始执行程序 3、中断向量是是什么堆栈指针的作用是是什么什么是堆栈 答:中断向量是中断处理子程序的入口地址,每个中断类型对应一个中断向量。堆栈指针的作用是指示栈顶指针的地址,堆栈指以先进后出方式工作的一块存储区域,用于保存断点地址、PSW 等重要信息。 4、累加器暂时的是什么ALU 能完成什么运算 答:累加器的同容是ALU 每次运行结果的暂存储器。在CPU 中起着存放中间结果的作用。ALU 称为算术逻辑部件,它能完成算术运算的加减法及逻辑运算的“与”、“或”、“比较”等运算功能。 5、8086 CPU EU、BIU的功能是什么 答:EU(执行部件)的功能是负责指令的执行,将指令译码并利用内部的寄存器和ALU对数据进行所需的处理BIU(总线接口部件)的功能是负责与存储器、I/O端口传送数据。 6、CPU响应可屏蔽中断的条件 答:CPU 承认INTR 中断请求,必须满足以下4 个条件: 1 )一条指令执行结束。CPU 在一条指令执行的最后一个时钟周期对请求进行检测,当满足我们要叙述的 4 个条件时,本指令结束,即可响应。 2 )CPU 处于开中断状态。只有在CPU 的IF=1 ,即处于开中断时,CPU 才有可能响应可屏蔽中断请求。 3 )没有发生复位(RESET ),保持(HOLD )和非屏蔽中断请求(NMI )。在复位或保持时,CPU 不 工作,不可能响应中断请求;而NMI 的优先级比INTR 高,CPU 响应NMI 而不响应INTR 。 4 )开中断指令(STI )、中断返回指令(IRET )执行完,还需要执行一条指令才能响应INTR 请求。另 外,一些前缀指令,如LOCK、REP 等,将它们后面的指令看作一个总体,直到这种指令执行完,方可响应INTR 请求。 7、8086 CPU的地址加法器的作用是什么 答:8086 可用20 位地址寻址1M 字节的内存空间,但8086 内部所有的寄存器都是16 位的,所以需要由一个附加的机构来根据16 位寄存器提供的信息计算出20 位的物理地址,这个机构就是20 位的地址加法器。 8、如何选择8253、 8255A 控制字 答:将地址总线中的A1、A0都置1 9、DAC精度是什么

微机原理简答题

第二章 8086体系结构与8086CPU 1.8086CPU由哪两部分构成?它们的主要功能是什么? 答:8086CPU由两部分组成:指令执行部件(EU)和总线接口部件(BIU) 指令执行部件(EU)主要由算术逻辑运算单元(ALU)、标志寄存器FR、通用寄存器组和 EU控制器等4个部件组成,其主要功能是执行指令。总线接口部件(BIU)主要由地址加法器、寄存器组、指令队列和总线控制电路等4个部件组成,其主要功能是形成访问存储器 的物理地址、访问存储器并取指令暂存到指令队列中等待执行,访问存储器或I/O端口 读取操作数参加EU运算或存放运算结果等。 2.8086CPU预取指令队列有什么好处?8086CPU内部的并行操作体现在哪里? 答:8086CPU的预取指令队列由6个字节组成,按照8086CPU的设计要求,指令执行部 件(EU)在执行指令时,不是直接通过访问存储器取指令,而是从指令队列中取得指令代码,并分析执行它。从速度上看,该指令队列是在CPU内部,EU从指令队列中获得指令 的速度会远远超过直接从内存中读取指令。 8086CPU内部的并行操作体现在指令执行的同时,待执行的指令也同时从内存中读取,并送到指令队列。 3.8086CPU中有哪些寄存器?各有什么用途? 答:指令执行部件(EU)设有8个16位通用寄存器AX、BX、CX、DX、SP、BP、SI、DI,主要用途是保存数据和地址(包括内存地址和I/O端口地址)。其中AX、BX、CX、DX主 要用于保存数据,BX可用于保存地址,DX还用于保存I/O端口地址;BP、SI、DI主要用 于保存地址;SP用于保存堆栈指针。 标志寄存器FR用于存放运算结果特征和控制CPU操作。 BIU中的段寄存器包括CS、DS、ES、SS,主要用途是保存段地址,其中CS代码段寄存器中存放程序代码段起始地址的高16位,DS数据段寄存器中存放数据段起始地址的高16位,SS堆栈段寄存器中存放堆栈段起始地址的高16位,ES扩展段寄存器中存放扩展数据 段起始地址的高16位。 指令指针寄存器IP始终存有相对于当前指令段起点偏移量的下一条指令,即IP总是指向 下一条待执行的指令。 5.简述8086系统中物理地址的形成过程。8086系统中的物理地址最多有多少个?逻辑 地址呢?

微机原理课后习题答案

第二章 1.8086CPU由哪两部分组成?它们的主要功能是什么? 8086CPU由总线接口部件BIU和指令执行部件EU组成,BIU和EU的操作是并行的。 总线接口部件BIU的功能:地址形成、取指令、指令排队、读/写操作数和总线控制。所有与外部的操作由其完成。 指令执行部件EU的功能:指令译码,执行指令。 2.8086CPU中有哪些寄存器?各有什么用途? 8086CPU的寄存器有通用寄存器组、指针和变址寄存器、段寄存器、指令指针寄存器及标志位寄存器PSW。 4个16位通用寄存器,它们分别是AX,BX,CX,DX,用以存放16位数据或地址。也可分为8个8位寄存器来使用,低8位是AL、BL、CL、DL,高8位是AH、BH、CH、DH,只能存放8位数据,不能存放地址。 指针和变址寄存器存放的内容是某一段内地址偏移量,用来形成操作数地址,主要在堆栈操作和变址运算中使用。 段寄存器给出相应逻辑段的首地址,称为“段基址”。段基址与段内偏移地址结合形成20位物理地址。 指令指针寄存器用来存放将要执行的下一条指令在现行代码中的偏移地址。 16位标志寄存器PSW用来存放运算结果的特征,常用作后续条件转移指令的转移控制条件。 5.要完成下述运算或控制,用什么标志位判断?其值是什么? ⑴比较两数是否相等? 将两数相减,当全零标志位ZF=1时,说明两数相等,当ZF=0时,两数不等。 ⑵两数运算后结果是正数还是负数? 用符号标志位SF来判断,SF=1,为负数;SF=0,为正数。 ⑶两数相加后是否溢出? 用溢出标志位来判断,OF=1,产生溢出;OF=0,没有溢出。 ⑷采用偶校验方式。判定是否要补“1”? 用奇偶校验标志位判断,有偶数个“1”时,PF=1,不需要补“1”;有奇数个“1”时,PF=0,需要补“1”。 (5)两数相减后比较大小? ●ZF=1时,说明两数是相等的; ●ZF=0时: 无符号数时,CF=0,被减数大;CF=1,被减数小。 带符号数时,SF=OF=0或SF=OF=1,被减数大;SF=1,OF=0或SF=0,OF1,被减数小。 (6)中断信号能否允许? 用中断标志位来判断,IF=1,允许CPU响应可屏蔽中断;IF=0,不响应。 6.8086系统中存储器采用什么结构?用什么信号来选中存储体? 8086存储器采用分体式结构:偶地址存储体和奇地址存储体,各为512k。 用A0和BHE来选择存储体。当A0=0时,访问偶地址存储体;当BHE=0时,访问奇地址存储体;当A0=0,BHE=0时,访问两个存储体。 9.实模式下,段寄存器装入如下数据,写出每段的起始和结束地址 a)1000H 10000H~1FFFFH b)1234H 12340H~2233FH c)2300H 23000H~32FFFH d)E000H E0000H~EFFFFH e)AB00H AB000H~BAFFFH

微机原理复习知识点总结资料

微机原理复习知识点 总结

1.所谓的接口其实就是两个部件或两个系统之间的交接部分(位于系统与外设间、用来协助完成数据传送和控制任务的逻辑电路)。 2.为了能够进行数据的可靠传输,接口应具备以下功能:数据缓冲及转换功能、设备选择和寻址功能、联络功能、接收解释并执行CPU命令、中断管理功能、可编程功能、(错误检测功能)。 3.接口的基本任务是控制输入和输出。 4.接口中的信息通常有以下三种:数据信息、状态信息和控制信息。5.接口中的设备选择功能是指: 6.接口中的数据缓冲功能是指:将传输的数据进行缓冲,从而对高速工作的CPU与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。 7.接口中的可编程功能是指:接口芯片可有多种工作方式,通过软件编程设置接口工作方式。 8.计算机与外设之间的数据传送有以下几种基本方式:无条件传送方式(同步传送)、程序查询传送(异步传送)、中断传送方式(异步传送)、DMA传送方式(异步传送)。 9.根据不同的数据传输模块和设备,总线的数据传输方式可分为无条件传输、程序查询传送方式、中断传送方式、DMA方式。 10.总线根据其在计算机中的位置,可以分为以下类型:片内总线、内部总线、系统总线、局部总线、外部总线。 11.总线根据其用途和应用场合,可以分为以下类型:片内总线、片间总线、内总线、外总线。ISA总线属于内总线。 12.面向处理器的总线的优点是:可以根据处理器和外设的特点设计出最适合的总线系统从而达到最佳的效果。 13. SCSI总线的中文名为小型计算机系统接口(Small Computer System Interface),它是 芯的信号线,最多可连接 7 个外设。 14. USB总线的中文名为通用串行接口,它是4芯的信号线,最多可连接127个外设。 15. I/O端口的编码方式有统一编址和端口独立编址。访问端口的方式有直接寻址和间接寻址。PC机的地址由16位构成,实际使用中其地址范围为000~3FFH。 16.在计算机中主要有两种寻址方式:端口独立编址和统一编址方式。在端口独立编址方式中,处理器使用专门的I/O指令。 17. 74LS688的主要功能是:8位数字比较器,把输入的8位数据P0-P7和预设的8位数据Q0-Q7进行比较。如果相等输d出0,不等输出1。 主要功能:把输入的8位数据P0-P7和预设的8位数据Q0-Q7进行比较,比较的结果有三种:大于、等于、小于。通过比较器进行地址译码时,只需把某一地址范围和预设的地址进行比较,如果两者相等,说明该地址即为接口地址,可以开始相应的操作。 18. 8086的内部结构从功能上分成总线接口单元BIU和执行单元EU两个单元。 19. 8086有20地址线,寻址空间1M,80286有24根地址线,寻址空间为 16M。 20. 8086/8088有两种工作模式,即最大模式、最小模式,它是由MNMX 决定的。

微机原理复习知识点总结

1 .所谓的接口其实就是两个部件或两个系统之间的交接部分(位于系统与外设间、用来协助完成数据传送和控制任务的逻辑电路)。 2.为了能够进行数据的可靠传输,接口应具备以下功能:数据缓冲及转换功能、 设备选择和寻址功能、联络功能、接收解释并执行CPU命令、中断管理功能、可编程功能、(错误检测功能)。 3.接口的基本任务是控制输入和输出。 4.接口中的信息通常有以下三种:数据信息、状态信息和控制信息。 5.接口中的设备选择功能是指: 6.接口中的数据缓冲功能是指:将传输的数据进行缓冲,从而对高速工作的CPU 与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。 7 .接口中的可编程功能是指:接口芯片可有多种工作方式,通过软件编程设置 接口工作方式。 8.计算机与外设之间的数据传送有以下几种基本方式:无条件传送方式(同步 传送)、程序查询传送(异步传送)、中断传送方式(异步传送)、DMA传送方式(异步传送)。 9.根据不同的数据传输模块和设备,总线的数据传输方式可分为无条件传输、 程序查询传送方式、中断传送方式、DMA方式。 10.总线根据其在计算机中的位置,可以分为以下类型:片内总线、内部总线、系统总线、局部总线、外部总线。 11.总线根据其用途和应用场合,可以分为以下类型:片内总线、片间总线、内 总线、外总线。ISA 总线属于内总线。 12 .面向处理器的总线的优点是:可以根据处理器和外设的特点设计出最适合 的总线系统从而达到最佳的效果。 13.SCSI 总线的中文名为小型计算机系统接口(Small Computer System Interface) ,它是 芯的信号线,最多可连接7 个外设。 14.USB 总线的中文名为通用串行接口,它是 4 芯的信号线,最多可连接127 个外设。15 .I/O 端口的编码方式有统一编址和端口独立编址。访问端口的 方式有直接寻址和间接寻址。PC机的地址由16 位构成,实际使用中其地址范围 为000~3FFH。 16.在计算机中主要有两种寻址方式:端口独立编址和统一编址方式。在端口独立编址方式中,处理器使用专门的I/O 指令。 17.74LS688的主要功能是:8 位数字比较器,把输入的8 位数据P0-P7 和预设的8 位数据Q0-Q7进行比较。如果相等输 d 出0,不等输出1。 主要功能:把输入的8 位数据P0-P7 和预设的8 位数据Q0-Q7进行比较,比较的结果有三种:大于、等于、小于。通过比较器进行地址译码时,只需把某一地址 范围和预设的地址进行比较,如果两者相等,说明该地址即为接口地址,可以开始相应的操作。 18.8086 的内部结构从功能上分成总线接口单元BIU和执行单元EU两个单元。19.8086 有20 地址线,寻址空间1M,80286有24根地址线,寻址空间为16M。20.8086/8088 有两种工作模式,即最大模式、最小模式,它是由MNMX决定的。21.在8086/8088 系统中,I/O 端口的地址采用端口独立编址方式,访问端口时 使用专门的 I/O 指令。

微机原理及接口技术期末复习资料重点归纳

微机重点总结 第一章 计算机中数的表示方法:真值、原码、反码(-127—+127)、补码(-128—+127)、BCD码,1000的原码为-0,补码为-8,反码为-7。 ASCII码:7位二进制编码,空格20,回车0D,换行0A,0-9(30-39),A-Z(41-5A),a-z(61-7A)。 模型机结构介绍 1、程序计数器PC:4位计数器,每次运行前先复位至0000,取出一条指令后PC自动加1,指向下一条指令; 2、存储地址寄存器MAR:接收来自PC的二进制数,作为地址码送入存储器; 3、可编程只读存储器PROM 4、指令寄存器IR:从PROM接收指令字,同时将指令字分别送到控制器CON和总线上,模型机指令字长为8位,高4位为操作码,低4位为地址码(操作数地址); 5、控制器CON:(1)每次运行前CON先发出CLR=1,使有关部件清零,此时PC=0000,IR=0000 0000;(2)CON 有一个同步时钟输出,发出脉冲信号CLK到各部件,使它们同步运行;(3)控制矩阵CM根据IR送来的指令发出12位控制字,CON=C P E P L M E R L I E I L A E A S U E U L B I O; 6、累加器A:能从总线接收数据,也能向总线送数据,其数据输出端能将数据送至ALU进行算数运算(双态,不受E门控制); 7、算数逻辑部件ALU:当S U=0时,A+B,当S U=1时,A-B; 8、寄存器B:将要与A相加或相减的数据暂存于此寄存器,它到ALU的输出也是双态的; 9、输出寄存器O:装入累加器A的结果; 10、二进制显示器D。 中央处理器CPU:PC、IR、CON、ALU、A、B;存储器:MAR、PROM;输入/输出系统:O、D。 执行指令过程:指令周期(机器周期)包括取指周期和执行周期,两者均为3个机器节拍(模型机),其中,取指周期的3个机器节拍分别为送地址节拍、读存储节拍和增量节拍。 控制器:环形计数器(RC)、指令译码器(ID)、控制矩阵(CM)、其他控制电路。 微型计算机硬件基本结构:算术逻辑单元ALU、控制器、存储器、输入/输出设备。 微型机工作原理:存储程序,按地址顺序执行。 第二章 微处理器基本结构和功能: 1、内部寄存器阵列(通用寄存器和专用寄存器); 2、算数逻辑运算单元; 3、控制器(指令寄存器、指令译码器和各种定时与控制 信号产生电路); 4、现代微处理器中还集成了浮点运算部件及高速缓冲寄 存器cache。 8086/8088微处理器结构: 执行部件EU的组成: 1、ALU(算术逻辑单元); 2、寄存器组: (1)通用寄存器:4个16位通用寄存器(AX、BX、CX、DX)或8个8位寄存器(AL、AH、BL、BH、CL、CH、DL、DH),其中AX为累加器,BX为基址寄存器,CX为计数寄 存器,DX为数据寄存器; (2)专用寄存器:两个16位指针寄存器SP和BP,两个 16位变址寄存器SI和DI,其中,SP是堆栈指针寄存器, 由它和堆栈段寄存器SS一起来确定堆栈在内存中的位 置,BP是基址指针寄存器,通常用于存放基地址,SI是 原变址寄存器,DI是目的变址寄存器,都用于指令变址寻 址方式; (3)标志寄存器FR :为16位寄存器,其中7位未使用, 使用的9个标志位可分为两类:状态标志(CF、PF、AF、8086/8088 CPU 总线接口单 元BIU(完成 取指令和存 取数据) 执行单元EU (负责分析 指令和执行 指令) 段寄存器(CS、SS、DS、ES) 指令指针寄存器IP 地址加法器 指令队列 内部控制逻辑 输入/输出控制电路 算术逻辑单元ALU 寄存器组 标志寄存器FR 暂存器 AX BX CX DX 通用寄存器 专用寄存器

相关文档