文档库 最新最全的文档下载
当前位置:文档库 › DSP应用技术课程设计指导书(终稿)

DSP应用技术课程设计指导书(终稿)

DSP应用技术课程设计指导书(终稿)
DSP应用技术课程设计指导书(终稿)

《DSP应用技术课程设计》指导书

金陵科技学院信息技术学院

2011年12月

《DSP应用技术课程设计》指导书

1.课程设计应达到的目的

本课程是与“DSP技术与应用”课程配套的课程设计,要求学生通过高级语言或汇编语言编程实现数字滤波器、数字信号发生器、FFT算法功能。通过课程设计,使学生加深对DSP芯片TMS320C54x的结构、工作原理的理解,熟悉常用算法的原理,获得DSP应用技术的实际训练,掌握设计DSP基本系统的方法。

2.课程设计题目及要求

本课提供了三个选题,学生可任选一个进行设计。

(1)数字滤波器的设计

在数字信号处理中,滤波占有极其重要的地位。数字滤波是语音处理、图像处理、模式识别、频谱分析等应用中的基本处理算法。用DSP芯片实现数字滤波除了具有稳定性好、精确度高、不受环境影响等优点外,还具有灵活性好等特点。数字滤波器是DSP的基本应用,分为有限冲激响应滤波器FIR和无限冲激响应滤波器IIR。本课题要求用C语言或汇编语言设计出FIR与IIR滤波器并进行仿真,滤波器参数自定。

(2)数字波形发生器

数字波形发生器是利用DSP芯片,通过软件编程和D/A转换来产生所需要的信号波形的一种方法。在通信、仪器和控制等领域的信号处理系统中,经常会用到各种数字波形发生器。本课题要求用C语言或汇编语言设计出一个数字波形发生器,要求能产生正弦波、余弦波、方波、三角波,信号频率可调。以余弦波为例,一般产生余弦波的方法有两种:

查表法:此种方法用于对精度要求不是很高的场合。如果要求精度高,所需要的表格就很大,相应的存储器容量也要很大。

泰勒级数展开法:这是一种更为有效的方法。与查表法相比,需要的存储单元

很少,而且精度比较高。

在高等数学中用泰勒级数计算一个角度的余弦值的表达式前四项为:

!8!6!4!21)cos(8642x

x x x x +-+-=

)8

71(!6!

4!21)cos(2642?--+-=x x

x x x )]871(651[!4!21)cos(2242?-?-+-=x

x

x x x

)]}871(651[431{!21)cos(2

22

2

?-?-?-+-=x x

x x x

由上面的递归公式求得:

})2cos{(})1cos{()cos(2)cos(x n x n x nx ---=

它分两步产生正弦或余弦波。第一步估计)cos(nx 的值,第二步使用n 控制的乘法和减法运算产生信号本身。假定延时的x )1(cos -n (和x ))2cos((-n 是预先计算好的,并存储在存储空间里。本设计中首先输入的x 值为5,并以此循环下去计算256个余选值。

(3)FFT 算法的实现

离散傅立叶变换DFT 的定义为:将时域的采样变换成频域的周期性离散函数,频域的采样也可以变换成时域的周期性离散函数,这样的变换称为离散傅立叶变换,简称DFT 。

FFT 是DFT 的一种快速算法,将DFT 的N 2步运算减少为2(2)log N N 步,极大的提高了运算的速度。N j N e W /2π-=,称为蝶形因子式旋转因子,FFT 就是利用了

旋转因子的对称性和周期性来减少运算量的。

FFT 算法将长序列的DFT 分解为短序列的DFT 。N 点的DFT 先分解为两个N/2点的DFT ,每个N/2点的DFT 又分解为两个N/4点的DFT 等等,最小变换的点数即基数,基数为2的FFT 算法的最小变换是2点DFT 。本课题要求用汇编语言实现FFT 算法,要求能计算输入的信号的频谱并进行仿真显示。

一般而言,FFT 算法分为时间抽选(DIT)FFT 和频率抽选(DIF)FFT 两大类。时间抽取FFT 算法的特点是每一级处理都是在时域里把输入序列依次按奇/偶一分为二分解成较短的序列;频率抽取FFT 算法的特点是在频域里把序列依次按奇/偶一分为二分解成较短的序列来计算。

DIT 和DIF 两种FFT 算法的区别是旋转因子k

N W 出现的位置不同,DIT FFT 中旋转因子k N W 在输入端,DIF FFT 中旋转因子k N W 在输出端,除此之外,两种算法是一样的。

时间抽取FFT 是将N 点输入序列按照偶数和奇数分解为偶序列和奇序列两个序列:

偶序列:x(0),x(2),x(4),……,x(N-2)

奇序列:x(1),x(3),x(5),……,x(N-1)

因此,x(n)的N 点FFT 可表示为:

)()()12()2()(12/0)12(12/02k Z W k Y W n x W

n x k X k N N n k n N N n nk N +=++=∑∑-=+-=

上式中,Y(k),Z(k)分别是一个N/2点的DFT 。以同样方式进一步抽取,就可以得到N/4点的DFT ,重复这个抽取过程就可以使N 点的DFT 用一组2点的DFT 来计算。在基数为2的FFT 中,设N=2M ,则总共有M 级运算,每级有N/2个2点DFT 蝶形运算,因此,N 点FFT 共有(N/2)N 2log 个蝶形运算。

三、实训设备和环境

PC机、matlab软件、DSP实验箱

四、实验步骤及内容

1.数字滤波器的设计与仿真(其中的参数均为参考数据,应相应修改)

(1)点击MATLAB的Start按钮,选择其中的Toolboxs\Filter Design & Analysis Tool,出现如图1所示的FDTALL窗口。根据滤波要求设置滤波器类型、通带截止频率等相关参数的设置。指定完设计参数后点击“Design Filter”设计滤波器,生成滤波器系数。

图1 FDATOOL窗口

(2)在该窗口中选择滤波器类型、阶数、采样频率、纹波系数、衰减倍数等各类参数后,点击窗口下部的Design Filter按钮,即可自动进行滤波器设计,设计结果在窗口的左上部分有说明,如图1表示,当前设计的是一个3级(即4阶)的IIR 滤波器,滤波器结构为直接II型。

(3)滤波器设计完成后,首先要将滤波器系数送至MATLAB中进行验证,经MATLAB 仿真验证表明能实现预期滤波效果后,再将滤波器系数送往CCS实际运行。

(4)将FDATOOL产生系数送往MATLAB的WORKSPACE保存,以便MATLAB编程时调用这些系数进行仿真,验证滤波效果。点击指定菜单,出现如图2所示界面。该界面表明要将IIR的分子、分母系数分别保存为名字为B、A行向量。

图2 将系数输出至MATLAB的WORKSPACE

(5)编写MATLAB的M文件,用来实现以下功能:

a.产生待滤波的数据,通常应至少包含两个频率;

b.验证FDATOOL产生的滤波器系数是否正常;

c.将待滤波数据写入指定的数据文件以供CCS调用,本指导书以iir_input.dat为数据文件名,建议将该文件直接保存入CCS所在文件夹以便程序调用。

以一个包含500Hz、1200 Hz、1500 Hz三个频率的信号作为待滤波数据为例,设三个频率在信号中所占的幅度不同,则运行编制的M文件后,应能产生图3~图6的效果。图4是待滤波信号的频谱,该图表明待滤信号中包含三个频率的信号(提示:只需观察左半边的三个频率)。图5是滤波后的信号频谱,该图表明原信号中高于1000Hz的两个信号的幅度得到了明显的衰减。

图3 待滤波信号的时域波形

图4 待滤波信号的时域波形

图5 滤波后信号的时域波形

(6)点击指定按钮,出现如图7所示窗口。该窗口用来将FDATOOL产生的系数以C 语言头文件的形式直接送往CCS。图7显示的信息当前所有滤波器系数是以16位有

符号数的形式保存的。点击下部的Generate按钮,弹出的窗口为所保存的头文件命

名并保存(默认文件名为fdacoef.h)。保存之后将自动打开CCS软件,如图8所示。

图7 将滤波器系数送往CCS运行

图8 自动打开CCS后的界面

(7)打开CCS后,即可直接编写程序,在程序中调用传送来的系数即可。如果是用

C语言编程,则该系数头文件直接可用;如果是用汇编语言编程,则该文件中的数据需作适当修改才可以使用。由于图8中显示分子、分母系数各为4个,因此可以手工在汇编程序中用符号来表示这些数据。如 b1 .set 1325即可用b1这个符号代表1325这个系数。为防止溢出,本指导书建议将所有的系数都除以8。如图8中系数10602/8=1325。

(8)在CCS中建立工程,并编写源文件,源文件中可以伪指令 .copy “iir_input.dat”将待滤波数据包含到程序中,并用b0~b3分别代表分子系数,用a1~a3分别代表分母系数(注意a0=1)。

(9)编译程序且无语法错误后,即可打开*.OUT文件准备运行并仿真。

(10)设程序中有一行指令为 inputdata .copy “iir_input.dat”,则将待滤波数据的首地址命名为inputdata,点击View/Graph/Time/Freqency,如图9所示。

图9 用CCS查看波形设置窗口

(11)点击图9的OK按钮后,出现如图10所示波形,将其与图3比较,正是由MATLAB 编程产生的256个待滤波数据。

图10 用CCS查看待滤波信号时域信号

(12)修改图9的设置,如图11所示,即可查看待滤波信号的频谱,如图12所示,比较该图,可以发现与MATLAB仿真的绘图结果图3一致。

图11 修改参数准备查看信号频谱

图12用CCS查看待滤波信号频谱

(13)运行程序,用同样的方法观察滤波后信号的时域信号及其频谱,并将所得图

形与MATLAB仿真结果作比较,可以验证在CCS中所编程序实现了预期滤波功能。

图13用CCS查看滤波后信号时域信号

图14用CCS查看滤波后信号频谱

2.数字波形发生器与FFT算法的设计仿真流程,可参照以上步骤完成。

3.硬件仿真基本步骤

dsp课程设计正弦信发生器的设计

d s p课程设计正弦信发 生器的设计 标准化管理处编码[BBX968T-XBB8968-NNJ668-MM9N]

太原理工大学 DSP课程设计: 正弦信号发生器的设计 学号: 班级: 姓名: 指导教师: 一、设计目的 1、通过实验掌握DSP的软件开发过程 2、学会运用汇编语言进行程序设计 3、学会用CCS仿真模拟DSP芯片,通过CCS软件平台上应用C54X汇编语言来实现正弦信号发生装置。 二、设计原理 三、本实验产生正弦波的方法是泰勒级数展开法。泰勒级数展开法需要的单元少,具有稳定性好,算法简单,易于编程等优点,而且展开的级数越多,失真度就越小。求一个角度的正弦值取泰勒级数的前5项,得近似计算式: 四、总体方案设计

本实验是基于CCS开发环境的。CCS是TI公司推出的为开发TMS320系列DSP软件的集成开发环境,是目前使用最为广泛的DSP开发软件之一。它提供了环境配置、源文件编译、编译连接、程序调试、跟踪分析等环节,并把软、硬件开发工具集成在一起,使程序的编写、汇编、程序的软硬件仿真和调试等开发工作在统一的环境中进行,从而加速软件开发进程。通过CCS软件平台上应用C54X汇编语言来实现正弦信号发生装置。 总体思想是:正弦波的波形可以看作由无数点组成,这些点与x轴的每一个角度值相对应,可以利用DSP处理器处理大量重复计算的优势来计算x轴每一点对应的y的值(在x轴取N个点进行逼近)。整个系统软件由主程序和基于泰勒展开法的SIN子程序组成,相应的软件流程图如图。 五、设计内容 1、设置 在Family下选择C55xx,将看到所有C55xx的仿真驱动,包括软件仿真和硬件仿真; 在Platform下选择Simulator,在Available Factory Boards中只显示软件仿真驱动,选中相应的驱动; 双击C55xx Rev4.0 CPU Functional Simulator,可以在My System下看到所加入的驱动; 点击Save & Quit,将保存设置退出Setup CCStudio v3.1并启动运行CCStudio。 2、编写汇编源程序sin。 3.、建立汇编源程序

DSP课程设计总结报告

课程设计总结报告课程名称DSP控制器及其应用 设计题目万年历设计 业专电子信息工程 班级 姓名 学号

指导教师 报告成绩 信息工程学院 年六月十三日二〇一四 录目 言前 (3) 设计要求第一章4.....................................................................................基本要求1.14.....................................................................................

系统的组成和工作原理第二章5............................................................. 芯片的工作原理VC5509APGE2.1DSPTMS3205.............................. 液晶显示器的工作原理2.2LCD16026..............................................主电路图及程序流程图第三章.. (7) 主电路图3.17...................................................................................... 程序总流程图3.27.............................................................................. 程序分块流程图3.38..........................................................................软件程序设计第四章9.............................................................................

dsp课程设计报告(2)分析

华北水利水电大学North China University of Water Resources and Electric Power DSP课程设计 题目: FIR数字低通滤波器 学院信息工程学院 专业电子信息工程 姓名 学号 指导教师

摘要 (1) 一. 绪论 (1) 1.1设计背景 (1) 1.2设计方法分析 (1) 二.FIR滤波器设计过程 (2) 2.1 FIR滤波器原理 (2) 2.2 FIR滤波器的实现方法 (3) 2.3 FIR滤波器的MATLAB实现 (4) 2.4 设计流程图 (6) 三.MATLAB和 CCS操作步骤及仿真结果 (7) 3.1 matlab中的.M文件的编写 (7) 3.2 工程文件的建立 (12) 3.3 仿真结果及分析 (12) 四.心得与总结 (12)

摘要 当前,数字信号处理技术受到了人们的广泛关注,其理论及算法随着计算机技术和微电子技术的发展得到了飞速地发展,并被广泛应用于语音和图象处理、数字通信、谱分析、模式识别和自动控制等领域。数字滤波器是数字信号处理中最重要的组成部分之一,几乎出现在所有的数字信号处理系统中。设计中通过MATLAB环境中图形化的方式建立数字信号处理的模型进行DSP的设计和仿真验证,将设计的图形文件.mdl直接转换成C语言程序在CCS中运行。利用MATLAB 软件开发产品加速了开发周期,比直接在CCs中编程方便快捷了很多,对于任何复杂功能的DSP系统,只需要进行少量的添加和修改就能完成功能正确的C语言程序设计。 一. 绪论 1.1设计背景 一个实际的应用系统中,由于设备或者是外界环境的原因,总存在各种干扰,使信号中混入噪声,譬如音频信号中高频成分的噪声使得音乐听起来刺耳,失去了原有悦耳的音质。为了提高信号质量,可以对信号进行滤波,从噪声中提取信号,即对一个具有噪声和信号的混合源进行采样,然后经过一个数字滤波器,滤除噪声,提取有用信号。DSP(数字信号处理器)与一般的微处理器相比有很大的区别,它所特有的系统结构、指令集合、数据流程方式为解决复杂的数字信号处理问题提供了便利,本文选用TMS320C54X作为DSP处理芯片,通过对其编程来实现FIR滤波器。对数字滤波器而言,从实现方法上,有FIR滤波器和无限冲激响应(IIR)滤波器之分。由于FIR滤波器只有零点,因此这一类系统不像IIR系统那样易取得比较好的通带与阻带衰减特性。但是FIR系统有自己突出的优点:①系统总是稳定的;②易实现线性相位;③允许设计多通带(阻带)滤波器。其中后两项是IIR系统不易实现的。 1.2设计方法分析 FIR滤波器的设计方法分析 数字滤波器依据冲激响应的宽度划分为有限冲激响应(FIR)滤波器和无限冲激响应滤波(IIR)。FIR 滤波器是有限长单位冲激响应滤波器,在结构上是非递归型的,有限冲激响应滤波器(FIR),具有以下的优点:(1)可以在幅度特性随意设计的同时,保证精确、严格的线性相位;(2)由于FIR滤波器的单位脉冲响应h(n)是有限长序列,因此F I R 滤波器没有不稳定的问题;(3)由于FIR 滤

DSP课程设计报告书

DSP课程设计 计算机与信息工程学院通信工程产业班

李盛 2014221119300022 一、基本DSP硬件系统设计 硬件任务设计概述 要求: 1、基本DSP硬件系统以TMS320C54x系列为核心处理器,包括最小系统、存 储器扩展、显示器、键盘、AD、DA等电路模块; 2、硬件设计画出主要芯片及电路模块之间的连接即可,重点考查电路模块方 案设计与系统地址分配; 3、设计方案以电路示意图为主,辅以必要的文字说明。 总体方案设计 本次硬件电路大体如下 TMS320C54x

模块电路原理图设计 1,电源模块 C54X数字信号处理器电源包括内核电源和外部接口电源,其外部接口电源为3.3V,内部则根据型号不同而采用了不同的电压。由于C54X处理器大多应用于低功耗场合,因此电源电路的设计需要注意电源的转换效率和电路的复杂程度,而高效率的DC-DC转换电路就十分适合这种应用。 TPS54110能够提供1.5A的连续电流输出,其输出电压可调,低电压输出范围覆盖0.9~3.3V,能够较好地满足C54X处理器的供电要求,具体内容如下图: 2,时钟电路模块

任何工作都按时间顺序。用于产生时间的电路就是时钟电路。实时时钟电路DS1302是一种具有涓细电流充电能力的电路,主要特点是采用串行数据传输,可为掉电保护电源提供可编程的充电功能,并且可以关闭充电功能。采用普通32.768KHz晶振。 3,JTAG仿真模块 JTAG仿真器 4,复位电路模块 在系统上电过程中,如果电源电压还没有不稳定,这时DSP进入工作状态可能造成不可预知的后果,甚至造成硬件的损坏,因此有必要在系统中加入上电复位电路,上电复位电路的作用可以保证上电可靠,并在需要时实现手工复位。

DSP课程设计-FIR高通滤波器设计

DSP课程设计-FIR高通滤波器设计 FIR 高通滤波器设计 南京师范大学物科院 从实现方法方面考虑,将滤波器分为两种,一种是IIR 滤波器,另一种是FIR 滤波器。 FIRDF 的最大优点是可以实现线性相位滤波。而IIRDF 主要对幅频特性进行逼近,相频特性会存在不同程度的非线性。我们知道,无失真传输与滤波处理的条件是,在信号的 有效频谱范围内系统幅频响应应为常数,相频响应为频率的线性函数。另外,FIR 是全零 点滤波器,硬件和软件实现结构简单,不用考虑稳定性问题。所以,FIRDF 是一种很重要 的滤波器,在数字信号处理领域得到广泛应用。 FIRDF 设计方法主要分为两类:第一类是基于逼近理想滤波器特性的方法,包括窗函 数法、频率采样法和等波纹最佳逼近法;第二类是最优设计法。其中窗函数计法的基本思 想是用FIRDF 逼近希望的滤波特性。本次设计主要采用窗函数设计法,对理想滤波器进行逼近,从而实现高通滤波器的设计。 在MATLAB 软件中,有一系列函数用于设计滤波器,应用时十分方便。因此,在本次 设计中,滤波器的设计主要采用MATLAB 软件,编写适当的程序,得到滤波器的单位脉冲 响应。 本设计对滤波器的硬件仿真主要使用CCS 软件,通过对滤波器的硬件仿真,可以较为真实的看出滤波器的滤波效果。 关键字:高通、FIRDF 、线性相位、Hanning 窗、MATLAB 、CCS 1. 设计目标 产生一个多频信号,设计一个高通滤波器消除其中的低频成分,通过CCS 的graph view波形和频谱显示,并和MATLAB 计算结果比较 2. 设计原理 2.1 数字滤波器 数字滤波器(digital filter)是由数字乘法器、加法器和延时单元组成的一种装置。 其功能是对输入离散信号的数字代码进行运算处理,以达到改变信号频谱的目的。由于电 子计算机技术和大规模集成电路的发展,数字滤波器已可用计算机软件实现,也可用大规 模集成数字硬件实时实现。数字滤波器广泛用于数字信号处理中,如电视、VCD 、音响等。

dsp数字信号处理课程设计报告(精)

淮阴工学院 《DSP技术与应用》课程设计报告 选题名称:基于TMS320C54DSP的数字电话系统设计系(院):计算机工程学院 专业:计算机工程系(嵌入式系统软件设计方向) 班级:计算机1073 姓名:王翔学号: 1071306121 指导教师:马岱,常波 学年学期: 2009 ~ 2010 学年第 2 学期 2010 年 6 月 12 日 设计任务书 课题名称基于TMS320C54xDSP的数字电话系统设计 设计 1. 理解DSP TMS320C54x和

目的TLV1571的工作原理; 2. 理解DSP应用系统开发的基本 思路及方法; 3. 练习使用汇编语言中循环、分 支等知识编写应用程序的基本步 骤; 4. 学习软件开发过程及资料收集 与整理,学会撰写课程设计报 告; 5. 学会对所学知识进行总结 与提高; 实验环境1.Windows 2000以上操作系统;2.CSS集成开发环境; 任务要求1. 利用课余时间去图书馆或上网查阅课题相关资料,深入理解课题含义及设计要求,注意材料收集与整理; 2. 在第14周末之前完成预设计,并请指导教师审查。通过后方可进行下一步工作; 3. 按指导书要求设计软件,实现设计的功能,并显示正确的结

果; 4. 要求形成稳定的程序软件,可 以运行,方可申请参加答辩; 工作进度计划 序号起止日期工作内容 12010.6.6~2010.6.7在预设计的基础上,进一步查阅资料,完成硬件电路设计。 22010.6.8~2010.6.8编写软件代码, 调试与完善。 32010.6.8~2010.6.9测试程序,优化代码,增强功能,撰写课程设计报告。 42010.6.10~2010.6.10提交软件代码、硬件电路成果和设计报告,参加答辩。 指导教师(签章): 年月日

DSP课程设计 (3)

深圳大学考试答题纸 (以论文、报告等形式考核专用) 二○一四~二○一五学年度第1 学期 课程编号 课程 名称 单片机/ARM /DSP技术实践 主讲 教师 评 分 学号姓名 专业年级 题 目: 基于DSP2812的课程设计

一、实验要求 由外接的信号发生器产生一正弦信号(电压范围:0~3V),通过DSP的AD功能对此正弦信号进行采集,通过DSP的SCI功能与PC机之间进行通信,把所采集的AD信号发送至PC机端,在超级终端上进行实时显示。 二、实验原理 2.1 ADC概述 ADC,即模/数转换器,将模拟量转换成数字量,提供给控制器使用。TMS320F2812片上有一个12位分辨率、具有流水线结构的模/数转换器,其机构框图如图1所示。其前端为2个8选1多路切换器和2路同时采样/保持器,构成16个模拟输入通道,模拟通道的切换由硬件自动控制,并将各模拟通道的转换结果顺序存入16个结果寄存器中。 图1 ADC机构框图 2.2 ADC模块特点 (1)带2个8选1多路切换器和双采样/保持器的12位的ADC,共有16个模拟输入通道; (2)模拟量输入范围:0.0V-3.0V;

(3)转换率:在25MHZ的ADC时钟下为80ns; (4)转换结果存储在16个结果存储器中; (5)转换结果=4095*(输入的模拟信号-ADCLO)/3; (6)多种A/D触发方式:软件启动、EVA和EVB; (7)灵活中断方式:可以在每次转换结束或每隔一次转换结束触发中断; 3.AD C转换步骤 (1)初始化DSP系统; (2)设置PIE中断矢量表; (3)初始化ADC模块; (4)将ADC中断的入口地址装入PIE中断矢量表中,开中断; (5)软件启动ADC转换; (6)等待ADC中断; (7)在ADC中断中读取ADC转换结果,软件启动下一次ADC中断。 三、实验实现 3.1硬件方案设计 本实验以TMS320F2812为核心控制部件,利用软件编程,通过ADC模块对试验箱上的信号发生器发出的正弦信号进行采集,由于试验箱上的信号发生器只能调节到2V,所以此次实验只针对2V的正弦信号,再通过串口线与PC机连接,将采集转换的数字信号传送到PC机端的串口助手,并还原成采集时的电压值。硬件框架图如图2所示。本次ADC采用SEED-DEC2812的AD接口的ADCINA6通道。 图2 硬件框架图

DSP课程设计

DSP课程设计 DSP原理及应用课程设计一、设计题目——正弦波信号发生器 二、设计目的 1、掌握用汇编语言编写输出正弦波信号的程序 2、掌握正弦波信号的 DSP 实现原理和 C54X 编程技巧 3、进一步加深对CCS 的认识 4、能通过 CCS 的图形显示工具观察正弦信号波形三、实验设备 PC 兼容机一台,操作系统为 WindowsXP,安装Code Composer Studio 3.1软件。 四、设计原理 在通信、仪器和工业控制等领域的信号处理系统中常常会用到信号发生器来产生正弦波! 产生正弦波的方法一是查表法,二是泰勒级数展开法!查表法主要用于对精度要求不很高的场合,而泰勒级数展开法是一种比查表法更为有效的方法,它能精确地计算出一个角度的正弦和余弦值,且只需要较少的存储空间。本实验将利用泰勒级数展开法利用计算一个角度的正弦值和余弦值程序可实现正弦波。 (1)产生正弦波的算法:在高等数学中,正弦函数和余弦函数可以展开成泰勒级数,其表达式为: 3579xxxxsin(x),x,,,,,... 3!5!7!9! 2468xxxx cos(x),1,,,,,...2!4!6!8! 若要计算一个角度的正弦和余弦值,可取泰勒级数的前五项进行近似计算。 3579xxxxx,x,,,,,sin()...3!5!7!9! 2222xxxx(1(1(1(1)))),x,,,,,,,,23456789 2468xxxx cos(x),1,,,,,... 2!4!6!8!

2222xxxx,,,,, 1(1(1(1))) ,,,2345678 由这两个式子可推导出递推公式,即 sin(nx),2cos(x)sin[(n,1)x],sin[(n,2)x] cos(nx),2cos(x)sin[(n,1)x],cos[(n,2)x] 由递推公式可以看出,在计算正弦和余弦值时,不仅需要已知 ,而且还需要、和。 cos(x)sin(n,1)xsin(n,2)xcos(n,2)x (2)正弦波的实现 1、计算一个角度的正弦值 利用泰勒级数的展开式,可计算一个角度x的正弦值,并采用子程序的调用方式。在调用前先在数据存储器d_xs单元中存放x的弧度值,计算结果存放在 d_sinx单元中。 实现计算一个角度的正弦值的程序片段如下: sinx: .def d_xs,d_sinx .data table_s .word 01C7H ;C1=1/(8*9) .word 030BH ;C2=1/(6*7) .word 0666H ;C3=1/(4*5) .word 1556H ;C4=1/(2*3) d_coef_s .usect "coef_s",4 d_xs .usect "sin_vars",1 d_squr_xs .usect "sin_vars",1 d_temp_s .usect "sin_vars",1 d_sinx .usect "sin_vars",1 d_l_s .usect "sin_vars",1

dsp课程设计实验报告

DSP 课程设计实验 一、语音信号的频谱分析: 要求首先画出语音信号的时域波形,然后对语音信号进行频谱分析。在MATLAB 中,可以利用函数fft 对信号进行快速傅立叶变换,得到信号的频谱特性,从而加深对频谱特性的理解。 其程序为: >> [y,fs,bits]=wavread('I:\',[1024 5120]); >> sound(y,fs,bits); >> Y=fft(y,4096); >> subplot(221);plot(y);title('原始信号波形'); | >> subplot(212);plot(abs(Y));title('原始信号频谱'); 程序运行结果为: 二、设计数字滤波器和画出频率响应: 根据语音信号的特点给出有关滤波器的性能指标: 低通滤波器性能指标,p f =1000Hz ,c f =1200Hz ,s A =100dB ,p A =1dB ; 高通滤波器性能指标,c f =4800Hz ,p f =5000Hz ,s A =100dB ,p A =1dB ; 带通滤波器性能指标,1p f =1200Hz ,2p f =3000Hz ,1c f =1000Hz ,2c f =3200Hz ,s A =100dB , p A =1dB ;

】 要求学生首先用窗函数法设计上面要求的三种滤波器,在MATLAB中,可以利用函数firl 设计FIR滤波器;然后再用双线性变换法设计上面要求的三种滤波器,在MATLAB中,可以利用函数butte、cheby1和ellip设计IIR滤波器;最后,利用MATLAB中的函数freqz画出各种滤波器的频率响应,这里以低通滤波器为例来说明设计过程。 低通: 用窗函数法设计的低通滤波器的程序如下: >> fp=1000;fc=1200;As=100;Ap=1;fs=22050; >> wc=2*fc/fs;wp=2*fp/fs; >> N=ceil(/*(wc-wp)/2))+1; >> beta=*; >> Win=Kaiser(N+1,beta); 、 >>b=firl(N,wc,Win); >>freqz(b,1,512,fs); 程序运行结果: 这里选用凯泽窗设计,滤波器的幅度和相位响应满足设计指标,但滤波器长度(N=708)太长,实现起来很困难,主要原因是滤波器指标太苛刻,因此,一般不用窗函数法设计这种类型的滤波器。 用双线性变换法设计的低通滤波器的程序如下: >> fp=1000;fc=1200;As=100;Ap=1;fs=22050; >> wc=2*fc/fs;wp=2*fp/fs; 》 >> [n,wn]=ellipord(wp,wc,Ap,As); >> [b,a]=ellip(n,Ap,As,wn); >> freqz(b,a,512,fs); ^

DSP课程设计题目

《DSP原理及应用课程设计题目》 1、基于TMS320VC5402的DSP最小系统设计 要求: (1)绘制系统框图(VISIO); (2)包括电源设计、复位电路设计、时钟电路设计、存储器设计、JTAG接口设计等,用Protel软件绘制原理图和PCB图; (3)编写测试程序; (4)从理论上分析,设计的系统要满足基本的信号处理要求; (5)参考文献、论文格式规范。 2、基于TMS320VC5402的频谱分析系统设计(可作为毕业设计) 要求: (1)系统设计中,C5402完成数据处理,AT89S52单片机完成控制和显示,绘制出系统框图(VISIO); (2)包括电源设计、复位电路设计、时钟电路设计、A/D转换设计、电平转换设计、JTAG接口设计等,用Protel软件绘制原理图和PCB图; (3)给出程序流程图,设计频谱分析系统软件(C5402的数据处理软件、单片机的控制及显示软件); (4)通过对系统的全面分析得出设计结论(被处理信号的频率范围、采用的信号处理算法等); (5)参考文献,论文格式规范。

3、基于TMS320VC5402的FIR数字滤波器的设计 要求: (1)绘制系统框图(VISIO); (2)包括电源设计、复位电路设计、时钟电路设计、存储器设计、A/D转换设计、JTAG接口设计等,用Protel软件绘制原理图和PCB图; (3)给出所设计的FIR低通滤波器的技术指标,用MATLAB求解滤波器的参数并仿真; (4)给出程序流程图,编写程序,在CCS中完成仿真; (5)参考文献、论文格式规范。 4、基于TMS320VC5402的IIR数字滤波器的设计 要求: (1)绘制系统框图(VISIO); (2)包括电源设计、复位电路设计、时钟电路设计、存储器设计、A/D转换设计、JTAG接口设计等,用Protel软件绘制原理图和PCB图; (3)给出所设计的IIR滤波器的技术指标,用MATLAB求解滤波器的参数并仿真; (4)给出程序流程图,编写程序,在CCS中完成仿真; (5)参考文献、论文格式规范。

dsp课程设计实验报告总结

DSP课程设计总结(2013-2014学年第2学期) 题目: 专业班级:电子1103 学生姓名:万蒙 学号:11052304 指导教师: 设计成绩: 2014 年6 月

目录 一设计目的----------------------------------------------------------------------3 二系统分析----------------------------------------------------------------------3 三硬件设计 3.1 硬件总体结构-----------------------------------------------------------3 3.2 DSP模块设计-----------------------------------------------------------4 3.3 电源模块设计----------------------------------------------------------4 3.4 时钟模块设计----------------------------------------------------------5 3.5 存储器模块设计--------------------------------------------------------6 3.6 复位模块设计----------------------------------------------------------6 3.7 JTAG模块设计--------------------------------------------------------7 四软件设计 4.1 软件总体流程-----------------------------------------------------7 4.2 核心模块及实现代码---------------------------------------8 五课程设计总结-----------------------------------------------------14

DSP录音机设计课程设计

目录 1设计原理及内容 (1) 1.1语音编码原理 (1) 1.2设计内容 (1) 1.2.1 基本部分 (1) 1.2.2 扩展部分 (1) 2设计资源介绍 (2) 2.1多通道缓冲串行口MCBSP...................................................... .2 2.1.1 工作原理 (2) 2.1.2 相关头文件 (2) 2.2 TLC320AD50 CODEC编码译码器 (2) 2.3 存储器 (3) 2.4压扩硬件 (4) 2.5 麦克风和耳机接口 (5) 3 设计思想 (5) 3.1实验方案 (5) 4 .程序设计 (6) 4.1 程序流程图 (6) 4.2各个分块程序设计 (7) 5.程序清单 (9) 6 操作步骤和结果 (19) 7 参考文献 (20)

1.设计原理与实验内容 1.1语音编码原理: (1)概念:语音编码一般分为两类:一类是波形编码,一类是被称为“声码器技术”的编码。PCM编码即脉冲编码调制。波形编码的最简单形式就是脉冲编码调制(Pulse code modulation),这种方式将语音变换成与其幅度成正比的二进制序列,而二进制数值往往采用脉冲表示,并用脉冲对采样幅度进行编码,所以叫做脉冲编码调制。脉冲编码调制没有考虑语音的性质,所以信号没有得到压缩。 (2)量化:脉冲编码调制用同等的量化级数进行量化,即采用均匀量化,而均匀量化是基本的量化方式。但是均匀量化有缺点,在信号动态范围较大而方差较国际上有两种非均匀量化的方法:A律和μ律,μ律是最常用的一种。在美国,7位μ律是长途电话质量的标准。而我国采用的是A律压缩,而且有标准的(3)DPCM&ADPCM: 降低传输比特率的方法之一是减少编码的信息量,这要消除语音信号中的冗余度。相邻的语音样本之间存在明显的相关性,因此对相邻样本间的差信号进行编码,便可使信息量得到压缩。因为差分信号比原语音信号的动态范围和平均能量都小。这种编码叫Differential PCM,简称DPCM,即差分脉冲编码调制。 1.2 设计内容: 1.2.1基本部分: (1)使用DSP实现语音压缩和解压缩的基本算法,算法类型自定,例如可以采用G.711、G.729等语音压缩算法。 (2)采用A/D转换器从MIC输入口实时采集语音信号,进行压缩后存储到DSP的片内和片外RAM 存储器中,存储时间不小于10秒。 (3)存储器存满之后,使用DSP进行实时解压缩,并从SPEAKER输出口进行回放输出。(4)使用指示灯对语音存储和回放过程进行指示。 1.2.2发挥部分: 使用多种算法进行语音的压缩、存储和解压缩,比较它们之间的优缺点。 2. 设计资源介绍 2.1多通道缓冲串行口MCBSP 2.1.1工作原理 C5402 具有2 个高速的全双工同步串行口,可用来与系统中的其它C54x 器

DSP课程设计报告讲解

JIU JIANG UNIVERSITY DSP应用课程设计报告 题目利用按键任意输入一个数值控制的转动角度 院系电子工程学院 专业电子信息工程 姓名 班级 1211 学号 35 日期 2015.5.22 - I -

内容提要 步进电机作为一种电脉冲—角位移的转换元件,由于具有价格低廉、易于控制、无积累误差和计算机接口方便等优点,在机械、仪表、工业控制等领域中获得了广泛的应用。通过DSP 对步进电机的控制可以实现系统实时、精确、高效、安全的设计要求,从而实现了自动化生产过程。作为重要部件的DSP是否实现控制要求是应用系统能否可靠工作的关键。 许多研究机构和电机生产厂家对于用单片机和用功率器件来设计步进电机驱动系统作了大量的研究,如把MCS-51系列的8031单片机、美国Microchip公司的PIC系列的PIC16C5X、各类PLC和VMOS管等功率器件作为控制系统都是比较成熟的。这些方面的资料和经验对于将更高速的DSP器件用在驱动系统上都是很有帮助的。现在流行的方法是将一系列外围设备如数模转换器(A/D)、脉宽调制发生器(PWM)和数字信号处理器(DSP)内核集成在一起,就获得一个强大又非常经济的电机控制专用的的DSP。许多厂家开发出了电机专用的DSP器件和支持各种通用算法的模拟软件。不仅芯片的运算速度越来越快,且软件中集成和固化在硬件中的算法模块越来越多,使得实现各种功能和进行电机性能研究变得现实和容易,能够实现更加理想的控制要求,随着对步进电机的研究更加深入与芯片价格的降低和功能的增加以及随着半导体工艺,尤其是高密度CMOS工艺的发展和进步,芯片的价格日益下降,而性能却不断提高,软件和开发工具越来越多,越来越好,应用范围日益广泛。DSP作为一种高速处理器件在驱动系统中的应用也会更加广泛和普及,研究DSP在控制领域中的应用也有着重大现实意义。

DSP课程设计

1课程设计目的 通过我们对DSP 控制器及其应用课程的学习和理解, 综合运用课本中所学到的理论知识完成一 个温度采集与显示的课程设计。通过这次实践锻炼我们查阅资料、方案比较、团结合作的能力。在 计。学会采用简单电路的实验调试和整机指标测试方法,增强我们的动手能力,为以后学习和工作 打下坚实基础 2课程设计正文 2.1系统分析 2.1.1设计的任务及步骤 根据实验测得热敏电阻和温度的一些数据,设计温度一一电阻公式; 设计外部硬件电路; 编写上位机程序 2.1.2技术要求 函数关系。其次进行软件设计,主要包括 AD 转换模块、液晶显示模块、算法转换模块、主函数模 块以及上位机模块。最后进行软硬件联系调试,并能在液晶上正常显示温度值。 2.2总体设计 2.2.1硬件设计 TMS320F2812作为本次课设使用的 DSP 芯片。它包含33个电源引脚(为使器件正常运行,所 电源复位、复位引脚~RS 软件复位、非法地址复位、看门狗定时器溢出、欠压复位六种复位信号。 所以在设计的初期,把它分成了五个模块。其中复位采用电源复位的方式,由引脚 这个过程我们必须掌握温度采集技术的硬件设计、 熟悉A/D 转换技术和DSP 夜晶显示功能的软件设 (1) 熟悉MC1403芯片的应用; (2) 软件完成程序流程图设计和编程,其中包括 A/D 转换和液晶显示部分; (6) 软硬件联合调试; (7) 书写设计说明书。 此系统利用热敏电阻测得电阻一温度之间的关系, 找到电阻和温度之间的代数关系, 从而检测 温度,设计硬件外扩电路,同时设计软件程序,包括 A/D 程序设计,进行软硬件联系调试,能在液 晶显示屏上显示温度。 2.1.3设计思路 首先设计温度采集电路,由于考虑到使用的是非线性负温度系数的热敏电阻, 因此采用了桥式 电路尽量减小因外接不必要因素导致的误差, 通过多次试验测得几个点,并拟合出一条合适的线性 有电源引脚必须正确连接且不能悬空)时钟源模块, DSP 有六种信号可以使 DSP 控制器复位,即 PCRESETI 起。

DSP原理及其应用技术_课程设计_报告

郑州航空工业管理学院 电子通信工程系 DSP原理及应用课程设计报告 设计题目:基于TMS320F2812 DSP微处理器的最小系统设计 学号:********** 专业:电子信息工程专业 设计日期:2012年6月14日 指导老师:赵成陈宇

设计任务 1、利用Protel软件绘制并添加TMS320F2812的原理图库; 2、利用Protel软件绘制TMS320F2812最小系统的电路原理图,包括时钟电路模块,电源模块、复位电路模块、JTAG接口模块; 3、安装最小系统电路,在CCS下建立工程,编译并将其下载到TMS320F2812最小系统中运行。 相关设备 PC机,CCS集成开发环境,最小系统电路板及元件,XDS510仿真调试器,外用表,示波器,稳压电源。 设计原理 TMS320F2812 DSP微处理器属于通用可编程微处理器,在应用时涉及硬件电路设计及软件设计,在理论课部分,主要是了解了F2812的体系架构及软件开发的相关知识,在具体使用时,需要绘制电路原理图及版图。 TMS320F2812 DSP微处理器运行的基本环境包括时钟电路、电源电路、复位电路及JTAG接口调试电路等,为了便于测试系统的运行情况,一般在其外围直接设计串口通信电路及相关的测试电路,这里即在外围配置了XF及串口通信电路。 可以使用Protel或其他电路版图设计软件绘图,其中需要用到学习过的F2812的封装、管脚分布、时钟电路、复位电路等知识。 可以参考教材附录部分的电路原理图。 通过F2812最小电路的设计,可以将理论与实践统一联系,更深入地理解F2812的开发方法。 应用基础 能使用Protel设计电路原理图; 了解F2812硬件的相关知识及电路设计; 能使用CCS建立并调试DSP工程。 设计报告 在课程设计的最后一次指导课上提交打印版。 目录 一、设计的目的和意义…………………………………………………………………3页 二、CCS软件概述………………………………………………………………………3页

DSP课程设计报告

数据采集处理和控制系统设计 一课程设计要求 1.基本DSP硬件系统设计要求 ①基本DSP硬件系统以TMS320C54x系列为核心处理器,包括最小系统、存储器扩展、显示器、键盘、AD、DA等电路模块; ②硬件设计画出主要芯片及电路模块之间的连接即可,重点考查电路模块方案设计与系统地址分配; ③设计方案以电路示意图为主,辅以必要的文字说明。 2.基本软件设计要求 ①看懂所给例程,画出例程输出波形示意图; ②修改例程程序,使之输出其它波形,如方波、三角波、锯齿波等均可; ③设计方案以程序实现为主,辅以必要的文字说明。 3.课程设计报告要求 ①硬件系统设计:设计思路、设计系统功能、主要芯片选型及使用方法、设计方案说明、电路示意图 ②软件系统设计:示例程序功能解读及输出波形示意图、设计软件功能、设计思路、实现源码(带程序注释) ③报告总结 二系统分析 利用实验箱的模拟信号产生单元产生不同频率的信号,或者产生两个频率的信号的叠加。在DSP 中采集信号,并且对信号进行频谱分析,滤波等。通过键盘或者串口命令选择算法的功能,将计算的信号频率或者滤波后信号的频率在LCD 上显示。主要功能如下: (1)对外部输入的模拟信号采集到DSP 内存,会用CCS 软件显示采集的数据波形。 (2)对采集的数据进行如下算法分析: ①频谱分析:使用fft 算法计算信号的频率。 ②对信号进行IIR 滤波或FIR 滤波,并且计算滤波前后信号的频率。 ③外部键盘或者从计算机来的串口命令选择算法功能,并且将结果在 LCD 上显示。 绘制出DSP系统的功能框图、使用AD(Altium Designer)绘制出系统的原理图和PCB 版图。 在 DSP 中采集信号,用CCS 软件显示采集的数据波形,以及对采集的数据进行算法分析。 三硬件设计 3.1 硬件总体结构

DSP课程设计报告—刘雅琪

一、课程设计的目的和要求 1.1课程设计目的: 本课程是DSP技术类课程配套的课程设计,要求学生通过高级语言或汇编语言编程实现较复杂的功能。通过课程设计,使学生加深对DSP芯片TMS320C54x的结构、工作原理的理解,获得DSP应用技术的实际训练,掌握设计较复杂DSP系统的基本方法。 1.2课程设计要求 1、认真查阅资料 2、课程设计前认真预习 3、遵守课程设计时间安排 4、认真保质保量完成设计要求 5、认真书写报告 二、系统功能介绍及总体设计方案 2.1 功能介绍 随着信息技术和计算机技术的飞速发展,数字信号处理技术在众多领域得到广泛应用。数字滤波器由于其精度高、稳定性好、使用灵活等优点,广泛应用在各种数字信号处理领域。数字滤波器根据冲击响应函数的时域特性,可以分为FIR(有限长冲激响应滤波器)和IIR(无限长冲激响应滤波器) 。FIR 滤波器与IIR 滤波器相比,具有严格的线性相位,幅度特性可任意等优点。而且, FIR 滤波器的单位抽样响应是有限长的,故一定是稳定的,他又可以用快速傅里叶变换( FFT)算法来实现过滤信号,可大大提高运算效率。

本课程设计的是一个等波纹FIR 低通滤波器,其具体参数为:采样频率 s F =1000Hz ,通带频率pass F =150Hz 截止频率stop F =250Hz ,通带衰减pass A =0.5dB 阻带衰减stop A =80dB 。 2.2 总体设计方案: 先进行Matlab 程序设计产生待滤波数据(借助设计工具FDATOOL 产生设计 系数),将其导入CCS ,在CCS 上进行仿真调试运行,得到了输入和输出的波形及 其频谱。 图1 总体设计框图 三、主要设计内容和步骤 3.1 FIR 数字滤波器的原理分析 3.1.1 FIR 数字滤波器 数字滤波器原理一般具有如下差分方程 1 1 ()()()N N k k k k y n a x n k b y n k --===-+-∑∑ (l) 式中()x n 为输入序列,()y n 为输出序列,k a 和k b 为滤波器系数,N 是滤波器阶数。当所有的k b 均为零,则有 1 0()()N k k y n a x n k -==-∑ (2)

DSP技术与课程设计实验报告二(精)

东南大学自动化学院 实验报告 课程名称: D SP 原理及C 程序开发 第二次实验 实验名称:基于DSP 系统的实验——指示灯、拨码开关和定时器院(系):自动化专业:自动化 姓名:学号: 实验室:实验组别: 同组人员:实验时间:2012 年 4 月 18日 评定成绩:审阅教师: 第一部分实验:基于DSP 系统的实验——指示灯和拨码开关 一.实验目的 1. 了解ICETEK –F28335-A 评估板在TMS320F28335DSP 外部扩展存储空间上的扩展。 2. 了解ICETEK –F28335-A 评估板上指示灯和拨码开关扩展原理。 3. 学习在C 语言中使用扩展的控制寄存器的方法。 二.实验设备 计算机,ICETEK –F28335-A 实验箱(或ICETEK 仿真器+ICETEK–F28335-A 评估板+相关连线及电源)。 三.实验原理

1.TMS320F28335DSP 的存储器扩展接口 存储器扩展接口是DSP 扩展片外资源的主要接口,它提供了一组控制信号和地址、数据线,可以扩展各类存储器和存储器、寄存器映射的外设。 -ICETEK –F28335-A 评估板在扩展接口上除了扩展了片外SRAM 外,还扩展了指示灯、DIP 开关和D/A 设备。具体扩展地址如下: 0x180004- 0x180005:D/A 转换控制寄存器 0x180001:板上DIP 开关控制寄存器 0x180000:板上指示灯控制寄存器 -与ICETEK –F28335-A 评估板连接的ICETEK-CTR 显示控制模块也使用扩展空间控制主要设备: 208000-208004h :读-键盘扫描值,写-液晶控制寄存器 208002-208002h :液晶辅助控制寄存器 208003-208004h :液晶显示数据寄存器 2.指示灯与拨码开关扩展原理

dsp课程设计

dsp课程设计 《基于TI C5416的信道编解码器设计与实现—(5,2)循环码》第1页共16页 基于TIC5416的信道编解码器设计与实 (5,2)循环码现— 学生姓名: 指导老师: 摘要循环码是一种系统码,通常前K位是信息码元,后R位是监督码元。它除具有线性分组码的一般性质外,还具有循环性,也据好循环性,也就是说当循环码中的任一码组循环移动一位后,所的的码组仍为该循环码的一个准用码组。它是在严密的代数基础上建立起来的,具有许多特殊代数的性质,因此有助于按照所要求的纠错能力系统的构成这类码,并且简化译码方法。循环码还具易实现的特点,编码和译码的设备都不太复杂,而且性能良好,不仅能纠正独立的随机错误,也能纠正突发错误。本课程设计主要介绍了循环码的特点以及循环码的编、译码原理在课程设计中,系统应用平台为TIC5416芯片,通过正确编写并运行程序使得运行结果与理论分析一致,实现设计目的。 关键词 TIC5416 ;循环码;理论验证;编码,译码 1引言 循环码是线性分组码中最重要的一种子类,是目前研究得比较成熟的一类码。循环码具有许多特殊的代数性质,这些性质有助于按照要求的纠错能力系统地构造这类码,并且简化译码算法,并且目前发现的大部分线性码与循环码有密切关系。循环码还有易于实现的特点,很容易用带反馈的移位寄存器实现其硬件。正是由于循环码具有码的代数结构清晰、性能较好、编译码简单和易于实现的特点,因此在目前的计算机纠错系统中所使用的线性分组码几乎都是循环码。它不仅可以用于纠

正独立的随机错误,而且也可以用于纠正突发错误。它具有下面性质:1、封闭性(线性性)。任何许用码组的线性和还是许用码组。由此性质可以知线性码都是全零码,且最小码距就是码重。2、循环性。任何许用的码组循环移位后的码组还是许用码组。3、每个信息码组长度k,3,则有 《基于TI C5416的信道编解码器设计与实现—(5,2)循环码》第2页共16页 23=8个不同的信息码组。4、每个信息组加四个监督码元,信息码C6 C5 C4 监督码C3 C2 C1 C0 例如: ,C,C,C364 ,C,C,C,C,2654 ,C,C,C165, ,C,C,C054, 则这组码元称为(7,3)线性分组码上式可以完整地表示为: C6=1*C6+0*C5+0*C4 c6,,C5=0*C6+1*C5+0*C4 ,,c5,,C4=0*C6+0*C5+0*C4 ,,c41001101,, ,,,,C3=1*C6+0*C5+1*C4 c3,c6c5c40101110,,,,,, ,,,,c20010111C2=1*C6+1*C5+1*C4 ,,,,c1,,C1=1*C6+1*C5+0*C4 ,,c0,,C0=0*C6+1*C5+1*C4 本课程实际主要是通过仿真纠错编码系统(开发平台为TIC5416芯片)。对输入随机数字信号进行循环纠错编码后,送入含噪信道,在接收端再进行解码和检纠错,改变信道误码率大小,测试接收信号与发送信号之间的误码率,分析该种纠错编码系统的抗噪声性能。模型设计应该符合工程实际,模块参数设置必须与原理相符合,处理结果和分析结论应该一致,而且应符合理论。 1.1 课程设计目的 综合运用我们所学过的知识,以达到巩固所学知识,提高我们思考问题、分析问题和解决问题能力的目的。进一步学习了循环码编、译码原理,循环码要通过DSP实现编写程序,仿真出循环码编码前和译码后,以及纠错后的波形了解信道编

相关文档