文档库 最新最全的文档下载
当前位置:文档库 › 数电习题答案

数电习题答案

数电习题答案
数电习题答案

1)三极管截止的条件是 UBE ≤0V 。三极管饱和导通的条件是 IB≥IBS 。三极管饱和导通的IBS是 IBS≥(VCC-UCES)/βRc 。

2)门电路输出为高电平时的负载为拉电流负载,输出为低电平时的负载为灌电流负载。

3)晶体三极管作为电子开关时,其工作状态必须为饱和状态或截止状态。

4) 74LSTTL电路的电源电压值和输出电压的高、低电平值依次约为 5V、2.7V、0.5V 。74TTL电路的电源电压值和输出电压的高、低电平值依次约为 5V、2.4V、0.4V 。

5)OC门称为集电极开路门门,多个OC门输出端并联到一起可实现线与功能。

6) CMOS 门电路的输入电流始终为零。

7) CMOS 门电路的闲置输入端不能悬空,对于与门应当接到高电平,对于或门应当接到低电平。

1-2 选择题

1)以下电路中常用于总线应用的有 abc 。

A.TSL门

B.OC门

C.漏极开路门

D.CMOS与非门

2)TTL与非门带同类门的个数为N,其低电平输入电流为1.5mA,高电平输入电流为10uA,最大灌电流为15mA,最大拉电流为400uA,选择正确答案N最大为 B 。

A.N=5

B.N=10

C.N=20

D.N=40

3)CMOS数字集成电路与TTL数字集成电路相比突出的优点是 ACD 。

A.微功耗

B.高速度

C.高抗干扰能力

D.电源范围宽

4)三极管作为开关使用时,要提高开关速度,可 D 。

A.降低饱和深度

B.增加饱和深度

C.采用有源泄放回路

D.采用抗饱和三极管

5)对于TTL与非门闲置输入端的处理,可以 ABD 。

A.接电源

B.通过电阻3kΩ接电源

C.接地

D.与有用输入端并联

6)以下电路中可以实现“线与”功能的有 CD 。

A.与非门

B.三态输出门

C.集电极开路门

D.漏极开路门

7)三态门输出高阻状态时, ABD 是正确的说法。

A.用电压表测量指针不动

B.相当于悬空

C.电压不高不低

D.测量电阻指针不动

8)已知发光二极管的正向压降UD = 1.7V,参考工作电流ID = 10mA,某TTL 门输出的高低电平分别为UOH = 3.6V,UOL = 0.3V,允许的灌电流和拉电流分别为 IOL = 15mA,IOH = 4mA。则电阻R应选择 D 。

A.100 Ω

B. 510 Ω

C.2.2 kΩ

D.300 Ω

图1-60 题1.17 图

9)74HC×××系列集成电路与TTL74系列相兼容是因为 C 。

A.引脚兼容

B.逻辑功能相同

C.以上两种因素共同存在

10)74HC电路的最高电源电压值和这时它的输出电压的高、低电平值依次为 C 。

A.5V、3.6V、0.3V

B.6V、3.6V、0.3V

C.6V、5.8V、0.1V

1-3 判断题

1)普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。(√)

2)集成与非门的扇出系数反映了该与非门带同类负载的能力。(√)

3)将二个或二个以上的普通 TTL 与非门的输出端直接相连,可实现线与。(×)

4)三态门的三种状态分别为:高电平、低电平、不高不低的电压。(×)

5)TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。(√)

6)当TTL与非门的输入端悬空时相当于输入为逻辑1。(√)

7)TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。(√)

8) CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。(√)

9) CMOS或非门与TTL或非门的逻辑功能完全相同。(√)

1-4 试判断图1-50所示各电路中三极管工作处在什么状态,分别求出它们的基极电流、集电极电流,并求出。

2-1 将下列二进制数分别转换成十六进制数和十进制数

(1)100110 (2)100101101

(3)10000111001 (4)111111011010

解:(1)

(2)

(3)

(4)

2-2 将下列十进制数转换为二进制数

(1) 12 (2) 51 (3) 105 (4) 136

解:(1)(2)

(3)(4)

2-3 将下列十六进制数转换成等效的二进制数和十进制数

(1)(BCD) H (2)(F7) H (3)(1001) H (4)(8F) H

解:(1)

(2)

(3)

(4)

2-4 写出下列十进制数的8421BCD码

(1)2003 (2)99 (3)48 (4)12

解:(1)(2003)(10)=(0010 0000 0000 0011)8421BCD

(2)(99)(10)=(1001 1001)8421BCD

(3)(48)(10)=(0100 1000)8421BCD

(4)(12)(10)=(0001 0010)8421BCD

3-1 填空题

1.若要实现逻辑函数,可以用一个 1 与或门;或者用三个与非门;或者用四个或非门。

2.半加器有 2 个输入端, 2 个输出端;全加器有 3 个输入端, 2 个输出端。

3. 半导体数码显示器的内部接法有两种形式:共阴极接法和共阳极接法。

4. 对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

3-2 单项选择题

1.组合逻辑电路的输出取决于( A )。

A.输入信号的现态 B.输出信号的现态 C.输入信号的现态和输出信号变化前的状态

2.编码器译码器电路中,( A )电路的输出是二进制代码。

A.编码 B.译码 C.编码和译码

3.全加器是指( C )。

A.两个同位的二进制数相加 B.不带进位的两个同位的二进制数相加 C.两个不同位的二进制数及来自低位的进位三者相加

4.二-十进制的编码器是指( B )。

A.将二进制代码转换成0~9十个数字 B.将0~9十个数字转换成二进制代码电路C.二进制和十进制电路

5.二进制译码器指( A )。

A.将二进制代码转换成某个特定的控制信息 B.将某个特定的控制信息转换成二进制数C.具有以上两种功能

6. 组合电路的竞争冒险是指( B )。

A.输入信号有干扰时,在输出端产生了干扰脉冲 B.输入信号改变状态时,输出端可能出现的虚假信号 C.输入信号不变时,输出端可能出现的虚假信号

4-1 判断题

1. 由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。(×)

2. RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。(√)

3. 对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。(×)

4. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。(√)

5. D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。(×)

4-2 多项选择题

1. 欲使JK触发器按 = 工作,可使JK触发器的输入端(ACD )。

A.J=1,K=Q

B.J=Q,K=

C.J= ,K=Q

D.J= ,K=1

2. 对于T触发器,若原态 =1,欲使次态 =1,应使输入T=( AD )。

A.0

B.1

C.Q

D.

3. 欲使JK触发器按 =0工作,可使JK触发器的输入端( BCD )。

A.J=K=1

B.J=Q,K=Q

C.J=Q,K=1

D.J=0,K=1

4. 欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端( ABD )。

A.J=K=0

B.J=Q,K=

C.J= ,K=Q

D.J=Q,K=0

5. 对于T触发器,若原态 =0,欲使次态 =1,应使输入T=( BD )。

A.0

B.1

C.Q

D.

6. 欲使JK触发器按 =1工作,可使JK触发器的输入端(BCD)。

A.J=K=1

B.J=1,K=0

C.J=K=

D.J= ,K=0

4-3 单项选择题

1. 为实现将JK触发器转换为D触发器,应使( A )。

A.J=D,K=

B.K=D,J=

C.J=K=D

D.J=K=

2. 对于JK触发器,若J=K,则可完成( C )触发器的逻辑功能。

A.RS

B.D

C.T

D.Tˊ

3. 欲使D触发器按 = 工作,应使输入D=(D )。

A.0

B.1

C.Q

D.

4. 对于D触发器,欲使 = ,应使输入D=( C )。

A.0

B.1

C.Q

D.

5-1 填空题

(1)组合逻辑电路任何时刻的输出信号,与该时刻的输入信号有关;与电路原来所处的状态无关;时序逻辑电路任何时刻的输出信号,与该时刻的输入信号有关;与信号作用前电路原来所处的状态有关。

(2)构成一异步进制加法计数器需要 n 个触发器,一般将每个触发器接成计数或T’型触发器。计数脉冲输入端相连,高位触发器的 CP 端与邻低位端相连。

(3)一个4位移位寄存器,经过 4 个时钟脉冲CP后,4位串行输入数码全部存入寄存器;再经过 4 个时钟脉冲CP后可串行输出4位数码。

(4)要组成模15计数器,至少需要采用 4 个触发器。

5-2 判断题

(1)异步时序电路的各级触发器类型不同。(×)(2)把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。(×)(3)具有 N 个独立的状态,计满 N 个计数脉冲后,状态能进入循环的时序电路,称之模N计数器。(√)(4)计数器的模是指构成计数器的触发器的个数。(×)

5-3 单项选择题

(1)下列电路中,不属于组合逻辑电路的是( D)。

A.编码器

B.译码器

C. 数据选择器

D. 计数器

(2)同步时序电路和异步时序电路比较,其差异在于后者( B )。

A.没有触发器

B.没有统一的时钟脉冲控制

C.没有稳定状态

D.输出只与内部状态有关

(3)在下列逻辑电路中,不是组合逻辑电路的有( D )。

A.译码器

B.编码器

C.全加器

D.寄存器

(4)某移位寄存器的时钟脉冲频率为100KHz,欲将存放在该寄存器中的数左移8位,完成该操作需要( B )时间。

A.10μS

B.80μS

C.100μS

D.800ms

(5)用二进制异步计数器从0做加法,计到十进制数178,则最少需要( C )个触发器。

A.6

B.7

C.8

D.10

(6)某数字钟需要一个分频器将32768Hz的脉冲转换为1HZ的脉冲,欲构成此分频器至少需要( B )个触发器。

A.10

B.15

C.32

D.32768

(7)一位8421BCD码计数器至少需要( B )个触发器。

A.3

B.4

C.5

D.10

6-1 选择题

(1) TTL单定时器型号的最后几位数字为( A )。

A.555

B.556

C.7555

D.7556

(2)用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为(B )。

A.3.33V

B.5V

C.6.66V

D.10V

(3)555定时器可以组成(ABC )。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.JK触发器

(4)若图6-43中为TTL门电路微分型单稳态触发器,对R1和R的选择应使稳态时:( B )

图6-43

A.与非门G1、G2都导通(低电平输出);

B.G1导通,G2截止;

C.G1截止,G2导通;

D.G1、G2都截止。

(5)如图6-44所示单稳态电路的输出脉冲宽度为tWO=4μs,恢复时间tre=1μs,则输出信号的最高频率为(C )。

图6-44

A.fmax=250kHz;

B.fmax≥1MHz;

C.fmax≤200kHz。

(6)多谐振荡器可产生( B )。

A.正弦波

B.矩形脉冲

C.三角波

D.锯齿波

(7)石英晶体多谐振荡器的突出优点是( C )。

A.速度高

B.电路简单

C.振荡频率稳定

D.输出波形边沿陡峭

(8)能将正弦波变成同频率方波的电路为( B )。

A.稳态触发器

B.施密特触发器

C.双稳态触发器

D.无稳态触发器

(9)能把2 kHz 正弦波转换成 2 kHz 矩形波的电路是( B )。

A.多谐振荡器

B.施密特触发器

C.单稳态触发器

D.二进制计数器

(10)能把三角波转换为矩形脉冲信号的电路为( D )。

A.多谐振荡器

B.DAC

C. ADC

D.施密特触发器

(11)为方便地构成单稳态触发器,应采用( C )。

A.DAC

B.ADC

C.施密特触发器

D.JK 触发器

(12)用来鉴别脉冲信号幅度时,应采用(D )。

A.稳态触发器

B.双稳态触发器

C.多谐振荡器

D.施密特触发器

(13)输入为2 kHz 矩形脉冲信号时,欲得到500 Hz矩形脉冲信号输出,应采用( D )。

A.多谐振荡器

B.施密特触发器

C.单稳态触发器

D.二进制计数器

(14)脉冲整形电路有( BC )。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.555定时器

(15)以下各电路中,( B )可以产生脉冲定时。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.石英晶体多谐振荡器

6-2 判断题(正确打√,错误的打×)

(1)当微分电路的时间常数τ=RC<

(2)积分电路也是一个RC串联电路,它是从电容两端上取出输出电压的。(√)

(3)微分电路是一种能够将输入的矩形脉冲变换为正负尖脉冲的波形变换电路。(√)(4)施密特触发器可用于将三角波变换成正弦波。(×)

(5)施密特触发器有两个稳态。(√)

(6)施密特触发器的正向阈值电压一定大于负向阈值电压。(√)

(7)单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。(×)

(8)单稳态触发器的暂稳态维持时间用表示,与电路中RC成正比。(×)

(9)多谐振荡器的输出信号的周期与阻容元件的参数成正比。(√)

(10)石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。(×)

6-3 填空题

(1)555定时器的最后数码为555的是 TTL单产品,为7555的是 CMOS单产品。(2)图6-45是由555定时器构成的_ 施密特 _ 触发器,它可将缓慢变化的输入信号变换为_ 矩形。由于存在回差电压;所以该电路的_ 抗干扰能力提高了,回差电压约为 1/3VDD 。

图6-45

(3)施密特触发器有___2 个阀值电压,分别称作上限阀值电压和下限阀值电压。(4)施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

(5)某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此,其稳态为 0 态,暂稳态为 1 态。

(6)单稳态触发器有 _1_个稳定状态;多谐振荡器有 0 个稳定状态。

(7)占空比q 是指矩形波高电平持续时间与其周期之比。

(8)施密特触发器能将缓慢变化的非矩形脉冲变换成边沿陡峭的矩形脉冲。

(9)常见的脉冲产生电路有多谐振荡器,常见的脉冲整形电路有单稳态触发器、施密特触发器。

(10)为了实现高的频率稳定度,常采用石英晶体振荡器;单稳态触发器受到外触发时进入暂稳态。

7.1 选择题

7.14 选择题

1)存储容量为8K×8位的ROM存储器,其地址线为条。 C

A、8

B、12

C、13

D、14

2)只能按地址读出信息,而不能写入信息的存储器为。 b

A、 RAM

B、ROM

C、 PROM

D、EPROM

3)一片ROM有n根地址输入,m根位线输出,则ROM的容量为。a

A、 B、 C、 D、

4)一个6位地址码、8位输出的ROM,其存储矩阵的容量为。

A、46

B、64

C、512

D、256

5)为构成4096×8的RAM,需要片2024×2的RAM,并需要有位地址译码以完成寻址操作。

A、8 ,15

B、16,11

C、10,12

D、8,12

6)PAL是一种的可编程逻辑器件。

A、与阵列可编程,或阵列固定

B、与阵列列固,或阵可编程定

C、与阵列、或阵列固定

D、与阵列、或阵列可编程

7.2 试写出如图7-27所示阵列图的逻辑函数表达式和真值表,并说明其功能。

图7-27 题7.2图

解:根据与阵列的输出为AB的最小项和阵列图中有实心点“?”为1,无“?”为0,可以写出:

A B F0 F1 F2 F3

0 0 0 0 0 1

0 1 0 1 1 1

1 0 0 1 1 1

1 1 1 1 0 0

从上述逻辑表达式可以看出,图7-1所示阵列图实现了输入变量A、B的四种逻辑运算:与、或、异或和与非。列出真值表如表7-1所示。

7.3 若存储器芯片的容量为128K×8位,求:

1)访问芯片需要多少地址?

2)假定该芯片在存储器中首地址为A00000H,末地址为多少?

解:存储器容量=字数×位数=

1)128K×8= ,所以需要17根地址。

2)由于 = =(100000000000000000)2字节=20000H字节。也就是说的芯片包含20000H 个字节,每个字节占用一个地址,则需要占用20000H个地址。因此,若该芯片在存储器中的首地址为A00000H,则末地址为:

A00000H+20000H-1H= A00000H+1FFFF=BFFFFH

8-1 选择题

1)一输入为十位二进制(n=10)的倒T 型电阻网络DAC 电路中,基准电压提供电流为b 。

A. B. C. D.

2)权电阻网络DAC电路最小输出电压是 b 。

A. B. C. D.

3)在D/A转换电路中,输出模拟电压数值与输入的数字量之间 a 关系。

A.成正比

B. 成反比

C. 无

4)ADC的量化单位为S,用舍尾取整法对采样值量化,则其量化误差 = b 。

A.0.5 S

B. 1 S

C. 1.5 S

D. 2 S

5)在D/A转换电路中,当输入全部为“0”时,输出电压等于 b 。

A.电源电压

B. 0

C. 基准电压

6)在D/A转换电路中,数字量的位数越多,分辨输出最小电压的能力 c 。

A.越稳定

B. 越弱

C. 越强

7)在A/D转换电路中,输出数字量与输入的模拟电压之间 a 关系。

A.成正比

B. 成反比

C. 无

8)集成ADC0809可以锁存 8 模拟信号。

A.4路

B. 8路

C. 10路

D. 16路

5)双积分型ADC的缺点是 a 。

A.转换速度较慢

B. 转换时间不固定

C. 对元件稳定性要求较高

D. 电路较复杂

8-2 填空题

1)理想的DAC转换特性应是使输出模拟量与输入数字量成__正比__。转换精度是指DAC输出

的实际值和理论值__之差_。

2)将模拟量转换为数字量,采用 __A/D__ 转换器,将数字量转换为模拟量,采用__D/A_____ 转换器。

3)A/D转换器的转换过程,可分为采样、保持及量化和编码 4个步骤。4)A/D转换电路的量化单位位S,用四舍五入法对采样值量化,则其 = 0.5s 。

5)在D/A转换器的分辨率越高,分辨最小输出模拟量的能力越强;A/D转换器的分辨率越高,分辨最小输入模拟量的能力越强。

6)A/D转换过程中,量化误差是指 1个LSB的输出变所对应的模拟量的范围,量化误差是不可消除的。

数字电路试卷与答案

电子科技大学二零零六至二零零七学年第二学期期末考试 试卷评分基本规则 数字逻辑设计及应用课程考试题中文A卷(120分钟)考试形式:闭卷考试日期2007年7月日课程成绩构成:平时20 分,期中20 分,实验0 分,期末60 分 一、填空题(每空1分,共5分) 1、CMOS与非门的未用输入端应连接到逻辑(1)电平或者输入信号连接端上。 2、DAC的功能是将(数字)输入成正比地转换成模拟输出。 512 EPROM可存储一个(9 )输入4输出的真值表。 3、4 4、74X163的RCO输出有效条件是:仅当使能信号(ENT)有效,并且计数器的状态是15。 5、已知二进制原码为( 001101) 2 , 问对应的8-bit的补码为( 00001101)2. 二、单项选择题:从以下题目中选择唯一正确的答案。(每题2分,共10分) 1、八路数据分配器的地址输入端有(B)个。 A. 2 B. 3 C. 4 D. 5 2、以下描述一个逻辑函数的方法中( C)只能唯一表示。 A.表达式 B.逻辑图 C.真值表 D.波形图 3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。 A. 状态数目更多 B. 状态数目更少 C. 触发器更多 D. 触发器更少 4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为(D)。 A. 2 B. 3 C. 4 D.5 5、下列各逻辑函数式相等,其中无静态冒险现象的是(D)。 A. F=B’C’+AC+A’B B. F=A’C’+BC+AB’ C. F=A’C’+BC+AB’+A’B D. F=B’C’+AC+A’B+BC+AB’+A’C’

精选-数电试卷和答案

电子线路分析与实践2期末复习辅导 2010年10月 练习题 一、填空题 1.(11011)2 =(________)10 2.8421BCD 码的1000相当于十进制的数值 。 3.格雷码特点是任意两个相邻的代码中有_______位二进制数位不同。 4.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的_________互换,_________互换,_________互换,就得到F 的反函数F 。 5.二极管的单向导电性是外加正向电压时 ,外加反向电压时 。 6.晶体三极管作开关应用时一般工作在输出特性曲线的 饱和 区和 截止 区。 7.TTL 三态门的输出有三种状态:高电平、低电平和 状态。 8. 集 电极开路门的英文缩写为 OC 门,工作时必须外加 和 。 9.一个2线-4线译码器,其输入端的数目与输出端数目相比较,后者较 。 10. 输出n 位代码的二进制编码器,一般有 __________个输入信号端。 11.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。 12.时序逻辑电路的输出不仅与 当前输入状态 有关,而且与 输出的原始状态 有关。 13.与非门构成的基本RS 锁存器的特征方程是 S+ n Q R ,约束条件是 。 14.时序逻辑电路中,按照触发器的状态是否同时发生变化可分为 和 。 15.JK 触发器当J =K =________时,触发器Q n+1=Q n 。 16.用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期T ___0.7(R1+2R2)C ____。 17.A/D 转换需要经过 采样 、 保持 、 量化 和 编码 四个步骤。 18.根据D/A 转换器分辨率计算方法,4位D/A 转换器的分辨率为 6.7% 。 19.DAC 的转换精度包括 分辨率 和 转换误差 。 20.为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入模拟信号的最高频率f i max 的关系是 。 21.在A/D 转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称采样。 22.在A/D 转换中,用二进制码表示指定离散电平的过程称为 量化 。 23.CPLD 的含义是 。 二、选择题 1. 十进制数85转换为二进制数为( ) A .1001011 B .1010011 C .1100101 D .1010101 2. 二进制数11011转换为十进制数为( ) A .32 B .27 C .64 D .128 4. 8421BCD 码110011.001表示十进制为( ) A .33.2 B .51.0125 C .63.2 D .51.2 5.在下列一组数中,与2)111001(相等的数是( ) A .16)34( B .(65)8 C . 10 )57(

复习题(数电答案)

1.下列四种类型的逻辑门中,可以用( D )实现与、或、非三种基本运算。 A. 与门 B. 或门 C. 非门 D. 与非门 2. 根据反演规则,CD C B A F ++=)(的反函数为(A )。 A. ))((''''''D C C B A F ++= B. ))((''''''D C C B A F ++= C. ))((''''''D C C B A F += D. ))(('''''D C C B A F ++= 3.逻辑函数F=)(B A A ⊕⊕ =( A )。 A. B B. A C. B A ⊕ D. B A ⊕ 4. 最小项ABCD 的逻辑相邻最小项是( A )。 A. ABCD B. ABCD C. ABCD D. ABCD 5. 对CMOS 与非门电路,其多余输入端正确的处理方法是(D )。 A. 通过大电阻接地(>1.5K Ω) B. 悬空 C. 通过小电阻接地(<1K Ω) D. 通过电阻接+VCC 6. 下列说法不正确的是( C )。 A .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑。 B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)。 C .OC 门输出端直接连接可以实现正逻辑的线与运算。 D .集电极开路的门称为OC 门。 7.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 8. 若用JK 触发器来实现特性方程为1+n Q Q AB Q +=A ,则JK 端的方程为( A )。 A.J=AB ,K=A B.J=AB ,K=A C. J =A ,K =AB D.J=B A ,K=AB 9.要将方波脉冲的周期扩展10倍,可采用( C )。 A 、10级施密特触发器 B 、10位二进制计数器 C 、十进制计数器 D 、10位D/A 转换器 10. 一个16选1的数据选择器,其地址输入端有( C )个。 A.1 B.2 C.4 D.16 11. 8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出012Y Y Y ??的值是( C )。

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

数字电路试卷标准答案

标准答案及评分标准 课程名称:数字电路 适用专业(班级): 课程归属:理工学科部 是否可携带(填写计算器、词典等):计算器 开卷、闭卷:闭卷 学科部主任: 出卷人: ―――――――――――――――――――――――――――――――――― 一.选择题(每小题2分,共20分) 1.一位8421BCD 码译码器的数据输入线与译码输出线的组合是 【 C 】 A .4:6 B.1:10 C.4:10 D.2:4 2.若输入变量A 、B 全为1时,输出F=1,则其输入与输出的关系是 【 B 】 A.异或 B.同或 C.或非 D.与或 3.在下列逻辑电路中,不是组合逻辑电路的是 【 D 】 A. 译码器 B. 加法器 C. 编码器 D.寄存器 4.一个8选一的数据选择器,其地址输入(选择控制输入)端的个数是 【 C 】 A.4 B.2 C.3 D.16 5.最小项ABCD 的逻辑相邻最小项是 【 A 】 A. ABCD B. ABCD C. ABCD D. ABCD 6.同步计数器和异步计数器比较,同步计数器的最显著优点是 【 A 】 A .工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP 控制 7.一位8421BCD 码译码器的数据输入线与译码输出线的组合是 【 C 】 A .4:6 B.1:10 C.4:10 D.2:4 8.组合逻辑电路通常由【 】组合而成。 【 B 】 A.触发器 B.门电路 C.计数器 D.锁存器 9.8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出0 12Y Y Y ??的值是 【 C 】 A.111 B.010 C.000 D.101 10.逻辑表达式A +B C = 【 C 】 A.A+B B. A+C C.(A+B )(A+C ) D.B+C

(完整版)华南理工大学数字电子技术试卷(含答案)

诚信应考,考试作弊将带来严重后果! 华南理工大学期末考试 《数字电子技术》试卷A 注意事项:1. 考前请将密封线内填写清楚; 2. 所有答案请直接答在试卷上(或答题纸上); 3.考试形式: 闭卷; 。 题号一二三四总分 得分 评卷人 一. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案 10 题号 123456789 答案 1 A.10000000 B. 000100101000 C.100000000 D.100101000 2.已知函数F的卡诺图如图1-1, 试求其最简与 或表达式 3. 已知函数的反演式为,其 原函数为()。 A. B . C. D. 4.对于TTL数字集成电路来说,下列说法那个是错误的: (A)电源电压极性不得接反,其额定值为5V; (B)不使用的输入端接1; (C)输入端可串接电阻,但电阻值不应太大; (D)OC门输出端可以并接。 5.欲将正弦信号转换成与之频率相同的脉冲信号,应用 A.T,触发器 B.施密特触发器

C.A/D转换器 D.移位寄存器 6.下列A/D转换器中转换速度最快的是()。 A.并联比较型 B.双积分型 C.计数型 D.逐次渐近型 7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。 A. 10 B. 11 C. 12 D. 8 8.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL≤–1mA?I iH≤20μA。G1输出低电平时输出电流的最大值为I OL(max)=10mA,输出高电平时最大输 出电流为I OH(max)=–0.4mA 。门G1的扇出系数是()。 A. 1 B. 4 C. 5 D. 10 9.十数制数2006.375转换为二进制数是: A. 11111010110.011 B. 1101011111.11 C. 11111010110.11 D. 1101011111.011 10. TTL或非门多余输入端的处理是: A. 悬空 B. 接高电平 C. 接低电平 D.接”1” 二.填空题(每小题2分,共20分) 1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。 2. 写出四种逻辑函数的表示方法: _______________________________________________________________; 3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑; 4. 把JK触发器改成T触发器的方法是_____________。 5.组合逻辑电路是指电路的输出仅由当前的_____________决定。 6.5个地址输入端译码器,其译码输出信号最多应有_____________个。 7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做_____________。8.一片ROM有10根地址线,8根数据输出线,ROM共有________个存储单元。9.N个触发器组成的计数器最多可以组成_____________进制的计数器。 8.基本RS触发器的约束条件是_____________。 三.电路分析题(36分) 1.图3-1(a)所示电路, 移位寄存器原来的数据是,数据从Di顺序输入到移位寄存器,试问: (1) 在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的波形? (2) 该电路的逻辑功能?(12分)

数字电子技术试卷和答案

数字电子技术试卷(1) 一.填空(16) 1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 2.是8421BCD 码,其十进制为 861 。 3.逻辑代数的三种基本运算是 与 , 或 和 非 。 4.三态门的工作状态是 0 , 1 , 高阻 。 5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。 6.施密特触发器的主要应用是 波形的整形 。 7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。 8.实现A/D 转换的主要方法有 , , 。 二.判断题(10) 1.BCD 码即8421码 ( 错 ) 2.八位二进制数可以表示256种不同状态。 ( 对 ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。 ( ) 4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。 (对 ) 5.计数器可作分频器。 ( 对 ) 三.化简逻辑函数(14) 1.用公式法化简- - +++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=- 2.用卡诺图化简∑∑= m d D C B A Y ),,,,()+,,,, (84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)

数电习题及答案

数电习题及答案

一、 时序逻辑电路与组合逻辑电路不同,其电路由 组合逻辑电路 和 存储电路 (触发器) 两部分组成。 二、 描述同步时序电路有三组方程,分别是 驱动方程 、状态方程 和 输出方 程 。 三、 时序逻辑电路根据触发器的动作特点不同可分为 同步时序逻辑电路 和 异步时 序逻辑电路 两大类。 四、 试分析图T7.5时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方 程,画出电路的状态转换图和时序图。 解:驱动方程: 00110 1J K J K Q ==== 状态方程: 10011 10 10n n Q Q Q Q Q Q Q ++==+ 输出方程:10Y Q Q = 状态图:功能:同步三进制计数器 五、 试用触发器和门电路设计一个同步五进制计数器。 解:采用3个D 触发器,用状态000到100构成五进制计数器。

(1)状态转换图 (2)状态真值表 (3)求状态方程 (4)驱动方程 (5)逻辑图(略) [题7.1] 分析图P7.1所示的时序电路的逻辑功能,写出电路驱动方程、状态转移方程和输出方程,画出状态转换图,并说明时序电路是否具有自启动性。

解:触发器的驱动方程 2 10210 102 11 J Q K J Q J Q Q K Q K = = == ??? ??? == ? ? ? 触发器的状态方程 1 20 1 10 101 1 2 210 n n n Q Q Q Q Q Q Q Q Q Q Q Q + + + = =+ = ? ?? ? ? ?? 输出方程 2 Y Q = 状态转换图如图A7.1所示 所以该电路的功能是:能自启动的五进制加法计数器。 [题7.3] 试分析图P7.3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并检查电路能否自启动。

(完整版)数电试题及答案

通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基 础》 课试卷 试卷类型: A 卷 一、 单项选择题(每小题2分,共24分) 1、8421BCD 码01101001.01110001转换为十进制数是:( ) A :78.16 B :24.25 C :69.71 D :54.56 2、最简与或式的标准是:( ) A :表达式中乘积项最多,且每个乘积项的变量个数最多 B :表达式中乘积项最少,且每个乘积项的变量个数最多 C :表达式中乘积项最少,且每个乘积项的变量个数最少 D :表达式中乘积项最多,且每个乘积项的变量个数最多 3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量 C :消去3个表现形式不同的变量,保留相同变量 表1 D :消去4个表现形式不同的变量,保留相同变量 4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕C B :AB + BC C :AB + BC D :ABC (A+B+C ) 5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7) C :F(A,B,C)=∑m (0,2,3,4) D :F(A,B,C)=∑m (2,4,6,7) 6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。 A :32 B : 10 C :5 D : 6 7、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( ) A :11111101 B :10111111 C :11110111 D :11111111 8、要实现n 1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1

数电--数电习题答案

第1章习题答案 1-1.按照集成度分类,试分析以下集成器件属于哪种集成度器件:(1)触发器;(2)中央处理器;(3)大型存储器;(4)单片计算机;(5)多功能专用集成电路;(6)计数器;(7)可编程逻辑器件。 解:(1)小规模;(2)大规模;(3)超大规模;(4)超大规模;(5)甚大规模;(6)中规模;(7)甚大规模。 1-2.将下列十进制数转换为二进制数、八进制数和十六进制数。 (1)45(2)78(3)25.125 (4)34.25 (5)65 (6)126 解:(1)(45)10=(101101)2=(55)8=(2D)16(2) (78)10=(1111000)2=(170)8=(78)16(3) (25.125)10=(11001.001)2=(170.1)8=(78.2)16(4) (34.25)10=(100010.01)2=(42.2)8=(22.4)16(5) (65)10=(1100101)2=(145)8=(65)16(6) (126)10=(1111110)2=(176)8=(7E)16 1-3.将下列十六进制数转换为二进制数和十进制数。解:(1)(49)16=(1001001)2=(73)10(2)(68)16=(1101000)2=(104)10(3)(22.125)16=(1100101)2=(145)10(4)

(54.25)16=(1010100.00100101)2=(84.14453125)10(5)(35)16=(110101)2=(53)10(6)(124)16=(100100100)2=(292)10 1-4.将下列八进制数转换为二进制数和十进制数。 解:(1)(27)8=(010111)2=(23)10(2)(56)8=(101110)2=(46)10(3)(12.34)8=(1010.011100)2=(10.4375)10(4)(74.25)8=(111100.010101)2=(84.328125)10(5)(35)8=(11101)2=(29)10(6)(124)8=(1010100)2=(84)10 1-5.将下列二进制数转换为十六进制数、八进制和十进制数。 解:(1)(1110001)2=(71)16=(161)8=(113)10(2)(10101.001)2=(15.2)16=(25.1)8=(21.125)10(3)(10111.1101)2=(17.D)16=(27.64)8=(23.8125)10(4)(10001)2=(11)16=(21)8=(17)10(5)(1010101)2=(55)16=(125)8=(85)10 1-6.试求出下列8421BCD码对应的十进制数。 解:(1)(111001)8421BCD=(39)10(2)(1001.0010)8421BCD=(9.2)10(3)(10111.1000)8421BCD=(17.8)10(4)(100001)8421BCD=(21)10(5)(1010101.00100111)8421BCD=(55.27)10 1-7.试求出下列5421BCD码对应的十进制数。 解:(1)(111001)5421BCD=(36)10(2)(1000.0011)5421BCD=(5.3)10(3)(10100.1100)5421BCD=(14.9)10(4)

数电试题及答案

通信071?5 班 20 08?20 09 学年第二学期 《数字电子技术基础》 课试卷试卷 类型:A ■卷 单项选择题(每小题2分,共24 分) 1、 8421BCD 码01101001.01110001转换为十进制数是: A : 78.16 B : 24.25 C : 2、 最简与或式的标准是: (c ) A:表达式中乘积项最多,且每个乘积项的变量个数最多 变量个数最多 C:表达式中乘积项最少,且每个乘积项的变量个数最少 变量个数最多 3、 用逻辑函数卡诺图化简中,四个相邻项可合并为一项 A :消去1个表现形式不同的变量,保留相同变量 B:消去2个表现形式不同的变量,保留相同变量 C :消去3个表现形式不同的变量,保留相同 D:消去4个表现形式不同的变量,保留相同变量 4、 已知真值表如表 1所示,则其逻辑表达式为: A: A ? B ? C B: AB + BC C: AB + BC D: ABC (A+B+C ) 5、 函数 F(A , A: F(A,B,C)= B: F(A,B,C)= C: F(A,B,C)= D: F(A,B,C)= B ,C)=AB+BC+AC 的最小项表达式为: E m E m E m E m (0, (3, (0, (2, 2, 5, 2, 4, 4) 6, 3, 6, 7) 4) 7) 6、 欲将一个移位寄存器中的二进制数乘以( A: 32 B : 10 7、 已知74LS138译码器的输入三个使能端( E 1=1, 是:(C ) A :::: (c 69.71 ,它能: 变量 32) 10需要 n 1 n = Q ,JK 触发器的J 、K 取值应是: B: J=0, K=1 (B ) B :集电极开路门 D : 54.56 B :表达式中乘积项最少,且每个乘积项的 D:表达式中乘积项最多,且每个乘积项的 (B ) (B ) ( C : _ E 2A =E 2B = 0 ) )个移位脉冲。 D : 6 _ _ A 2A 1A O =011,则输岀 丫厂?丫0 时,地址码 8、 要实现Q =Q A: J=0, K=0 9、 能够实现线与功能的是: A: TTL 与非门 10、 个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 输岀。 A : 8ms B : 4ms 11、 表2所列真值表的逻辑功能所表示的逻辑器件是: A B C D (D ) C: J=1, K=0 D : J=1, K=1 C :三态逻辑门 1kHz ,经过 D : CMOS 逻辑门 B )可转换为4位并行数据 译码器 选择器 优先 编码器 比 较器 输入 I 7 I 6 I 5 I 4 I 3 I 2 I 1 12、 A: B: C: D: 图1所示为2个4位二进制数相加的串 11000 11001 10111 10101 接全力X 器逻辑电路图X 运算后 的 0 0 0 0 0 0 0 1 0 0 0 0 0 X 1 0 0 图 31 0 0 (A )

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为()、 ()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分) 七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM 中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分) 表1:

数电各章复习题及答案

第1章逻辑代数基础 一、选择题(多选题) 1.以下代码中为无权码的为。 A. 8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码 2.一位十六进制数可以用位二进制数来表示。 A. 1 B. 2 C. 4 D. 16 3.十进制数25用8421BCD码表示为。 A.10 101 B.0010 0101 C.100101 D.10101 4.与十进制数(53.5)10等值的数或代码为。 A.(0101 0011.0101)8421BCD B.(35.8)16 C.(110101.1)2 D.(65.4)8 5.与八进制数(47.3)8等值的数为: A. (100111.011)2 B.(27.6)16 C.(27.3 )16 D. (100111.11)2 6.常用的B C D码有。 A.奇偶校验码 B.格雷码 C.8421码 D.余三码 7.与模拟电路相比,数字电路主要的优点有。 A.容易设计 B.通用性强 C.保密性好 D.抗干扰能力强 8. 逻辑变量的取值1和0可以表示:。 A.开关的闭合、断开 B.电位的高、低 C.真与假 D.电流的有、无 9.求一个逻辑函数F的对偶式,可将F中的。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” E.常数不变 10. A+BC= 。 A .A+ B B.A+ C C.(A+B)(A+C) D.B+C 11.在何种输入情况下,“与非”运算的结果是逻辑0。 A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 12.在何种输入情况下,“或非”运算的结果是逻辑0。 A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1 13.以下表达式中符合逻辑运算法则的是。 A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1 14. 当逻辑函数有n个变量时,共有个变量取值组合? A. n B. 2n C. n2 D. 2n 15. 逻辑函数的表示方法中具有唯一性的是。 A .真值表 B.表达式 C.逻辑图 D.卡诺图 16.F=A B+BD+CDE+A D= 。

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

数字电路试卷-答案

C. 000 D. 1 0 1 A. A+B B. A+C C. (A+B ) (A+C ) D. B+C 标准答案及评分标准 适用专业(班级): 是否可携带(填写计算器、词典等):计算器 学科部主任: 一 ?选择题(每小题2分,共20分) 1?一位8421BCD 码译码器的数据输入线与译码输出线的组合是 【C 】 A. 4:6 B.1:10 C.4:10 D.2:4 2 ?若输入变量 A 、B 全为1时,输出F=1,则其输入与输出的关系是 【B 】 A.异或 B. 同或 C. 或非 D. 与或 3?在下列逻辑电路中,不是组合逻辑电路的是 【D 】 A.译码器 B. 加法器 C. 编码器 D. 寄存器 6 ?同步计数器和异步计数器比较,同步计数器的最显著优点是 A 工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP 控制 7?—位8421BCD 码译码器的数据输入线与译码输出线的组合是 A. 4:6 B.1:10 C.4:10 D.2:4 8 ?组合逻辑电路通常由【 】组合而成。 A.触发器 B.门电路 C.计数器 D.锁存器 A. 1 11 B. 010 10.逻辑表达式 A+BC= 课程名称:数字电路 课程归属:理工学科部 开卷、闭卷:闭卷 出卷人: 4 . 一个8选一的数据选择器,其地址输入 (选择控制输入)端的个数是 A. 4 B. 2 C. 3 5?最小项ABCD 的逻辑相邻最小项是 D. 1 6 【A 】 A. ABCD B . ABCD C. ABCD D. ABCD 9.8线一3线优先编码器的输入为 I0 —17,当优先级别最高的 I7有效时,其输出 的值是 【C 】

数字电路试卷及答案

一.选择题 1十进制数3.625的二进制数和8421BCD 码分别为(D ) A 、11.11和11.001 B 、11.101和11.101 C 、11.01和11.011000100101 D 、11.101和0011.011000100101 2、逻辑函数F1、F2、F3的卡诺图如图所示,他们之间的逻辑关系是(B ) A 、F3=F 1·F2 B 、F3=F1+F2 C 、F2=F1·F3 D 、F2=F1+F3 00 01 11 10 0 1 1 1 1 1 F1 F2 F3 3 、和TTL 电路相比,CMOS 电路最突出的有点在于(C ) A 、可靠性高 B 、抗干扰能力强 C 、功耗低 D 、速度快 4、用1K ×4的DRAM 设计4K ×8位的存储器的系统需要的芯片数和地址线的根数是(C ) A 、16片 10根 B 、8片 10根 C 、8片 12根 D 、16片 12根 5、在图2中用555定时器组成的施密特触发电路中,它的回差电压等于(A ) A 、2V B 、3V C 、 4V D 、5V 图2 图3 6、为将D 触发器转换为T 触发器,图3所示电路的虚线框内应是(D ) A 、或非门 B 、与非门 C 、异或门 D 、同或门 7、在下列逻辑部件中,不属于组合逻辑部件的是(A ) A .寄存器 B 、编码器 C 、全加器 D 、译码器 8、某10位D/A 转换器,当输入为D=010*******B 时,输出电压为1.6V 。当输入D=1000010000B 时,输出电压为(B ) A 、3.15V B 、3.30V C 、3.60V D 、都不是 二.填空题 1、逻辑函数F=A ·(B+C )·1的反函数F =_____0+?+C B A ___________ 2、四选一数据选择器,AB 为地址信号,D 0=D 3=1,D 1=C ,D 2=c ,当AB=10时,输出F=__C__ 3、将模拟信号转化为数字信号,需要采用A/D 转换器。实现A/D 转换一般要经过采样、保持、量化和编码等4个过程。 00 01 11 10 0 1 1 1 1 00 01 11 10 0 1 1 1 1 1 1

数电课后习题答案

思考题与习题思考题与习题 第一章 【1-1】(1)(1101)2= (13)10(2)(10111)2=(23)10 (3)(110011)2=(51)10 (4)(11.011)2=(3.375)10 【1-2】(1)(35)10=(100011)2 (2)(168)10 =(10101000)2 (3)(19.85)10=(10011.11011)2 (4)(199)10=(11000111)2 【1-3】(1)(1011011682)()55()AD ==(2)(1110011011682)1()715()CD == (3) (11000111011682 )36()1435()D == (4)(1010101111682)157()527()== 【1-4】答:数字逻辑变量能取“1”,“0”值。它们不代表数量关系,而是代表两种状态,高低电平. 【1-5】答:数字逻辑系统中有“与”,“或”,“非”三种基本运算,“与”指只有决定事件发生的所有的条件都成立,结果才会发生,只要其中有一个条件不成立,结果都不会发生. “与“指只要所有的条件中有一个条件成立,结果就会发生,除非所有的条件都不成立,结果才不会发生. ”非“指条件成立,结果不成立。条件不成立,结果反而成立。 【1-6】答:逻辑函数:指用与,或,非,等运算符号表示函数中各个变量之间逻辑关系的代数式子。 将由真值表写出逻辑函数表达式的方法: 1.在真值表中挑选出所有使函数值为1的变量的取值组合。 2.将每一个选出的变量取值组合对应写成一个由各变量相与的乘积项,在此过程中,如果某变量取值为1,该变量以原变量的形式出现在乘积项中,如果某变量取值为0,则该变量以反变量的形式出现在乘积项中。 3.将所有写出的乘积项相或,即可得到该函数的表达式。 【1-7】答:在n 输入量的逻辑函数中,若m 为包含n 个因式的乘积项,而且这n 个输入变量均以原变量或反变量的形式在m 中出现且仅出现一次,这m 称为该n 变量的一个最小项。 只由最小项组成的表达式称为最小项表达式。 【1-8】将n 个变量的全部最小项各用一个小方块表示,并使具有逻辑相邻性的最小项在几何位置上也相邻地排列起来,所得到的图形称为n 变量的卡诺图。

数字电子技术基础习题答案

数字电子技术基础习题答案

数字电子技术基础答案 第1章 自测题 1.1填空题 1. 100011.11 00110101.01110101 11110.01 1E.4 2. 4 3. n2 4. 逻辑代数卡诺图 5.) (D C B A F ) (D C B A F+ =' 6.) )( (C B D C B A F 7. 代数法卡诺图8. 1 1.2判断题 1. √ 2.√ 3. × 1.3选择题 1.B 2.C 3.C 1.4 A F= 1⊙B AB F 2 B A F+ = 3 1.5 A B L 0 0 1 0 1 0 1 0 0 1 1 1 1.6 C L=

1.7 AB C B A BC Y 习题 1.1 当0000 1 2 A A A ,7 A 到3 A 有1个不为0时,就可以 被十进制8整除 1.2 (a)AC BC AB F ++=1 (b )B A AB F +=2 (c)C B A S ⊕⊕= AC BC AB C 0 1.3略 1.4 (1) )(B A D C F )(1 ) )((1B A D C F ++=' (2) ) (B A B A F )(2 ) )((2B A B A F ++=' (3) E D C B A F 3 D E C AB F =' 3 (4) ) ()(4D A B A C E A F )( ) )()((4D A C AB E A F +++=' 1.5 C B A F ⊕⊕= 1.6 (1) B A C B C A L (2) D B C B D C A L (3) AD L (4) E ABCD L (5) 0 L 1.7 C B A B C A C AB ABC C B A L ),,( 1.8(1) ABD D A C F 1 (2) BC AB AC F 2 (3) C A B A B A F 3 (有多个答案) (4) C B D C AB C A C D F +++=4 (5) C B A ABD C B A D B A F 5 (6) 1 6 F 1.9 (1) AD D C B B A F 1 (2) B A A C F 2 (3) D A D B C B F 3 (4) B C F 4

数电试题及答案

通信071~5 班 20 08 ~20 09 学年 第 学期 《数字电子技术基础》 课试卷 题号 -一- -二二 三 四 五 六 七 八 九 总成 绩 得分 、 单项选择题(每小题2分,共24 分) 1、 8421BCD 码 01101001.01110001转换为十进制数是: (c A : 78.16 B : 24.25 C : 69.71 2、 最简与或式的标准是:(c ) A :表达式中乘积项最多,且每个乘积项的变量个数最多 项的变量个数最多 C :表达式中乘积项最少,且每个乘积项的变量个数最少 项的变量个数最多 3、 用逻辑函数卡诺图化简中,四个相邻项可合并为一项 A :消去 B :消去 C :消去 ,它 能: D : 54.56 B :表达式中乘积项最少,且每个乘积 D :表达式中乘积项最多,且每个乘积 (B ) D : 消去4个表现形式不同的变量,保留相同变量 A B C F 4、已知真值表如表1所示,则其逻辑表达式为:(A ) 0 0 0 0 A : A ? B ? C 0 0 1 1 B : AB + BC 0 匕 0 1 C : AB + BC 0 1 1 0 D ABC (A+B+C ) 1 0 0 1 5、函数 F(A , B , C)=AB+BC+AC 的最小项表达式为: 1 1 A : F(A,B,C)=刀m (0, 2, 4) 1 1 0 0 B : F(A,B,C)=刀m (3, 5, 6, 7) 1 1 1 1 1个表现形式不同的变量,保留相同变量 2个表现形式不同的变量,保留相同变量 3个表现形式不同的变量,保留相同变量 (0, 2, (2, 4, 3, 6, 4) 7) (B ) C : F(A,B,C)=刀m D : F(A,B,C)=刀 m 6、 欲将一个移位寄存器中的二进制数乘以( A : 32 B : 10 32) 10需要 7、 已知74LS138译码器的输入三个使能端( E 1=1 , E 2A =E 2B =0 )时,地址码 丫 0 是:(C ) A : 11111101 n 1 n B : 10111111 C )个移位脉冲。 D : A 2A 1A °=011,则输出 丫7 11110111 D : 11111111 8、 要实现Q A : J=0, K=0 9、 能够实现线与功能的是: A : TTL 与非门 Q , JK 触发器的J K 取值应是: B : J=0, K=1 (B ) B :集电极开路门 (D C : ) J=1 , K=0 J=1,K=1 10、 个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 行数据输出。 A : 8ms B : 4ms 11、 表2 ( A :译码器 C :三态逻辑门 1kHz ,经过 D: CMOS 逻辑门 可转换为4位并

相关文档