文档库 最新最全的文档下载
当前位置:文档库 › 邹虹数字电路习题全解

邹虹数字电路习题全解

邹虹数字电路习题全解
邹虹数字电路习题全解

1-1 将下列二进制数转换成等值的十进制数和十六进制数。

(1)(1101010.01)2 ;(2)(111010100.011)2 ;

(3)(11.0101)2 ;(4)(0.00110101)2 ;

解:二进制数按位权展开求和可得等值的十进制数;利用进制为2k数之间的特点可以直接将二进制数转换为等值的十六进制数。

(1)(1101010.01)2=1×26+1×25+1×23+1×21+1×2-2

=(106.25)10=(6A.4)16

(2)(111010100.011)2=1×28+1×27+1×26+1×24+1×22+1×2-2+

1×2-3=(468.375)10=(1D4.6)16(3)(11.0101)2=1×21+1×20+1×2-2+1×2-4

=(3.3125)10=(3.5)16

(4)(0.00110101)2=1×2-3+1×2-4+1×2-6+1×2-8

=(0.20703125)10=(0.35)16

1-2 将下列十进制数转换成等值的二进制数、八进制数和十六进制数。要求二进制数保留小数点后4位有效数字。

(1)(378.25)10 ;(2)(194.5)10 ;

(3)(56.7)10 ;(4)(27.6)10 ;

解法1:先将十进制数转换成二进制数,再用进制为2k数之间的特点可以直接将二进制数转换为等值的八进制数和十六进制数。

(1)(378.25)10=(101111010.0100)2=(572.2)8=(17A.4)16

(2)(194.5)10 =(

11000010.1000)2=(

302.4)8=(C2.8)16

(3)(56.7)10 =(111000.1011)2=(70.54)8=(38.B )16

(4)(27.6)10 =(11011.1001)2=(33.44)8=(1B.9)16

解法2:直接由十进制数分别求二进制、八进制和十六进制数。由于二进制数在解法1已求出,在此以(1)为例,仅求八进制数和十六进制数。

1-3 将下列十六进制数转换成等值的二进制数、八进制数和十进制数。 (1)(FC.4)16 ; (2)(DB.8)16 ; (3)(6A )16 ; (4)(FF )16 ;

解:利用进制为2k 数之间的特点将十六进制数转换为二进制数和八进制数;十六进制数按位权展开求和可得十进制数。

(1)(FC.4)16 =(11111100.0100)2=(374.2)8

=15×161+12×160+4×16-1=(252.25)10

(2)(DB.8)16 =(11011011.1000)2=(333.4)8

=13×161+11×160+8×16-1=(219.5)10

(3)(6A )16=(01101010)2=(152)8=6×161+10×160=(106)10 (4)(FF )16 =(11111111)2=(377)8=15×161+15×160=(255)10 1-4 完成下列各数的转换。

(1)(0010 0011 1001)8421BCD 码=( ?)10 ; (2)(36.7)10 =( ?)8421BCD 码=( ?)余3 BCD 码;

(3)(1000 0101)8421BCD 码=( ?)格雷BCD 码 ; (4)(1100 0110)余3 BCD 码=( ?)10 ; 解:

(1)(0010 0011 1001)8421BCD 码=(239)10 ;

(2)(36.7)10=(00110110.0111)8421BCD 码=(01101001.1010)余3 BCD 码; (3)(1000 0101)8421BCD 码=(156)格雷BCD 码 ; (4)(1100 0110)余3 BCD 码=(93)10 ;

1-5 一个8位二进制数,能够表示的最大无符号整数是多少? 解:28-1=255。

1-6 用十六进制数表示十进制数(87)10与二进制数(10100111)2相加的和。 解:(10100111)2=(167)10; (87)10+(167)10=(254)10;

(254)10=(11111110)2=(FE )16

1-7 十进制数5和9以二进制形式存储在计算机的相邻存储单元中。查找每个数的ASCII 码并将其转换为对应的格雷BCD 码和余3BCD 码。

解:

(5)10→(0110101)ASCII →(53)10→(01110010)格雷BCD →(11000101)余3BCD

(9)10→(0111001)ASCII →(57)10→(01110100)格雷BCD →(11001111)余

3BCD 码

1-8 试总结并说出:

(1)已知真值表写逻辑函数式的方法; (2)已知逻辑函数式列真值表的方法; (3)已知逻辑图写逻辑函数式的方法; (4)已知逻辑函数式画逻辑图的方法; (5)已知逻辑函数式画波形的方法;

解:(1)由真值表可得到逻辑函数的两种标准形式:最小项表达式和最大项表达式。其中,最小项表达式是由函数值为1的各最小项相加组成;最大项表达

式是由函数值为0的各最大项相与组成。

(2)将输入变量的所有取值组合以二进制递增的顺序排列,并根据逻辑函数式求出和该组合下对应的函数值,形成表格,即得真值表。

(3)根据给定的逻辑图,逐级写出输出端的逻辑函数表达式,即可。 (4) (5)

解:ACD AB W +=; D B B C D C B X ++=

D C D C Y +=; D Z =

1-11 利用反演规则和对偶规则,直接写出下列逻辑函数的反函数表达式和对偶函数表达式。

(1)E B E C D BC CD AB F ++++++= (2)G C A H G DE AB F +++++=

(3))()(C A D B AC D A F +++= (4)[]

E AD CD B B A

F ?++=)(

解:(1)E B E C D C B D C B A F ?+??+?+?+=)()(

BE E C D C B D C B A F

?+??+?

+?+=)()(*

(2)G C A H G E D B A F ??+?+?+=)()(

CG

A H G E D

B A F

??+?+?+=)()(*

(3)[]

C A

D B C A D A F ++?+?=)(

[]

C A

D B C A AD F

++?+?=)(*

(4)??

?

???++?++?+=E D A D C B B A F )( []E

D A D C B B A F

++?++?+=)(*

1-12 用公式法证明下列等式。 (1)C B A ABC BC AB B =⊕⊕⊕

(2)C B BD C B BCD D C B CD B A D C B A ACD D C B D C B ++=++++++ (3)()()()()()A B B C A C A B A C +++=++ 证明:

[][]1B AB BC ABC B AB B AB BC ABC BC ABC AB ABC AB C ????

=⊕⊕⊕=++????=⊕==()左式右式

()()() ()

()()()()()()()BC D A BC D B C D B C D A C D A BC D AB C D B C D BC D AD B D A A B C D B C D BC D A B D A B C D B C D BC D A BC B D A C D BC D B C D BC D BC D A BC B D A C D B C D BC A BC B D A C D B C D BC B D C D BC B D B C =++++++

+=+++++=+++++=+++++=+++++=++++=++=++=(2)左式(多余项)右式

[]3()()()()()

()()A B B C A C B AC A C AB BC AC AB AC A B A C =+++=++=++=+=++=()左式右式

1-13 根据题表1-1,写出该逻辑函数的最简与非-与非表达式、最简或非-或非表达式和最简与或非式。

解:

()()()()F B C B C B C B C B C B C B C B C B C B C B C B C BC B C =+=++=+=?=++=+++=+ (与-或式) (或-与式)

(与非-与非式)

(或非-或非式) (与或非式)

1-14 用公式法将逻辑函数化简为最简与或表达式。 (1)F ABD AC BC D B D AC =+++?+

(2)F AB BC D C D ABC AC D =++?++

(3)()()F A B A DE A B G A D A B E D =+++++++++ (4)F AB BC D C D ABC AC D =++?++ (5)()F A B CD ADB AD AB C D =++++++ (6)F AC D AC BD A B A D =+?+? (7)F AC D BC BD AB AC BC =+++++

(8)F AC AB AC AC C D AC B C EF D EF =+++++++ (9)()F A B ABC A A B B =+++ 解:

1 ()()()()

()F AB D AC BC D B D A C

AB D AC BC D B D A C A B C D BC D A BC D A B C D BC D B D AC C B D A C F F B D A C B D A C B D AC

=+++?+=++??+=++=+=+=+==+=++=++()

2()()()()()()

()F A B B C D C D AB C AC D

A B AB C B C D C D C D AC D A B C C D B C D A A B AC C D B C C D AC A B AC C D B C A B B C AC C D A B B C C D

=++++=+++++=+++++=+++++=+++=+++=++()

3()()()()()()()F A B A D E A B G A D A B E D

A D E A

B G A D A B E D A D E AB G AD A B D E D A A B D E D E AD D AB G A AB G D A B G D

=+++++++++=+++++=+++++=+++++=++=++()

(4)同(2)

5()

()()()()()()F A B C D A D B AD AB C D A BC D A D B AD A B C D A BC D A D B AD A C A D BC B D A A D A C BC D B BC B D AD A B AD A AD B A D B

=++++++=+++++++=++++++++=+++++++=++=++=++()

6()()()()()()F AC D AC B D A B A D

AC D AC B D A B A D AC D A D AC B D A B D A C AC B D A B A D C D AC B D A B A D B D A B C D AC A B A D A B AC A B B D C D A B D C D

=+?+?=++++=++++=++++=++++=+++++=+++++=++()

7()()()()()()F AC D B C B D A B AC B C

A B AC BC AC D B C B D B C A B AC BC B C AC D B D B C A B AC C AC D B D B C

A B C AC D B D B C A B C B C AC D B D A B C B AC D B D C A B B B D AC D C AC D B C A D B

=+++++=++++++=++++++=+++++=++++=++++=++++=++++=++=++()

8()()()()()()()F A C A B AC AC C D A C B C E F D E F

A C A C

B A B A

C AC C

D C

E

F D E F A C AC A B A C AC C D C E F C C D A B A C E F C C E F A C E F A

=+++++++=+++++++=++++++=++++=++=++()

9()

()()()()()10

F A B A B C A A B B A B B C A B A A B C A B A A B C A A B C A =+++=+++=+++=++=+++==()

1-15 用卡诺图法将逻辑函数化简为最简与或表达式。

(1)(,,,)(3,5,8,9,10,11)(0,1,2,15)m d F A B C D =+∑∑ (2)(,,,)(2,6,10,12,14)(0,4,7,8)m d F A B C D =+∑∑ (3)(,,,)(1,2,8,10,11,12)(0,3459)m d F A B C D =+∑∑,,, (4)(,,,)(2,3,4,6,13)(0,7,9,12,14)m d F A B C D =+∑∑ (5)F ABC ABD C D A BC AC D AC D =+++++ (6)F AC ABC AC D CD =+++ 解:

(1)F C B A D =+ (2)F D = (3)F C B D =+ (4)B D A C D F A C =++ (5)F D A =+ (6)F C A D =+

1-16 用卡诺图法将逻辑函数化简为最简或与表达式。 (1)(,,,)(0,2,5,7,8,10,13,15)M F A B C D =∏

(2)(,,,)(0,1,2,7,8)(10,11,12,13,14,15)M d F A B C D =?∏∏ (3)(,,,)(124101214)(5678913)M d F A B C D =?∏∏,,,,,,,,,, (4)F ABC ABC ABC D =++,约束条件:0A B ⊕= (5)(,,,)(0,2,3,5,6,8,9)m F a b c d =∑,约束条件:0ab ac += 解:

(1)()()D D F B B =++

(2)()()()A B B B F D C C D +++++= (3)()()()B C D C C D F +++= (4)()()A C D F A C ++=+

(5)()()()B C B A B D F C D C D +++++++=

1-17 已知函数

1234

(2,4,6,9,13,14)(0,1,3,8,11,15)

m

d

F AC D AB D B C D AC D F AC D B C AC D F F B C AB D A B D A B C D A B D A B D ?=+++??=++??=

+??=++++=??∑

∑,约束条件:

用卡诺图求:

(1)112Y F F =+; (2)212F F Y ?= (3)213F F Y ⊕=; (4)434F F Y += (5)435F F Y ?=; (6)436F F Y ⊕=

解:

(1)1A C D B Y B =++

(2)2AC D C Y AB D =+

(3)3AC D AC BC Y D AB D =+++

(4)41Y =

(5)5ABC D AC D Y C D AB =++

(6)6AC A D C Y A D =++

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

数字电子技术基础习题及答案

数字电子技术基础考题 」、填空题:(每空3分,共15分) 辑表达式 )和( 卡诺图 路,称为全加器。 等° 17. 根据不同需要,在集成计数器芯片的基础上,通过采用 进位输出置最小数法 等方法可以实现任意进制的技术器。 18. 4. 一个JK 触发器有_2_个稳态,它可存储_J — 位二进制数。 19. 若将一个正弦波电压信号转换成 同一频率的矩形波,应采用 多谐振荡器 _______ 电路。 20. __________________________________________ 把JK 触发器改成T 触发器的方法是J=k=t __________________________________________________ 。 21. N 个触发器组成的计数器最多可以组成 _^n 进制的计数 器。 1逻辑函数有四种表示方法,它们分别是( 真值表 )、( 逻辑图 2. 将2004个“ 1 ”异或起来得到的结果是( 3. 由555定时器构成的三种电路中, )和( 是脉冲的整形电路。 4. TTL 器件输入脚悬空相当于输入( 电平。 5. 基本逻辑运算有:(and not )和(or )运算。 6. 采用四位比较器对两个四位数比较时, 先比较 最咼 位。 7. 触发器按动作特点可分为基本型、 (同步型 主从型 )和边沿型; 如果要把一宽脉冲变换为窄脉冲应采用 积分型单稳态 触发器 9. 目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是 TTL )电路和 CMOS )电路。 10. 施密特触发器有( 2 )个稳定状态?,多谐振荡器有(0 )个稳定状态。 11.数字系统按组成方式可分为 功能扩展电路、功能综合电路 两种; 12?两二进制数相加时,不考虑低位的进位信号是 加器。 13?不仅考虑两个 本位 .相加,而且还考虑来自 低位进位 _______ 相加的运算电 14.时序逻辑电路的输出不仅和 该时刻输入变量的取值 有关,而且还与_电路原来 的状态 有关。 15?计数器按CP 脉冲的输入方式可分为 同步计数器和 异步计数器。 16?触发器根据逻辑功能的不同,可分为 rs jk 反馈归零法 置数法

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

数字电路全部实验

数字电子技术 实验报告 实验一门电路逻辑功能及测试 (1) 实验二数据选择器与应用 (4) 实验三触发器及其应用 (8) 实验四计数器及其应用 (11) 实验五数码管显示控制电路设计 (17) 实验六交通信号控制电路 (19) 实验七汽车尾灯电路设计 (25) 班级:08030801 学号:2008301787 2008301949 姓名:纪敏于潇

实验一 门电路逻辑功能及测试 一、实验目的: 1.加深了解TTL 逻辑门电路的参数意义。 2.掌握各种TTL 门电路的逻辑功能。 3.掌握验证逻辑门电路功能的方法。 4.掌握空闲输入端的处理方法。 二、实验设备: THD —4数字电路实验箱,数字双踪示波器,函数信号发射器, 74LS00二输入端四与非门,导线若干。 三、实验步骤及内容: 1.测试门电路逻辑功能。 选用双四输入与非门74LS00一只,按图接线,将输入电平按表置位,测输出电平 用与非门实现与逻辑、或逻辑和异或逻辑。用74LS00实现与逻辑。 用74LS00实现或逻辑。用74LS00实现异或逻辑。 2.按实验要求画出逻辑图,记录实验结果。 3.实验数据与结果 将74LS00二输入端输入信号分别设为信号A 、B 用74LS00实现与逻辑 1A B A B =? 逻辑电路如下:

12 3 74LS00AN 4 5 6 74LS00AN A B A 端输入TTL 门信号, B 端输入高电平,输出波形如下: A 端输入TTL 门信号, B 端输入低电平,输出波形如下: 1、 用74LS00实现或逻辑 11A B A B A B +=?=???逻辑电路如下

数字电路第一章数字电路习题集和答案

第一章绪论练习题 一、选择题 1.以下代码中为无权码的为。 A. 8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码2.以下代码中为恒权码的为。 A.8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码3.一位十六进制数可以用位二进制数来表示。 A. 1 B. 2 C. 4 D. 16 4.十进制数25用8421BCD码表示为。 A.10 101 B.0010 0101 C.100101 D.10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是。 A.(256) 10 B.(127) 10 C.(FF) 16 D.(255) 10 6.与十进制数(53.5) 10 等值的数或代码为。 A.(0101 0011.0101) 8421BCD B.(35.8) 16 C.(110101.1) 2 D.(65.4) 8 7.矩形脉冲信号的参数有。 A.周期 B.占空比 C.脉宽 D.扫描期8.与八进制数(47.3) 8 等值的数为: A.(100111.011) 2B.(27.6) 16 C.(27.3) 16 D.(100111.11) 2 9. 常用的BC D码有。 A.奇偶校验码 B.格雷码 C.8421码 D.余三码10.与模拟电路相比,数字电路主要的优点有。 A.容易设计 B.通用性强 C.保密性好 D.抗干扰能力强11.把10010110 B二进制数转换成十进制数为() A. 150 B. 96 C.82 D. 159 12.将4FBH转换为十进制数( ) A. 011101110101B B. 011100111011B C. 010********* D. 100010000101 13.将数1101.11B转换为十六进制数为() A.D.CH B. 15.3H C. 12.EH D. 21.3H 14.将十进制数130转换为对应的八进制数: A.202 B. 82 C. 120 D. 230

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

华师网络2014年9月课程考试《数字电路》练习测试题库及答案

华中师范大学网络教育学院 《数字电路》练习测试题库及答案 一、单项选择题。 1、在下列逻辑电路中,不是组合逻辑电路的是------ 。 A. 译码器 B. 编码器 C. 全加器 D. 寄存器 2、时序电路可以由____________组成。 A.门电路 B. 触发器或门电路 C. 触发器或触发器和门电路的组合 3、时序电路输出状态的改变____________。 A. 仅与该时刻输入信号的状态有关 B. 仅与时序电路的原状态有关 C. 与以上两者皆有关 4、组合电路的竞争和险象是指___________。 A. 输入信号有干扰时,在输出端产生了干扰脉冲 B. 输入信号改变状态时,输出端可能出现的虚假信号 C. 输入信号不变时,输出端可能出现的虚假信号 5、仅具有“置0” “置1”功能的触发器叫___________。 A. JK触发器 B. RS触发器 C. D触发器 6、译码电路的输入量是____________。 A. 二进制 B. 十进制 C. 某个特定的输入信号 7、由n个JK触发器构成的扭环形计数器,其有效计数状态共有___________个A.n;B.2的n次方;C.2n 8、编码电路和译码电路中,____________电路的输出是二进制代码。 A. 编码 B. 译码 C. 编码和译码 9、ROM是指_____________。 A. 随机读写存储器 B. 只读存储器 C. 不可擦除式只读存储器 D. 可擦可编程只读存储器 10、寄存器在电路组成上的特点是____________。

A. 有CP输入端,无数据输入端 B. 有CP输入端和数据输入端 C. 无CP输入端,有数据输入端 11、组合电路的竞争和险象是指___________。 A. 输入信号有干扰时,在输出端产生了干扰脉冲 B. 输入信号改变状态时,输出端可能出现的虚假信号 C. 输入信号不变时,输出端可能出现的虚假信号 12、若使JK触发器仅有翻转功能,控制端J、K正确接法是___________。A.J= K= Q n B.J=K=1 C.J=K=0 13、逻辑函数中的最小项_______________。 A. 任何两个不同的最小项乘积为1 B. 任何两个不同的最小项乘积为0 C. 任何两个不同的最小项乘积为1或0 14、下列触发器中,没有约束条件的是_________ 。 A.基本RS触发器B.主从RS触发器C.钟控RS触发器 D. 边沿D触发器 15、译码电路的输出量是____________。 A. 二进制代码 B. 十进制数 C. 某个对应的输出信号 16、七段数码显示译码电路应有____________个输出端。 A. 8个 B. 7个 C. 16个 17、通常计数器应具有___________功能。 A. 清零、置数、累计CP个数 B. 存取数据 C. 两者皆有 18、二进制译码器是指____________。 A. 将二进制代码转换成某个对应的输出信号 B. 将某个特定的输入信号转换成二进制数 C. 具有以上两种功能 19、译码电路的输入量是____________。 A. 二进制 B. 十进制 C. 某个特定的输入信号 20.某逻辑函数F = ABC ,它的反函数F应是________________。

数字电路实验

实验2 组合逻辑电路(半加器全加器及逻辑运算) 一、实验目的 1.掌握组合逻辑电路的功能测试。 2.验证半加器和全加器的逻辑功能。 3.学会二进制数的运算规律。 二、实验仪器及材料 1.Dais或XK实验仪一台 2.万用表一台 3.器件:74LS00 三输入端四与非门3片 74LS86 三输入端四与或门1片 74LS55 四输入端双与或门1片 三、预习要求 1.预习组合逻辑电路的分析方法。 2.预习用与非门和异或门构成的半加器、全加器的工作原理。 3.学习二进制数的运算。 四、实验内容 1.组合逻辑电路功能测试。 图2-1 ⑴用2片74LS00组成图2-1所示逻辑电路。为便于接线和检查,在图中要注明芯片编号及各引脚对应的编号。 ⑵图中A、B、C接电平开关,Y1、Y2接发光管显示。 ⑶按表2-1要求,改变A、B、C的状态填表并写出Y1、Y2逻辑表达式。 ⑷将运算结果与实验比较。

2.测试用异或门(74LS86)和与非门组成的半加器的逻辑功能。 根据半加器的逻辑表达式可知,半加器Y是A、B的异或,而进位Z是A、B相与,故半加器可用一个集成异或门和二个与非门组成如图2-2。 图2-2 ⑴在实验仪上用异或门和与门接成以上电路。A、B接电平开关S,Y、Z接电平显示。 ⑵按表2-2要求改变A、B状态,填表。 3.测试全加器的逻辑功能。 ⑴写出图2-3电路的逻辑表达式。 ⑵根据逻辑表达式列真值表。 ⑶根据真值表画逻辑函数SiCi的卡诺图。 图2-3 ⑷填写表2-3各点状态。

⑸按原理图选择与非门并接线进行测试,将测试结果记入表2-4,并与上表进行比较看逻辑功能是否一致。 4.测试用异或、与或和非门组成的全加器的逻辑功能。 全加器可以用两个半加器和两个与门一个或门组成,在实验中,常用一块双异或门、一个与或门和一个非门实现。 ⑴画出用异或门、与或非门和与门实现全加器的逻辑电路图,写出逻辑表达式。 ⑵找出异或门、与或非门和与门器件,按自己画出的图接线。接线时注意与或非门中不用的与门输入端接地。 ⑶当输入端Ai、Bi、Ci-1为下列情况时,用万用表测量Si和Ci的电位并将其转为逻辑状态填入表2-5。 五、实验报告 1.整理实验数据、图表并对实验结果进行分析讨论。 2.总结组合逻辑电路的分析方法。 实验3 触发器 一、实验目的 1.熟悉并掌握R-S、D、J-K触发器的构成,工作原理和功能测试方法。 2.学会正确使用触发器集成芯片。 3.了解不同逻辑功能FF相互转换的方法。 二、实验仪器及材料 1.双踪示波器一台 2.Dais或XK实验仪一台 3.器件74LS00 二输入端四与非门1片 74LS74 双D触发器1片 74LS112 双J-K触发器1片 二、实验内容

数字电路复习题及答案

数字电路复习题及答案

数字电路复习题 (注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。)1、逻辑电路可以分为组合逻辑电路电路和时序逻辑电路电路。 2、数字电路的基本单元电路是门电路和触发器。 3、数字电路的分析工具是逻辑代数(布尔代数)。 4、(50.375)10 = (110010.011)2 = (32.6)16 5、3F4H = (0001000000010010 )8421BCD 6、数字电路中的最基本的逻辑运算有与、或、非。 7、逻辑真值表是表示数字电路输入和输出之间逻辑关系的表格。 8、正逻辑的与门等效于负逻辑的或门。 9、表示逻辑函数的4种方法是真值表、表达式、卡诺图、逻辑电路图。 其中形式惟一的是真值表。 10、对于变量的一组取值,全体最小项之和为

1。 11、对于任意一个最小项,只有一组变量的取值 使其值为1,而在变量取其他各组值时 这个最小项的取值都是0。 12、对于变量的任一组取值,任意两个最小项之 积为0。 13、与最小项ABC相邻的最小项有C A。 AB、C B A、BC 14、组合逻辑电路的特点是输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件)。 15、按电路的功能分,触发器可以分为RS、JK、 D、T、 T’。 16、时序电路可分为同步时序逻辑电路和异步时序逻辑电路两种工作方式。 17、描述时序电路逻辑功能的方法有逻辑方程组(含驱动方程、输出方程、 状态方程)、状态图、状态表、时序图。 18、(251)10 =(11111011)2 =(FB)16 19、全体最小项之和为 1 。 20、按照使用功能来分,半导体存储器可分为

成贤数字电路实验习题答案

数字电路习题答案(第一、二次实验) 2009-12-18 09:10 实验一: 1. 在示波器处于“内触发”、“常态”扫描方式时,若改变电压灵敏度(V/div),特别是降低它,则可能会使信号波形消失。问若是“外触发”,是否也会影响信号波形的显示呢? 解:这道题主要从以下几种情况来分析: A.示波器是“内触发”,而误打到“外触发”的情况下,如果是“自动”扫描方式,示波器有波形显示,但是不会稳定;如果是“常态”扫描方式,示波器没有波形显示; B.示波器确实是“外触发”,则要求外触发信号与被测信号的频率和相位都相关,这时波形才有可能稳定。 C.示波器在“外触发”工作时,若改变电压灵敏度,会影响波形的显示。当扫描方式为“常态”时,如果降低它,可能会使波形消失,原因是降低了电压灵敏度的同时也降低了触发信号的电平,当触发电平降低到一定的程度,就不足以使触发器工作,触发器不工作,扫描发生器也就不能工作产生扫描电压,波形就消失了。 2. 实验内容3中,如何用示波器观察CH1+CH2的波形? 解:要观察CH1+CH2的波形,只要使示波器的显示方式处于“叠加”,同时保证CH1和CH2的电压灵敏度保持一致就可以了。 3. 简述用示波器测量TTL高、低电平的步骤。 解:将函数发生器输出TTL波形(f=1kHz)接到示波器一个通道上;示波器扫描方式打“AUTO”;电压灵敏度选择旋钮和时基因数选择旋钮处于适当的位置(比如1V/div和0.2ms/div);微调旋钮都处于“校准”位置;把输入耦合方式打到“GND”,确定零电平线的位置,再打到“DC”,读出高低电平值。 4. 对于方波和三角波,交流毫伏表的指示值是否它们的有效值?如何根据交流毫伏表的指示值求得方波或三角波的有效值?

数字电路实验指导书

数字电路实验指导书 上海大学精密机械工程系2010年10月

目录 一、概述 二、实验一基本电路逻辑功能实验 三、实验二编码器实验 四、实验三寄存器实验 五、实验四译码器实验 六、实验五比较器实验 七、实验六加法器实验 八、实验七计数器实验 九、附录一数字电路实验基本知识 十、附录二常用实验器件引脚图 十一、附录三实验参考电路 十二、附录四信号定义方法与规则十三、附录五 DS2018实验平台介绍

前言 《数字电路A》课程是机电工程及自动化学院机械工程自动化专业和测控技术与仪器专业的学科基础必修课。课程介绍数字电路及控制系统的基本概念、基本原理和应用技术,使学生在数字电路方面具有一定的理论知识和实践应用能力。该课程是上海大学和上海市教委的重点课程建设项目和上海大学精品课程,课程教学内容和方式主要考虑了机械类专业对电类知识的需求特点,改变了电子专业类(如信息通信、电气自动化专业)这门课比较注重教授理论性和内部电路构成知识的方式,加强应用设计性实验,主要目的是让学生能在理论教学和实验中学会解决简单工程控制问题的基本方法和技巧,能够设计基本的实用逻辑电路。 本书是《数字电路A》的配套实验指导书,使用自行开发的控制系统设计实验箱,所有实验与课堂理论教学相结合,各实验之间相互关联,通过在实验箱上设计构建不同的数字电路功能模块,以验证理论教学中学到的各模块作用以及模块的实际设计方法。在所有功能模块设计结束后,可以将各模块连接在一起,配上输入输出装置,构成一个完整的工程控制系统。 为本课程配套的输入输出装置是颗粒糖果自动灌装控制和一维直线运动控制,颗粒糖果自动灌装系统的框图如下图所示: 颗粒糖果灌装系统框图 本套实验需要设计的功能模块包括:编码器、寄存器、译码器、比较器、加法器、计数器、光电编码器辩向处理电路、步进电机旋转控制环形分配电路等。

数字电子技术习题解答

数字电子技术习题解答 一、 化简下列逻辑函数,并画出F1的无竞争冒险的与非—与非逻辑电路;画出F2的最简与或非逻辑电路。(每题8分,共16分) 1. F1=B C A B A B C B A +++ 2. F2(A,B,C,D)=Σm (2,3,6,10,14)+Σd (5,9,11) 解:1、F1=BC ’+A(B ’+C ’)=((BC ’+AB ’+AC ’)’)’=((AB ’.)’(BC ’)’(.AC ’)’)’ 由卡诺图可知化简后的表达式不存在竞争冒险。图略 2、F2=((B ’C+CD ’)’)’ 二、 如图所示电路为TTL 电路,输入分别是A ,B , C 。试根据其输入的波形,画出对应的输出Y1,Y2的波形(忽略门的延迟时间)。 图 解:对于Y1来说,由于电阻R1太大信号无法正确传输,故A 恒等于1,而R2、R3对信号的传输没有影响,所以Y1=BC ;对于Y2来说,当C=1时,三态门处于高阻态,这时Y2=A ’,当C=0时,三态门处于“0”、“1”逻辑状态,这时Y2=(AB ’)’。根据以上分析画Y1、Y2的波形于上图。 00 01 11 0 1 1 Y Y A B C Y 1 Y

三、试设计一个按8421BCD 码计数的同步七进制加法计数器,由零开始计数。 1. 用JK 触发器实现; (10分) 2. 用1片同步十进制计数器74LS160及最少的门电路实现.74LS160功能表及逻辑符号如图3所示。(10分) 图3 解:1、根据题给8421BCD 码加法计数器要求,得状态转换表: 将状态方程与JK 触发器的特性方程比较,得驱动方程: J 2= Q 0Q 1 ,K 2=Q 1 J 1= Q'0Q ’2,K 1=Q ’0 J 0=(Q 1Q 2)’, K 0=1 输出方程:C=Q 1Q 2 图略, 由设计过程可知任意态111将进入000,故电路可自启动。 2、略。 四、 设计一多数表决电路。要求A 、B 、C 三人中只要有两人以上同意,则决议就通过。但A 还有决定权,即只要A 同意,即使其他人不同意也能通过。 (每小题5分,共15分) 1. 列出真值表并写出逻辑函数; 次态卡诺图: Q*2=Q ’1Q 2+Q 0Q 1Q ’2 Q*1=Q 0Q ’1+Q'0Q ’2 Q 1 Q*0=Q ’1Q ’0+Q ’2

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

数字电路实验指导书2016

***************************************************** ***************************************************** *********************************************** 数字电路 实验指导书 广东技术师范学院天河学院电气工程系

目录 实验系统概术 (3) 一、主要技术性能 (3) 二、数字电路实验系统基本组成 (4) 三、使用方法 (12) 四、故障排除 (13) 五、基本实验部分 (14) 实验一门电路逻辑功能及测试 (14) 实验二组合逻辑电路(半加器全加器及逻辑运算) (18) 实验三译码器和数据选择器 (43) 实验四触发器(一)R-S,D,J-K (22) 实验五时序电路测试及研究 (28) 实验六集成计数器161(设计) (30) 实验七555时基电路(综合) (33) 实验八四路优先判决电路(综合) (43) 附录一DSG-5B型面板图 (45) 附录二DSG-5D3型面板图 (47) 附录三常用基本逻辑单元国际符号与非国际符号对照表 (48) 附录四半导体集成电路型号命名法 (51) 附录五集成电路引脚图 (54)

实验系统概述 本实验系统是根据目前我国“数字电子技术教学大纲”的要求,配合各理工科类大专院校学生学习有关“数字基础课程,而研发的新一代实验装置。”配上Lattice公司ispls1032E可完成对复杂逻辑电路进行设计,编译和下载,即可掌握现代数字电子系统的设计方法,跨入EDA 设计的大门。 一、主要技术性能 1、电源:采用高性能、高可靠开关型稳压电源、过载保护及自动恢复功能。 输入:AC220V±10% 输出:DC5V/2A DC±12V/0.5A 2、信号源: (1)单脉冲:有两路单脉冲电路采用消抖动的R-S电路,每按一次按钮开关产生正、负脉冲各一个。 (2)连续脉冲:10路固定频率的方波1Hz、10Hz、100Hz、1KHz、10KHz、100KHz、500KHz、1MHz、5MHz、10MHz。 (3)一路连续可调频率的时钟,输出频率从1KHz~100KHz的可调方波信号。 (4)函数信号发生器 输出波形:方波、三角波、正弦波 频率范围:分四档室2HZ~20HZ、20HZ~200HZ、200HZ~2KHZ、2KHZ~20HZ。 3、16位逻辑电平开关(K0~K15)可输出“0”、“1”电平同时带有电平指示,当开关置“1”电平时,对应的指示灯亮,开关置“0”电平时,对应的指示灯灭,开关状态一目了然。 4、16位电平指示(L0~L15)由红、绿灯各16只LED及驱动电路组成。当正逻辑“1”电平输入时LED红灯点亮,反之LED绿灯点亮。

数字逻辑实验、知识点总结(精编文档).doc

【最新整理,下载后即可编辑】 数字逻辑实验报告、总结 专业班级:计算机科学与技术3班 学号:41112115 姓名:华葱 一、 实验目的 1. 熟悉电子集成实验箱的基本结构和基本操作 2. 通过实验进一步熟悉各种常用SSI 块和MSI 块的结构、 各管脚功能、工作原理连接方法 3. 通过实验进一步理解MSI 块的各输入使能、输出使能的 作用(存在的必要性) 4. 通过实验明确数字逻辑这门课程在计算机专业众多课 程中所处的位置,进一步明确学习计算机软硬件学习的 主线思路以及它们之间的关系学会正确学习硬件知识 的方法。 二、 实验器材 1. 集成电路实验箱 2. 导线若干 3. 14插脚、16插脚拓展板 4. 各种必要的SSI 块和MSI 块 三、 各次实验过程、内容简述 (一) 第一次实验:利用SSI 块中的门电路设计一个二进制一 位半加器 1. 实验原理:根据两个一位二进制数x 、y 相加的和与 进位的真值表,可得:和sum=x 异或y ,进位C out =x ×y 。相应电路: 2. 实验内容: a) 按电路图连接事物,检查连接无误后开启电源 b) 进行测试,令

y>={<0,0>,<0,1>,<1,0>,<1,1>},看输出位sum 和C out 的变化情况。 c) 如果输出位的变化情况与真值表所述的真值相 应,则达到实验目的。 (二) 第二次实验:全加器、74LS138译码器、74LS148编码器、 74LS85比较器的测试、使用,思考各个输入、输出使能 端的作用 1. 实验原理: a) 全加器 i. 实验原理: 在半加器的基础上除了要考虑当前两个二进制为相 加结果,还要考虑低位(前一位)对这一位的进位 问题。由于进位与当前位的运算关系仍然是和的关 系,所以新引入的低位进位端C in 应当与当前和sum 再取异或,而得到真正的和Sum ;而进位位C out 的 产生有三种情况:={<1,1,0>,<1,0,1>,<0,1,1>},也就是说当x 、y 、 C in 中当且仅当其中的两个数为1,另一个数为0的 时候C out =1,因此:C out =xy+xC in +yC in 得电路图(也 可以列出关于C in 的真值表,利用卡诺图求解C in 的 函数表达式): ii. >的8中 指,y ,C in x y C in Sum C out

数字电子技术基础习题及答案

数字电子技术基础试题 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为: 、 和 。 4 . 主从型JK 触发器的特性方程 = 。 5 . 用4个触发器可以存储 位二进制数。 6 . 存储容量为4K×8位的RAM 存储器,其地址线为 条、数据线为 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( )图。 图 1 2.下列几种TTL 电路中,输出端可实现线与功能的电路是( )。 A 、或非门 B 、与非门

C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器

数字电路试题及答案后面附带1doc

数字电路模拟题(答案附后) 注:此为上次考试模拟卷和答案,与本次模拟卷题目相同,但顺序不同,以此卷做参考。 一、 1、数制转换(其中B表示二进制,D表示十进制,H表示十六进制) (1)(10110)B=( )D (2)(0.1011)B=( )D (3)(3B)H=( )D (4) (0.35) H=()D (5) (0.34)D=()H=( )B (6) (1011.101) B=( )D (7) (3F) H =( )D (8) (0.8125) D=( )B (9) (173) D=( )H (10) (0101.0110)B=( )D (11) (8FA.C6)=( )B (12) (0.35 )H = ( )D (13) (73)D =( )H 2、利用逻辑代数的基本公式和常用公式化减下列各式 3、指出下列存储系统各具有多少个存储单元,至少需要几根地址线和数据线? 4、设存储器的起始地址为全0,试指出下列存储系统的最高地址为多少? 二、如图所示为由NMOS管构成的逻辑电路。试写出其逻辑表达式并说明它是什么逻辑电路? 三、双互补对与反相器引出端如图所示,试连接成3输入端或非门。

四、试分析如图所示逻辑电路的功能,写出逻辑表达式和真值表。 1、 2、 3、 五、1、试用三个3输入端与门,一个或门和非门实现语句“A>B”,A和B均为两位二进制数。 2、试用三个3输入端与门,一个或门和数个非门实现语句“A>B”,A和B均为两位二进制数。 3、分别写出同步RS、T触发器的特性表和特性方程。 4、用2输入与非门和反相器设计一个三位的奇偶校验器,即当3位数中有奇数个1时输出为1,否则输出为0。 六、电路如图所示,写出驱动方程、状态方程、列出状态表、画出状态图,并确定逻辑功能。 1、

数字电路测试题2答案

数字电路测试题2答案 一、 填空 1、(110110)2 = ( 54 )10 = ( 66 )8 = ( 01010100 )8421BCD 。 2、逻辑代数有 与 、 或 、 非 三种基本运算。 3、逻辑函数有 真值表 、 逻辑表达式 、 逻辑图 、 波形图 、 卡诺图 五种表示方法。 4、逻辑函数D C B B A F ??+=的反函数F =(A+B )(B +C+D),对偶函数 F '=(A +B)(B+D C +) 5、用卡若图化简函数,包围圈内相邻项的个数应为n 2。 6、C B AC C B A F ++=的最小项之和式F=A B C +A B C+ABC+A B C 7、常用集成芯片74LS00、74LS76、74LS151的名称分别是:四二输入与非门、双JK 触发器 、 八选一数据选择器。 8、如图1—1所示 : 图1—1 F 1= AB+BC 、 F 2= 1 、 F 3=A+B 。 9、如图1—2所示,电路的输出: 1)、当 C=0时, F = A+B 2)、当 C=1时, F = 高阻态 F 图1—2 10、JK 触法器是一种功能齐全的触发器,它具有 保持 、 置0 、 置1 、 翻 砖

的逻辑功能。 11、只具有 置0 和 置1 功能的触发器是D 触发器。 12、设计一个同步6进制计数器,需要 3 个触发器。 13、如图1—3所示,Q n+1=n Q 14、如图1—4所示:同步四位二进制计数器74LS161构成的是 十三 进制计数器。 15、施密特触发器 有两个稳定状态,有两个不同的触发电平,具有回差特性。多谐振荡器没有稳定状态,只有两个暂稳态,利用 电容的充电和放电 作用使电路能够产生自激振荡从而在输出端输出矩形脉冲。 J K J CP K Q CP CO LD CR Q 3 Q 2 Q 1 Q 0 0 0 0 1 CT T CT P CP & 1 1 74LS161 D 3 D 2 D 1 D 0 图1—3 图1—4 图1—5 16、如图1—5所示:由555定时器和电阻R 1、R 2及电容C 构成的电路是 多谐振荡器电路 。 17、A/D 转换是将 模拟信号转换为数字信号 的转换过程,通过 采样 、 保持 、 量化 、 编码 等四个步骤完成。 二、 将下列函数化简成最简与或式 (1)()C B BC BC A ABC A Y D C B A ++++=、、、 (用公式法化简) 解: Y=A+ABC+A BC +BC+B C =A(1+BC+BC )+C(B+B )=A+C (2)()C B A ABC C B A Y D C B A ++⊕=)(、、、 (用公式法化简) 解: Y=(A ⊕B)C+ABC+A B C = A BC+A B C+ABC+A B C =A C(B+B )+AC((B+B )=C

数字电路试卷及答案

一.选择题 1十进制数3.625的二进制数和8421BCD 码分别为(D ) A 、11.11和11.001 B 、11.101和11.101 C 、11.01和11.011000100101 D 、11.101和0011.011000100101 2、逻辑函数F1、F2、F3的卡诺图如图所示,他们之间的逻辑关系是(B ) A 、F3=F 1·F2 B 、F3=F1+F2 C 、F2=F1·F3 D 、F2=F1+F3 00 01 11 10 0 1 1 1 1 1 F1 F2 F3 3 、和TTL 电路相比,CMOS 电路最突出的有点在于(C ) A 、可靠性高 B 、抗干扰能力强 C 、功耗低 D 、速度快 4、用1K ×4的DRAM 设计4K ×8位的存储器的系统需要的芯片数和地址线的根数是(C ) A 、16片 10根 B 、8片 10根 C 、8片 12根 D 、16片 12根 5、在图2中用555定时器组成的施密特触发电路中,它的回差电压等于(A ) A 、2V B 、3V C 、 4V D 、5V 图2 图3 6、为将D 触发器转换为T 触发器,图3所示电路的虚线框内应是(D ) A 、或非门 B 、与非门 C 、异或门 D 、同或门 7、在下列逻辑部件中,不属于组合逻辑部件的是(A ) A .寄存器 B 、编码器 C 、全加器 D 、译码器 8、某10位D/A 转换器,当输入为D=010*******B 时,输出电压为1.6V 。当输入D=1000010000B 时,输出电压为(B ) A 、3.15V B 、3.30V C 、3.60V D 、都不是 二.填空题 1、逻辑函数F=A ·(B+C )·1的反函数F =_____0+?+C B A ___________ 2、四选一数据选择器,AB 为地址信号,D 0=D 3=1,D 1=C ,D 2=c ,当AB=10时,输出F=__C__ 3、将模拟信号转化为数字信号,需要采用A/D 转换器。实现A/D 转换一般要经过采样、保持、量化和编码等4个过程。 00 01 11 10 0 1 1 1 1 00 01 11 10 0 1 1 1 1 1 1

相关文档
相关文档 最新文档