文档库 最新最全的文档下载
当前位置:文档库 › 计算机组成原理(附答案)

计算机组成原理(附答案)

计算机组成原理(附答案)
计算机组成原理(附答案)

计算机组成原理

第1章计算机系统概论

一.填空题

1. 计算机系统是由硬件和软件两大部分组成的,前者是计算机系统的物质基础,而后者则是计算机系统解题的灵魂,两者缺一不可。

2. 存储程序是指解题之前预先把程序存入存储器;程序控制是指控制器依据所存储的程序控制计算机自动协调地完成解题的任务,这两者合称为存储程序控制,它是冯·诺依曼型计算机的重要工作方式。

3.通常将控制器和运算器合称为中央处理器(CPU) ;而将控制器、运算器和内存储器合称为计算机的主机。

4.计算机系统的硬件包括控制器、运算器、存储器、I/O接口和I/O设备等五大部分。

二.选择题

1. 指令周期是指( C )。

A.CPU从主存取出一条指令的时间

B.CPU执行一条指令的时间

C. CPU从主存取出一条指令加上执行该指令的时间

三.问答题

1.存储程序控制是冯?诺依曼型计算机重要的工作方式,请解释何谓存储程序、程序控制?

答:存储程序是指将解题程序(连同原始数据)预先存入存储器;

程序控制是指控制器依据存储的程序,控制全机自动、协调的完成解题任务。

2.计算机系统按功能通常可划分为哪五个层次?画出其结构示意图加以说明。

答:.五级组成的计算机系统如图1.7 (课本P18)

1)微程序设计级:微指令直接由硬件执行。

2)一般机器级(机器语言级):由微程序解释机器指令系统,属硬件级。

3)操作系统级:由操作系统程序实现。

4)汇编语言级:由汇编程序支持执行。

5)高级语言级:由高级语言编译程序支持执行。

这五级的共同特点是各级均可编程。

四.计算题

1.设某计算机指令系统有4种基本类型的指令A、B、C和D,它们在程序中出现的频度(概率)分别为0.3、0.2、0.15和0.35,指令周期分别为5ns、5.5ns、8ns和10ns,求该计算机的平均运算速度是多少MIPS(百万条指令每秒)?

解:指令平均运算时间:

T=5×0.3+5.5×0.2+8×0.15+10×0.35=7.3 (ns)

平均运算速度:

V=1/T=1/(7.3×10-3)=137(MIPS)

第2章运算方法与运算器

一.填空题

1.若某计算机的字长是8位,已知二进制整数x=10100,y=–10100,则在补码的表示中,[x]补=00010100 ,[y]补=11101100 。

2. 若浮点数格式中阶码的基数已确定,而且尾数采用规格化表示法,则浮点数表示的数,其范围取决于浮点数阶码的位数,而精度则取决于尾数的位数。

3.浮点加减法运算对阶的原则是 _小阶向大阶看齐__,即将小阶的尾数右移。浮点运算结果的溢出是指阶码大于所能表示的最大正阶_,溢出时应将溢出标志位置为1。

4.设有4位二进制数1101,采用奇校验码,则校验位P= __ 0 __;奇偶校验码只能检测出_奇数位_ 的错误,但无纠错能力。

5. 16位(包括1位符号位)的定点小数,若用补码表示,其表示的真值范围是-1~+(1-2-15),最多能表示65536(或216)个不同的数。

6.计算机中的溢出标志OF受算术运算类指令的影响;而零标志“ZF”则在结果为__零__时被置为1。

7. 汉字在计算机中的表示方法有汉字的输入编码,还有汉字内码和汉字字模码等三种。

二.选择题

1.下列各数中,最大的数是( B )。

A. (101001)2

B. (53)8

C. (42)10

2. 下列机器数中,真值最小的数是(C)。

A.[x]补=1.10101B.[y]补=1.10110

C.[z]补=1.01011

3. 下列各组机器数,真值相等的一组是(A)。

A.[x]原=1.1000 [y]补=1.1000B.[x]原=1.1010[y]补=1.1010

C.[x]补=11000[y]移=11000 D.[x]补=11001[y]反=11001

4.用n位字长的补码(其中1位符号位)表示定点整数时,所能表示的数值范围是(C)。

A.0≤|N|≤2n-1B.0≤|N|≤2n-1-1

C.-1≤N≤- (2n-1-1) 和0≤N≤2n-1-1

D.-1≤N≤-2n-1和0≤N≤2n-1-1

5.用8位二进制数控制输出状态,若要使高4位都为1,而使低4位保持不变,可用8位逻辑数11110000与原来的8位输出数据进行(C)运算即可。

A.逻辑非B.逻辑乘C.逻辑加D.逻辑异

三.问答题

1.通常,计算机中的基本逻辑运算是哪4种?逻辑运算的特点是什么?

答:计算机中的基本逻辑运算是逻辑非、逻辑乘、逻辑加和逻辑异等4种

逻辑运算的特点是:1).按位进行,各位的结果互不牵连;所以无借位、进位、溢出等问题。2).运算简单;3).每一位都可看成一个逻辑变量。所以无符号位、数值位、阶码和尾数的区分。

四.计算题

1. 已知二进制数x=-0.101110,y=-0.101011,用双符号位补码求x+y和x-y的值,要求写出计算机中的运算步骤,并指出是否有溢出。

解:[X]补= 11.010010 , [Y]补= 11.010101,[-Y]补=00.101011

[x]补11.010010

+ [y]补11.010101

[x+y]补10.100111

运算结果溢出,x+y=-1.011001

[x]补11.010010

+ [-y]补00.101011

[x-y]补11.111101

运算结果无溢出,x-y=-0.000011

2.已知x =0.1011,y =-0.1010,用原码一位乘法求x ×y 的值,要求写出计算机中的运算步骤。 解:[x]原=0.1011,[y]原=1.1010

乘积的符号位Z s =0⊕1=1,尾数绝对值相除。

所以|x ×y |=P 4=0.01101110

[x ×y]原=1.01101110 故 x ×y =-0.01101110

3. 设浮点数的阶为5位(包括2位阶符),尾数为8位(包括2位尾符),用补码表示,已知二进制数 x=2-011×0.101011,y=2-010×(-0.110101),按浮点规格化的运算方法,求x+y 的值,要求写出机器的运算步骤。

解: x 和y 的浮点机器数(阶和尾数均用补码表示) [x]浮=11101,00.101011 [y]浮=11110,11.001011 ① 求阶差

[△E]补=[E x ]补+ [-E y ]补 =11101+00010=11111

可见 △E =-1,说明x 的阶码小。将[M x ]补右移一位

即 [M x +M y ]补=11.100000(1)

尾数运算结果应向左规格化(这里要左移1位),阶码减1,即: [x +y]浮=11101,11.000001

所以 x +y =2-011×(-0.111111),运算结果无溢出。

0. 0000 部分积 R 0 乘数 R 1 说明

+0. 0000 0. 0000 0. 0000 +0. 1011 0. 1011 0. 0101 +0. 0000 0. 0101 0. 0010 +0. 1011 0. 1101 0. 0110

1 0 1 0

0 1 0 1 0

1 0 1 0

1 1 0 1

1 1 1 0

开始 P 0=0 y 4=0,+0

(R 0,R 1)右移一位,得P 1 y 3=1,+x

(R 0,R 1)右移一位,得P 2 y 2=0,+0

(R 0,R 1)右移一位,得P 3 y 1=1,+x

(R 0,R 1)右移一位,得P 4

[-M x ]补=00.0101011

② 尾数按指令的要求相加,运算时采用双符号位补码运算

[M x ]补 00. 0101011

[M y ]补 11. 001011

11. 1000001

第3章存储系统

一.填空题

1. 在当今计算机系统的三级存储系统中,CPU能直接访问的存储器是_Cache和主存储器_ __,不能直接访问的存储器是_辅助存储器_ 。

2.在有一级Cache的系统中,设主存和Cache的存储周期分别是T M和T C,若不命中率是(1-H),则CPU访问存储器的平均时间T A=HT C +(1-H) T A。

3. 在并行操作的存储器中,有双端口存储器、相联存储器和多模块交叉存储器等。

4.主存和Cache的映射方式有全相联映射、直接映射和_组相联 _映射三种,其中灵活性大、Cache的行利用率高但速度较慢的映射方式是_全相联映射。

5.虚拟存储器指的是_主存储器-辅助存储器___这一存储层次,它给用户提供了一个比实际__物理地址______空间大得多的虚拟地址空间。

6.某32位CPU有32根地址线,内存按字节编址,则主存物理存储空间是__4____GB;虚拟地址码46位,则虚拟存储空间是___64_____TB。

二.选择题

1. 存储周期是指( C )。

A.存储器的读出时间

B.存储器的写入时间

C.存储器进行连续读或写操作所允许的最短时间间隔

D.存储器进行连续写操作所允许的最短时间间隔

2. 主存储器和CPU之间增加Cache的目的是 ( B )。

A. 扩大主存的容量

B. 解决CPU与主存之间的速度匹配问题

C. 扩大CPU中通用寄存器的数量

3. 某SRAM芯片,其存储容量为64K×l6位,该芯片的地址线和数据线数目为( B )。

A.64,16 B.16,16 C.64,8 D.16,64

4.计算机系统中的存储系统是指(C)

A. 内存储器

B. 半导体存储器和磁盘存储器

C. 内存储器和外存储器

D. 半导体读写存储器

5. 某4模块交叉存储器,每个模块的存储容量为128K×64位,存储周期为40ns。则存储器的总容量512 K×64位。连续启动存储模块的时间τ应为10 ns。

6.某DRAM芯片,其存储容量为4M×8位,该芯片的地址线采用行、列地址复用,而且行、列地址位数相同,则该芯片的地址线和数据线数目分别是( B )条。

A.11,1 B.11,8 C.22,8

7.相联存储器是按(C )进行寻址的存储器。

A . 地址指定方式 B. 堆栈存取方式

C. 内容指定方式

8. 交叉存储器实质上是一种( 模块式 )存储器,它能(并行)执行多个独立的读写操作。

A. 模块式,并行

B. 模块式,串行

C. 整体式,并行

9. 活动头磁盘存储器的平均存取时间是指( D )。

A. 平均找道时间

B. 最小找道时间

C. 平均等待时间

D. 平均找道时间加上平均等待时间

10.某机字长为32位,主存容量为1MB,若按字编址,它的寻址范围是( C )。

供选择的答案:A. 0―1M B. 0―512KB C. 0―(256K-1) D. 0―256KB

11. 在Cache的地址映射中,若主存中的任何一块均可映射到Cache的任一行的位置上,则这种方

法称为( B )。

A. 直接映射

B. 全相联映射

C. 组相联映射

三.问答题

1.当前存储系统通常采用三级或三级以上的存储结构,试画出三级存储结构的框图,并说明每一级存储器的功能。

答:通常采用三级的存储结构如下图所示,各级存储器的功能如下:

1). 高速缓冲存储器(Cache)

利用CPU运行程序的局部性原理,Cache存放最活跃的程序和数据;若使CPU访问存储器时在Cache 访问到的概率高,则从CPU的角度看存储系统,看到的存储器是Cache的速度。

2). 主存储器(M.S)

即是主要存储器(主存),存放计算机运行期间的大量程序和数据;既能为CPU直接访问,又能把最活跃的程序和数据存放到Cache中,供CPU使用。

3). 辅助存储器

存放当前暂不参与运行的程序和数据,当CPU需要时,再与主存成批交换信息。

由磁盘存储器、光盘存储器和磁带存储器构成。

2.MOS动态存储器为什么要进行刷新?常用的刷新方式是哪三种?并加以说明?

答:由于MOS动态存储元是以电荷形式存储信息的,栅极电容会缓慢泄放电荷,为维持所存信息,需定时补充电荷,这就是刷新。

常用的刷新方式有三种

①集中刷新方式:刷新操作集中进行。

优点:存储器系统的读写周期接近于存储器件的读写周期,速度快。

缺点:刷新期间不能进行读/写(死时间),增加存储管理困难。

②分散刷新方式:在每次读/写后都进行一行的刷新操作。

优点: 不存在死时间。

缺点: 刷新占时多,降低了存储系统的速度。

③异步刷新方式:在行刷新的间隔时间里按序进行一行的刷新操作。

可安排在存储器不读不写时进行。 优点: 不存在死时间,刷新占时少。 缺点: 控制线路复杂。

3.解决主存与CPU 速度不匹配的主要途径有哪些?试加以说明。 答:解决主存与CPU 速度不匹配的的主要途径: ①在CPU 内部设置多个通用寄存器; ②采用并行操作的存储器; ③在CPU 和主存之间插入Cache ; ④采用更高速的存储芯片。

由于通用寄存器的速度与CPU 匹配,多个通用寄存器可以存放运算的中间结果,减少CPU 访存次数;并行操作的存储器有双端口存储器、多模块交叉存储器等。它们能实现并行的操作,速度快。

高速缓冲存储器(Cache )是介于CPU 与主存之间的用于存放当前最活跃的程序块和数据的高速、小容量的存储器。Cache 是CPU 运行程序的局部性原理,使CPU 访问内存储器绝大多数都能在Cache 访问到,大大提高访问内存的平均时间。

4.什么叫虚拟存储器?其基本特征是什么?

答:虚拟存储器是一个容量非常大的存储器的逻辑模型,借助于磁盘等辅存来扩大主存容量,是指“主存-外存”的存储层次。

虚存空间大于实存空间是虚拟存储器的基本特征;虚存空间是由辅存支持的。 四. 计算题

1.

设存储器容量为64M 字,字长为64位,模块数m =8,分别用顺序和交叉方式进行组织。存储

周期T =48 ns ,数据总数宽度为64位,总线传送周期τ=5 ns 。求顺序存储器和交叉存储器的带宽各是多少MB/s ?

解:

8个字的字节数:q =(64/8)×8=64 (B)

顺序存储器与交叉存储器读出8个字的时间分别是:

t 1 =8T = 8×48 =384×10-9 (s)

t 2 =T+(m-1)τ=48+7×(48/8) =90×10-9 (s)

则顺序存储器带宽为

W 1=q / t 1 =0.167×109 (B/s) = 167 (MB/s)

交叉存储器带宽为

W 2=q / t 2 =0.711×109 (B/s) = 711 (MB/s)

2.某计算机系统的内存储器由Cache 和主存构成,Cache 的存储周期为5ns ,主存的存取周期为30ns 。已知在一段给定的时间内,CPU 共访问内存6000次,其中300次访问主存。问: ①Cache 的命中率H 是多少?

②CPU 访问内存的平均时间是多少ns (纳秒)?

③Cache-主存系统的效率是多少? 解:

① Cache 的命中率:

95.06000

300

6000=-=+=

m c c N N N H

② CPU 访存的平均时间

[]ns T H T H T m c a 25.630)95.01(595.0)1(=?-+?=-+?=

③ Cache -主存系统的效率

%80%10025

.65%100=?=?=

a c T T e

3.有一台磁盘机,其平均找道时间为10ms ,平均等待时间为20ms ,数据传输速率为2000B/ms ,磁盘机上存放着100块数据,每块大小平均为4000B 。现要把每一块数据取出,并且加以更新,更新后再放回原处,假设一次取出或写入所需时间为:平均找道时间+平均等待时间+数据传送时间。另外,使用CPU 更新一块数据所需时间为2ms ,设更新时间与输入或输出操作不相重叠。试问: (1)更新磁盘上全部数据需要多少时间?

(2)若磁盘机旋转速度和数据传输速率都提高一倍,更新全部数据需要多少时间? 解:

(1) 每次磁盘读或写的时间=找道时间+等待时间+数据传输时间,故总的文件更新时间为

[])(6.6)(660010022)]2000/4000(2010[秒==?+?++ms

(2) 若磁盘机的旋转速度提高一倍,则平均旋转等待时间缩短为10毫秒;若磁盘机的数据传输率都提高一倍,则变为4000B/ms ,故总的文件更新时间为

[])(4.4)(440010022)]4000/4000(1010[秒==?+?++ms

五. 分析题

1.用16K ×8位的DRAM 芯片构成64K ×16位的主存,要求: (1)画出该主存的组成逻辑框图。

(2)设DRAM 芯片存储体结构为128行,每行为128×8个存储元。存储周期为0.5μs ,CPU 在1μs 内至少要访问主存一次。试问采用何种刷新方式较合理?对全部存储单元刷新一遍的实际刷新时间又是多少μs ?

解:所需芯片数量S

S =(M/L )×(N/K ) (3.1) =(64K/16K )×(16b/8b )=8(片)

64K 字需16位地址码A 15~A 0,用A 15A 14二位地址码经2:4译码器产生4个片选信号,每个片选信号和两片存储芯片的片选端连接,A 13~A 0与8片存储器芯片连接,具体接法参考课本相关内容,此处略。

采用异步刷新方式较合理,对全部存储单元刷新一遍的实际刷新时间是

T=0.5×128=64(μs )

2.试分析当前计算机存储系统为什么采用三级或三级以上的层次结构。

解:为了尽可能达到存储系统的设计目标:即在一定的成本下,获得尽可能大的存储容量,尽可能高的存取速度以及可靠性等。

例如三级存储系统的分级结构(课本P109 图3.1): (1)高速缓冲存储器

在计算机系统中用于存放最活跃的程序和数据的高速小容量存储器。

(2)主存储器

用于存放计算机运行期间的大量程序和数据的半导体存储器。 (3)辅助存储器(外存储器)

存放当前暂不参与运行的程序和数据,需要时再与主存成批交换信息的存储器。例如磁表面存储器(磁盘、磁带)、光盘存储器。

这就有效地把各种不同速度,不同位价格,不同容量的存储器有机地联系起来,充分发挥各级存储器的特点,尽可能达到存储系统的设计目标。

3.某8位计算机有16位地址码A15—A0(A0为最低位),现需配置满足下列要求的主存:地址空间0000H —3FFFH 为用户程序区,地址空间D000H —DFFFH 为系统程序工作区,地址空间E000H —FFFFH 为系统程序区(ROM)。可供选用的EPROM 芯片为2716(容量为2K ×8位)、2764(8K ×8位),SRAM 芯片有4K ×8位、8K ×8位和16K ×8位共5种,数量不限。试计算出所选用的各种芯片的数量,并画出产生片选信号的译码逻辑。

解:地址空间为0000H —3FFFH 的用户程序区,即16KB ,可选用2片8K ×8位的SRAM 芯片;地址空间为D000H —DFFFH 的系统程序工作区,即4KB ,可选用1片4K ×8位的SRAM 芯片;地址空间为E000H —FFFFH 的系统程序区(ROM),即8KB ,可选用1片8K ×8位的EPROM 芯片。

产生片选信号的译码逻辑,可参考课本P137的存储器组成实例【例3.1】,此处略。

4.若某磁盘装置的平均找道时间为10毫秒,平均旋转等待时间为8毫秒,数据传输率为2.5M 字节/秒。磁盘机上存放着100个文件,每个文件的平均长度是1M 字节。现需将所有文件独一读出并检查更新,然后写回磁盘机,每个文件平均需要2毫秒的额外处理时间。问:

(1) 检查并更新所有文件需要占用多少秒的时间?

(2) 若磁盘机有4个记录面,某一文件的容量大于一条磁道的容量但不大于一个柱面的容量,则在更新过程中,应将文件记录在同一个记录面上还是在同一个柱面上?为什么 【解】

(1) 每次磁盘读或写的时间=找道时间+等待时间+数据传输时间,故总的文件更新时间为

[]

)(4.1)(8.831001022)5.2/110810

10(333

分钟秒==??+?+?+?---

(2) 应将文件记录在同一个柱面上,可以不必再次找道,避免再次找道耗费时间。

5.设磁盘的平均找道时间是t s 秒,平均等待时间是t w 秒,数据传输率是R 字节/秒,试分析写入一块字节数为B 的数据所需的时间T B 是多少秒?

解:读/写一块字节数为B 的数据所需的时间为t B ,则

R B tw t t s B /++=

第4章

指令系统

一. 填空题

1.机器指令的基本结构主要有 操作码字段 和 地址码字段 两部分。

2.存储器堆栈包括的主要硬件有_内存储区_和_堆栈指针SP_,通常用PUSH 、POP 指令完成进栈和出栈操作。

3.指令的寻址方式有 顺序寻址方式 和 跳跃寻址方式 两类。

4. 在寄存器间接寻址方式中,有效地址存放在 寄存器 中,而操作数存放在 主存单元 中。 5.二地址指令按操作数的来源不同,可分为 RR 型、 RS 型和SS 型等三种类型的指令。

二.选择题

1.下列几项中,不符合RISC指令系统的特点是(B )。

A.指令长度固定,指令种类少

B.寻址方式种类尽量减少,指令功能尽可能强

C.增加寄存器的数目,以尽量减少访存次数

D.选取使用频率最高的一些简单指令,以及很有用但不复杂的指令

2.堆栈寻址方式中,设A为累加器,SP为堆栈指针,Msp为SP指示的栈顶单元,如果进栈操作的动作是:先(A) →Msp,后(SP)-1→SP,则出栈操作的动作应为( B )。

A.先(Msp)→A,后(SP)+1→SP

B.先(SP)+1→SP,后(Msp)→A

C.先(SP)-l→SP,后(Msp) →A

3.指令的寻址方式有顺序和跳跃两种方式。采用跳跃寻址方式,可以实现( D )。

A.堆栈寻址

B.程序的无条件转移

C.程序的条件转移

D. 程序的条件转移或无条件转移

4. 寄存器间接寻址方式中,操作数是在( C )中。

A.程序计数器

B.通用寄存器

C.主存单元

5. 为了便于实现多级中断,保存现场信息最有效的方法是采用( C )。

A. 通用寄存器

B. 控制存储器

C. 堆栈

三.问答题

1.指令系统按功能划分,可分为哪几类?

答:指令系统按功能可划分为:1)数据传送类指令:实现主存单元和主存单元之间、主存和寄存器之间,寄存器和寄存器之间的数据传送。

2)算术/逻辑运算类指令:完成定点/浮点数的四则运算,以及求补等运算;完成逻辑运算、移位操作等。

3)程序控制类指令:改变程序执行顺序。

4)输入输出类指令:实现外设和主机之间,外围设备之间的信息交换。

5)其他指令:例如字符串处理指令、特权指令、程序状态字寄存器置位复位指令、测试指令、暂停指令等。字符串处理指令是非数值处理指令,包括字符串传送、转换、比较、查找和替换等。特权指令是指具有特殊权限的指令,它主要用于系统资源的分配和管理,一般不直接提供给用户使用。

2.在计算机中,有哪两种堆栈的结构?并说明堆栈有哪些应用。

答:在计算机中,有寄存器堆栈和存储器堆栈两种堆栈的结构,

1)寄存器堆栈是在CPU中设置一组专门的具有对位串联的若干个寄存器组成堆栈。

2)存储器堆栈的硬件组成:

(1). 在内存开辟一个专用的存储区作为堆栈。

(2). 堆栈指针SP(堆栈指示器,堆栈地址计数器)提供“压入”或“弹出”数据的地址。堆栈

指令PUSH (进栈), POP(出栈)

堆栈的应用

1). 为零地址指令提供操作数;

2).存放返主地址,实现子程序嵌套;

3).存放多级中断的有关信息,实现多级中断的嵌套。

四.分析题

1.指令格式结构如下所示,试分析指令格式及寻址方式的特点。

15 10 7 4 3 0

其中OP为操作码。

解:指令为单字长二地址指令;可指定多达26=64种指令;两个操作数都是来自寄存器,属于RR型指令;这种指令多用于算术逻辑运算。

2.已知计算机指令字长为16位,内存储器按字编址,其双操作数指令的格式如下:

15 10 9 8 7 0

其中OP为操作码,R为通用寄存器地址,试说明在下列各种情况下能访问的最大主存区为多少机器字?

①D为直接操作数;

②D为直接主存地址;

③D为间接地址(一次间址);

④D为变址的形式地址,假定变址寄存器为R1 (字长为16位)。

解:①D为直接操作数,可给定8位二进制数据;

②D为直接主存地址,可访问28=256个存储单元;

③D为间接地址(一次间址),可访问内存,从中得到16位字长的地址码,能访问的最大主存区是216=64K;

④D为变址的形式地址,假定变址寄存器为R1(字长为16位),有效地址E=(R1)+D ,能访问的最大主存区是216=64K 。

第5章中央处理器

一.填空题

1.CPU的主要功能包括指令控制、操作控制、_时间控制_和_数据加工_等四个方面。

2.设计启停控制电路的两个基本要求:一是启动时,一定要从第一个节拍电位的前沿开始工作;二是停机时,一定要在指令最末一个节拍脉冲结束后才关闭时序发生器。

3. 在微命令的字段编码表示法中,相斥性的微命令可编在同一字段中;相容性的微命令应编在不同的字段中。

4.微指令的基本结构主要包括操作控制字段和顺序控制字段两部分。

5.CPU中,保存当前正在执行的指令的寄存器是指令寄存器(IR),保存下一条指令地址的寄存器是程序计数器(PC)。

6.在微程序控制器中,控制存储器(CM) 用来存放完成机器指令系统功能的微程序,它一般是高速的只读存储器,这个存储器的地址称为微地址

7. 计算机中时序信号的作用是为计算机各部分的协调工作提供时序标志,时序信号的基本体制是电位-脉冲制。

8.在组合逻辑控制器中,时序信号通常采用_主状态(CPU)周期-节拍电位-节拍脉冲__三级体制;而在微程序控制器中,一般采用_节拍电位-节拍脉冲二级体制。

9.并行处理技术已成为计算机技术发展的主流。并行性的含义一是同时性,即指两个或两个以上的事件在同一时刻发生;二是_并发性__,即指两个或两个以上的事件在同一时间间隔内发生。

二.选择题

1.CPU内通用寄存器的位数,通常取决于(C)。

A.存储单元的位数B.程序计数器PC的位数

C.机器字长

2.在采用微程序控制的计算机中,(B )。

A.每条指令由一条微指令来执行

B.每条指令由一段微程序来执行

C.每条微指令由一条机器指令来执行

D.每一段微程序由一条机器指令来执行

3.以下说法错误的是(B )。

A. 指令执行过程的第一步都是取指令操作

B. 为了进行取指令操作,控制器需要得到相应的指令

C. 取指令操作是控制器自动进行的

D. 在指令长度相同的情况下,所有取指令的操作都是相同的

三.问答题

1.时序信号的作用是什么?总清信号的作用又是什么?

答:时序信号的作用是为计算机各部分的协调工作提供时序标志。

总清信号的作用主要是使计算机处于正常的初始状态,例如把时序电路的有关触发器和I/O接口电路中的设备状态触发器预置为正确的初始状态等,这些触发器的状态在开机时是随机的,不能保证启动后计算机能正常工作。为此必须有总清信号,它在机器启动时由电源电路产生或按下总清开关产生。

2.什么叫指令周期?在组合逻辑(硬布线)控制器中,通常采用的是哪三级的时序体制?

答:取出并执行一条指令所需的时间,称为指令周期。通常,指令周期的长短与指令的复杂程度有关。

组合逻辑控制器通常采用三级的时序体制:即主状态(CPU)周期-节拍电位-节拍脉冲。

3.CPU对整个计算机系统的运行是极其重要的,试谈谈CPU所具有的四个方面的功能。

答:CPU所具有的四个方面的功能:

(1)指令控制,即程序的顺序控制。

主要是由程序计数器PC(顺序寻址)和控制类指令的执行(跳跃寻址)实现的。

(2)操作控制

由执行指令的一系列微操作信号进行控制。

(3)时间控制

对各种操作实施时间上的控制。主要是由时序信号发生器等实现。

(4)数据加工

对数据实现算逻运算等的处理。

CPU的前三个功能主要是由控制器实现的,最后一个功能则是在运算器实现的。

四.计算题

1.若某计算机的主频为200MHz,每个CPU周期平均包含4个主频周期,每个指令周期平均有3个CPU周期,问:

(1)该机平均指令执行速度为多少MIPS(百万条指令每秒)?

(2)若主频提高到500MHz,每个CPU周期平均包含4个主频周期,采用流水方式,每个指令周期

平均为1.2个CPU周期,则平均指令执行速度又是多少MIPS?

解:(1)该机平均指令执行速度为:

V=200÷(4×3)=16.7 ( MIPS) (T=1/F)

(2)平均指令执行速度:

V=500÷(4×1.2)=104 (MIPS)

五.分析题

1. 今有4级指令流水线,分别完成取指、指令译码并且取数、运算、送结果四步操作。假设完成各步操作的时间依次为10ns,12ns,10ns,8ns。请问:

(1) 流水线操作的时钟周期应设计为多少ns?

(2) 若相邻两条指令I和I+1分别是:ADD R1,R3和SUB R3,R5。前者完成(R1)+(R3) →R3的操作;后者完成(R3) - (R5) →R5的操作,问是否发生数据相关?假设在硬件上不采取措施,那么第I+1条指令要推迟多少时间进行?

(3) 如果在硬件设计上加以改进,至少需推迟多少时间?

解:(1)流水线操作的时钟周期应设计为12ns

(2)发生数据相关。假设在硬件上不采取措施,那么第I+1条指令要推迟两个时钟周期即24ns进行。

(3)如果在硬件设计上加以改进,例如采用内部向前技术,则可不需推迟。

2.已知某机采用微程序控制方式,其控制存储器的容量为1024×40(位)。微程序可在整个控制存储器中实现转移,可控制微程序转移的条件共4个,微指令采用水平型格式,后继微指令地址采用断定方式。请问:

(1).微指令中的微命令字段、判别测试字段和下地址字段分别应为多少位?

(2).画出围绕这种微指令格式的微程序控制器的逻辑框图。

解:(1).控制存储器的容量为1024×40(位),所以下址字段为10位(210=1024),可控制微程序转移的条件共4个,故P字段为4位,操作控制字段为40-(10+4)=26位。

(2).微程序控制器的逻辑框图如下:(课本P234,图5.22)

第6章总线及其互联机构

一.填空题

1.总线是构成计算机系统的互联机构,是多个系统功能部件之间进行数据传送的公共通路。

2. 根据总线传送信息的性质不同,总线可分为地址总线、数据总线和控制总线等三种。

3.衡量总线传输性能的指标是总线带宽,它定义为总线本身所能达到的最高传输速率,其单位是B/s或MB/s。

4.衡量总线传输性能的指标是总线带宽,它定义为总线本身所能达到的最高传输速率,其单位通常是B/s或MB/s。

5. 在计算机总线中,数据的传送有二种基本方式:串行传送和并行传送。

6.为了解决多个主设备同时竞争总线的_使用权_,机器必须具有总线_仲裁_ __部件。

二.选择题

1. 在计数器定时查询方式下,若计数从中止点开始,则(C)。

A. 设备号小的优先级高

B. 设备号大的优先级高

C. 每个设备使用总线的机会相等

D. 以上都不对

三.问答题

1.什么叫总线?总线按其所传送的信息不同,可分为哪三种?计算机系统采用总线结构的优缺点是什么?

答:总线是构成计算机系统的互联机构,是多个系统功能部件之间进行数据传送的公共通路。

根据总线传送信息的不同,总线可分为地址总线、数据总线和控制总线等三种。

计算机系统采用总线结构的优点主要是减少传输线的数量,提高系统的可靠性。缺点主要是挂在总线上的主设备(主方),必须分时使用总线。

2.PCI总线的特点是什么?它采用自身的总线频率33MHz,如果处理器字长为32位,则其数据传输速率是多少MB/s?

答:PCI总线的特点:高带宽(132MB/s,264MB/s)且与处理器无关的高速外围总线。它采用同步时序协议和集中式仲裁,并且有自动配置能力。

数据传输速率是:(32/8)×33=132 (MB/s)

第7章输入/输出系统

一.填空题

1.当前微型机常用的显示设备有 CRT显示器和液晶显示器两种。

2.光盘是近年来发展起来的一种辅助存储器,是多媒体计算机不可缺少的设备,按读写性质分,光盘可分为只读型、一次写入型和可重写型三类。

3.CPU响应中断时,完成关中断操作、保护两个关键性的硬件状态是断点和程序状态字(PSW) ,通常把它们存放在堆栈中,以便于存取。

4.分辨率为1280×1024的显示器,若灰度为256级,则所需刷新存储器的最小容量为 _1280K_ 字节,若采用32位真彩色方式,则所需刷新存储器的最小容量为 _5120K __字节。

二.选择题

1.计算机的外围设备是指(D )。

A.输入/输出设备B.外存设备

C.远程通信设备D.除了CPU和内存以外的其他设备

2.若CRT的分辨率为1024×768像素,像素的颜色数为256色,则下列规格的存储器,最合适作刷新存储器的容量是( D )。

A. 256KB

B. 2MB

C. 512KB

D. 1MB

三.问答题

1. 什么叫中断?对程序中断请求信号为什么要排队判优?

答:当某种事件发生时,计算机暂停当前程序的执行,转向为该事件服务,服务完毕,返回原程序继续执行,这种功能称为中断。

通常,CPU在任一时刻只能响应一个中断源的中断请求信号,而可能有多个中断源同时发出中断请求信号,为解决“一-多”的矛盾,必须对程序中断请求信号进行排队判优。

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理练习题-答案

一、填空题 1.对存储器的要求是速度快,_容量大_____,_价位低_____。为了解决这方面的矛盾,计算机采用多级存储体系结构。 2.指令系统是表征一台计算机__性能__的重要因素,它的____格式__和___功能___不仅直接影响到机器的硬件结构而且也影响到系统软件。 3.CPU中至少有如下六类寄存器__指令____寄存器,__程序_计数器,_地址__寄存器,通用寄存器,状态条件寄存器,缓冲寄存器。 4.完成一条指令一般分为取指周期和执行周期,前者完成取指令和分析指令操作,后者完成执行指令操作。 5.常见的数据传送类指令的功能可实现寄存器和寄存器之间,或寄存器和存储器之间的数据传送。 6.微指令格式可分为垂直型和水平型两类,其中垂直型微指令用较长的微程序结构换取较短的微指令结构。 7.对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数的地址,其中一个操作数通常隐含在累加器中 8.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 2^127(1-2^-23) ,最小正数为 2^-129 ,最大负数为 2^-128(-2^-1-2^-23) ,最小负数为 -2^127 。 9.某小数定点机,字长8位(含1位符号位),当机器数分别采用原码、补码和反码时,其对应的真值范围分别是 -127/128 ~+127/128 -1 ~+127/128 -127/128 ~+127/128 (均用十进制表示)。 10.在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用和DMA和CPU交替访问主存。 11.设 n = 8 (不包括符号位),则原码一位乘需做 8 次移位和最多 8 次加法,补码Booth算法需做 8 次移位和最多 9 次加法。 12.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。 13.一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。 14.CPU采用同步控制方式时,控制器使用机器周期和节拍组成的多极时序系统。

计算机组成原理考试题库

计算机原理考试题库 一、选择题 1、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 2、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 3、完整的计算机系统应包括D。 A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统 4、计算机存储数据的基本单位为A。 A、比特Bit B、字节Byte C、字组Word D、以上都不对 5、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 6、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 7、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 8、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 9、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 10、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 11、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 12、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 13、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 14、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 15、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 16、存放欲执行指令的寄存器是D。 A、MAE B、PC C、MDR D、IR 17、用以指定待执行指令所在地址的是C。

计算机组成原理试题及答案

2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 1

计算机组成原理 试卷含答案

湖南师范大学2012—2013学年第一学期信息与计算科学专业2011年级期末/ 补考/重修课程 计算机组成原理考核试题 出卷人:毛禄广 课程代码:考核方式: 考试时量:分钟试卷类型:A/B/C/D 一、单选题(30分,每题2分) 1. 算术逻辑单元的简称为()B A、CPU。 B、ALU。 C、CU。 D、MAR。 2. EPROM是指()D A.读写存储器 B.只读存储器 C.闪速存储器 D.可擦除可编程只读存储器 3. 异步通信的应答方式不包括()D A、不互锁 B、半互锁 C、全互锁 D、以上都不包括 4. 三种集中式总线仲裁中,______方式对电路故障最敏感。A A、链式查询 B. 计数器定时查询 C. 独立请求D、以上都不正确 5. 下面说法正确的是:()B A、存储系统层次结构主要体现在缓存-主存层次上; B、缓存-主存层次主要解决CPU和主存速度不匹配的问题; C、主存和缓存之间的数据调动对程序员也是不透明的; D、主存和辅存之间的数据调动由硬件单独完成。 6. 动态RAM的刷新不包括( ) D A、集中刷新 B、分散刷新 C、异步刷新 D、同步刷新 7. 关于程序查询方式、中断方式、DMA方式说法错误的是()D A、程序查询方式使CPU和I/O设备处于串行工作状态,CPU工作效率不高; B、中断方式进一步提高了CPU的工作效率; C、三者中DMA方式中CPU的工作效率最高; D、以上都不正确。 第 1 页共5 页 8. 发生中断请求的条件不包括()D A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束 9. DMA的数据传送过程不包括()A A、初始化 B、预处理 C、数据传送 D、后处理 10. 下列数中最大的数为()B A.(10010101)2 B.(227)8 C.(96)8 D.(143)5 11. 设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规.格化正数为()B A +(2 – 2-23)×2+127B.[1+(1 – 2-23)]×2+127 C.+(2 – 223)×2+255D.2+127 -223 12. 定点运算中,现代计算机都采用_______做加减法运算。()B A、原码 B、补码 C、反码 D、移码 13._________中乘积的符号位在运算过程中自然形成。()C A、原码一位乘 B、原码两位乘 C、补码一位乘 D、以上都不是 14.设x为真值,x*为绝对值,则[-x*]补=[-x]补能否成立()C A、一定成立 B、不一定成立 C、不能成立 D、以上都不正确 15. 最少可以用几位二进制数即可表示任一5位长的十进制整数。()A A、17 B、16 C、15 D、18 二、填空题(共10分,每题1分) 1.总线控制分为判优控制和________。(通信控制) 2.总线通信常用四种方式________、异步通信、半同步通信、分离式通信。(同步通信) 3.按在计算机系统中的作用不同,存储器主要分为主存储器、辅助存储器、_________。(缓冲存 储器) 4.随机存取存储器按其存储信息的原理不同,可分为静态RAM和__________。(动态RAM) 5.I/O设备与主机交换信息的五种控制方式是程序查询方式、中断方式和、_________、I/O通道方 式和I/O处理机方式。(DMA方式) 6.程序查询方式中为了完成查询需要执行的三条指令分别为测试指令、________、转移指令。(传 送指令) 7.浮点数由阶码和________两部分组成。(尾数) 8.二进制数-0.1101的补码为__________。(10011) 9._______是补码一位乘中乘数符号为负时的方法。(校正法)

计算机组成原理选择题及答案

1. 冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是() A. 指令操作码的译码结果 B. 指令和数据的寻址方式 C. 指令周期的不同阶段 D. 指令和数据所在的存储单元 答案为:C 2. 假定变量i,f,d数据类型分别为int, float, double(int用补码表示,float和double用IEEE754单精度和双精度浮点数据格式表示),已知i=785,f=1.5678e3 ,d=1.5e100,若在32位机器中执行下列关系表达式,则结果为真的是() (I) i==(int)(float)i (II)f==(float)(int)f (III)f==(float)(double)f (IV)(d+f)-d==f A. 仅I和II B. 仅I和III C. 仅II和III D. 仅III和IV 答案B 3.一个C语言程序在一台32位机器上运行。程序中定义了三个变量x,y和z,其中x和z 是int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+y 后,x、y和z的值分别是: A x=0000007FH , y=FFF9H , z=00000076H B x=0000007FH , y=FFF9H , z=FFFF0076H C x=0000007FH , y=FFF7H , z=FFFF0076H D x=0000007FH , y=FFF7H , z=00000076H 答案D 4. 某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址,现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储 器,则需要上述规格的ROM芯片数和RAM芯片数分别是() A . 1、15 B . 2、15 C . 1、30 D . 2、30 答案D 5. 假定用若干个2K×4位芯片组成一个8K×8位的存储器,则地址0B1FH所在芯片的最小地址是() A. 0000H B. 0600H C. 0700H D. 0800H 答案D

计算机组成原理模拟试题

计算机组成原理 1.(45.75)10=(___________)16 2.若[X]补=1.0110,则[1/2X]补=___________。 3.若X补=1.1001,按舍入恒置1法舍去末位得__________。 4.运算器的核心部件是__________。 5.动态MOS存储器的刷新周期安排方式有____________、 _____________、_____________。 6.若地址码8位,按字节编址则访存空间可达___________,若地址码10位,则访存空间可达_____________,若地址码20位,则访存空间可达_____________。 7.CPU中用于控制的寄存器有_______________________、 __________________ 和_____________________三种;8.控制器的组成方式可分为______________________和微程序控制器两类。 9.按数据传送方式,外围接口可分为_________________和 __________________。 10.指令中的操作数一般可分为_______操作数和_______操作数。11.申请掌握使用总线的设备,被称为__________。 12.某CRT显示器,分辨率800列╳600行,如果工作在256色模式下,则至少需要_________字节的显示存储器。 选择题: 1、浮点加减中的对阶是() A.将较小的一个阶码调整到与较大的一个阶码相同 B.将较大的一个阶码调整到与较小的一个阶码相同 C.将被加数的阶码调整到与加数的阶码相同 D.将加数的阶码调整到与被加数的阶码相同 2、下列哪一个属于检错纠码() A. BCD码 B. ASCII码 C. 奇偶校验码 D. 8421码 3、指令格式可表示为()和地址码的形态 A.指令码 B. 操作码 C.微指令 D. 寄存器码 4、在不同速度的设备之间传送数据( )

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

计算机组成原理试题集

1.数字电子计算机的主要特点是存储容量大、(运算速度快),(运算精度高)。 2.计算机各组成部件相互连接方式,从早期的以(存储器)为中心,发展到现在以(运算器)为中心。 3.指令寄存器寄存的是(C ) A、下一条要执行的指令 B、已执行完了的指令 C 、正在执行的指令D、要转移的指令 4.衡量计算机的性能指标主要有哪些(答主要的三项指标),并说明为什么? 解:衡量计算机性能的指标主要有:计算速度、存储容量和通讯带宽等,计算机速度是反映CPU性能,也是反映计算机能力的主要指标之一。存储容量反映出计算机可以处理的数据量空间的大小。带宽反映出计算机处理信息的通讯能力。 5,决定指令执行顺序的寄存器是(PC),而记录指令执行结果的状态的寄存器是(状态字寄存器) 6.最早提出“存储程序程序”概念的是(A ) A、Babbage B、V.Neumann C、Pascal D、Bell 7.如何理解计算机组成和计算机体系结构? 8.第一台电子计算机(ENIAC)是于1946年交付使用。 9.单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另一个采用(隐含)寻址方法。 10.假定指令系统有m条指令,指令操作码的位数为N位,则N至少应当等于()。 11.用n+1位字长(含一位符号位)表示原码定点整数时,所能表示的数值范围是(0﹤﹦N );用n+1位字长(含一位符号位)表示原码定点小数时,所能表示的数值范围是() 1. CPU包括()两部分。 A、ALU和累加器 B、ALU和控制器 C、运算器和控制器 D、ALU和主存储器 C 2. 计算机运算速度的单位是()。 A、MTBF B、MIPS C、MHZ D、MB B 3. 若十六进数微AC.B,则其十进制数为()。 A、254.54 B、2763 C、172.6875 D、172.625 C 4. 若十进制数据为137.5则其八进制数为()。 A、89.8 B、211.4 C、211.5 D、1011111.101

计算机组成原理选择题200道

【选择题200道】 1. 计算机系统中的存贮器系统是指__D____。 A RAM存贮器 B ROM存贮器 C 主存贮器 D cache、主存贮器和外存贮器 2. 某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小 数为___ B __ 。 -32 -31 -32 -31 A+( 1 - 2 ) B + (1 - 2 ) C 2 D 2 3. 算术/ 逻辑运算单元74181ALU可完成_C ________ 。 A 16种算术运算功能 B 16种逻辑运算功能 C 16种算术运算功能和16种逻辑运算功能 D 4位乘法运算和除法运算功能 4. 存储单元是指_B ______ 。 A 存放一个二进制信息位的存贮元 B 存放一个机器字的所有存贮元集合 C 存放一个字节的所有存贮元集合 D 存放两个字节的所有存贮元集合; 5. 相联存贮器是按—C―行寻址的存贮器。 A 地址方式 B 堆栈方式 C 内容指定方 式 D 地址方式与堆栈方式 6. 变址寻址方式中,操作数的有效地址等于_C _____ 。 A 基值寄存器内容加上形式地址(位移量) B 堆栈指示器内容加上形式地址(位移量) C 变址寄存器内容加上形式地址(位移量) D 程序记数器内容加上形式地址(位移量) 7. 以下叙述中正确描述的句子是:__AD ___ 。 A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作 B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作 C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作 D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作 & 计算机使用总线结构的主要优点是便于实现积木化,同时_C_____ 。

计算机组成原理试题及答案

计算机组成原理题集含答案 题库题目总数:293 第一章单选题 1、控制器、运算器和存储器合起来一般称为(主机): I/O部件 内存储器 外存储器 主机 2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作 3、输入、输出设备以及辅助存储器一般统称为(外围设备): I/O系统 外围设备 外存储器 执行部件 4、计算机硬件能直接识别和执行的语言是(机器语言): 高级语言 汇编语言 机器语言 符号语言 判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。 6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。 7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对) 8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对) 填空题 9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。 10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。 11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。 12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。 13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。 简答题 14、什么是存储容量?什么是单元地址? 存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。 15、什么是外存?简述其功能。 外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。 16、什么是内存?简述其功能。 内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。 17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。 18、什么是适配器?简述其功能。 适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。

计算机组成原理试题

计算机组成原理试题(A) 教学中心名称考点成绩 专业、班级姓名学号 一、填空题(每空1分,共10分) 1.计算机中的信息可分为两类,它们是信息和信息。 2.第二代电子数字计算机所用的基本器件是。 3.设X=-9/16,[X]补= 。 4.运算器中的核心部件是。 5.浮点表示法中,阶码决定浮点数的,尾数决定浮点数的。 6.CPU中PC的主要功能是。 7.按照信息的传送格式,接口可分为和两大类。 二、选择题(每小题2分,共20分) 1. 某主存储器按字节编址,地址线数目为16,这个存储器的容量为 . A 16K×16位B.32K×8位、C.64K ×8位 2.采用DMA方式传送数据时,每传送一个数据就要占用的时间。 A一个指令周期B.一个存储周期C.一个机器周期 3. Cache是。 A.主存的一部分 B.为扩大存储容量而设置的 C.为提高存储系统的速度而设置的 4.操作控制器的功能是。 A产生操作控制信号,以解释并执行指令 B、产生时序信号C.对指令泽码 5.中断响应时,保存PC并更新PC的内容,主要是为了. A.提高处理机的速度 B.能进入中断处理程字并能正确返回原程序 C.便于编制中断处理程序 6.计算机辅助设计是指。 A.CAD B.CAI C.CAT 7.某机字长32位,内存容量为4MW,若按字节编址,其寻址范围为. A.0~4M B。0~16M C.0~32M 8.在磁盘存储器中,与转速无关的技术指标是。 A.存储密度B.平均等待时间C.数据传输率 9.设指令中的形式地址为以相对寻址时,操作数的有效地址E=. A.(D)B.(PC)+D C.(R)+D

10.计算机中,执行部件接控制部件的命令所作的不可再分的操作称为. A.微命令B.微操作C操作 三.判断改错题(每小题2分,共10分。正确,在括号内打√;错误,则打×并更正) 1.磁盘存储器是一种随机存取存储器。() 2.零地址指令就是没有操作数的指令。() 3.时序发生器是控制器的主要部件之一。() 4.设X=10110110,采奇校验时,其校验位C=1。() 5.中断处理过程中,保存现场必须在中断服务之后进行。() 四.简答题(每小题10分,共40分) 1.CPU由哪些主要部件组成?说明各部件的作用。 2.试述高速缓冲存储器的基本设计思想和特点。 3.主机与外部设备间为什么要设置接口? 4.为什么说取指令是公操作?在取指令阶段,CPU主要完成哪些操作? 五.计算题(共10 分) 1.设X=0.0101,Y=-0.1101,用双符号补码计算X+Y=?和X-Y=?并判断其结果是否溢出。(5分) 2. 设X=8C3E(H),Y=B6DF(H),Z=54D2(H)。求X∧Y⊕Z=? (5分) 七.设计题(10分) 某机字长16 位,主存按字编址,容量为8MW,请用如下RAM芯片为该机设计一个主存。 A A0 07 1.地址线和数据线各有多少根? 2.共用多少这种芯片? 3.画出其组成框图,并正确标出各信号线。

计算机组成原理试题库(含答案)

计算机组成原理试题 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 2.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C)。 A.64K B.32KB C.32K D.16KB 3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C)。 A.21 B.17 C.19 D.20 4.指令系统中采用不同寻址方式的目的主要是(C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度

5.寄存器间接寻址方式中,操作数处在(B)。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 6.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路 C.复杂指令计算机 D.超大规模集成电路 7.CPU响应中断的时间是_C_____。 A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。8.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。 9.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。10.浮点数的表示范围和精度取决于__C____。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理试卷与答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同

6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的 时间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间 d)主存中读取一个数据字的平均时间 10.程序控制类指令的功能是______。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送

计算机组成原理练习题及参考答案

1.10111000当做无符号数的值为多少,当做整数的值为多少,当做定点小数的值为多少?(十进制数) 无符号:2^7+2^5+2^4+2^3=128+32+16+8=184 整数:10111000 定点小数:10111000 11000111(取反) 11000111(取反) + 1 + 1 11001000 11001000 -(2^3+2^6)=-72 -(1/2+1/16)=-9/16 2.已知接受到的信息为001100001111,其中有效数据位为8位,运用海明码检测,问信息传输是否有错?8位的数据值是多少? 编号 检测位 数据位 12 1100 0 M8 C1=M1⊕M2⊕M4⊕M5⊕M7=0 11 1011 0 M7 C2=M1⊕M3⊕M4⊕M6⊕M7=0 10 1010 1 M6 C4=M2⊕M3⊕M4⊕M8=0 9 1001 1 M5 C8=M5⊕M6⊕M7⊕M8=0 8 1000 0 C8 7 0111 0 M4 发:0111 6 0110 0 M3 收:0000 5 0101 0 M2 发 ⊕收=0111 4 0100 1 C4 即M4出错则数据实为00111001 3 0011 1 M1 2 0010 1 C2 1 0001 1 C1 3.已知原始报文为1111,生成多项式为G (x )=x 4+x 2 +x+1,求编码后的报文 (1):将生成多项式为G (x )=x 4+x 2 +x+1,转换成对应的二进制为10111 (2)生成多项式为5(R+1)位,将原始报文左移4(R)位为11110000 (3)进行模2除 _______00011__________ ______ 10111________________00010100_____________10111_______________010010________ 10111_____1101 11110000 10111 (4)编码CRC 码为11110011 4.采用IEEE754标准的32位短浮点数格式,即0-22位为尾数,23-30位为阶码位,第1位为数符,其中阶码偏置为127,试求出32位浮点代码CC9E23AF 的真值(结果可用任何进

计算机组成原理试题及答案

《计算机组成原理》试题 一、(共30分) 1.(10分) (1)将十进制数+107/128化成二进制数、八进制数和十六进制数(3分) (2)请回答什么是二--十进制编码?什么是有权码、什么是无权码、各举一个你熟悉的有权码和无权码的例子?(7分) 2.已知X=0.1101,Y=-0.0101,用原码一位乘法计算X*Y=?要求写出计算过程。(10分) 3.说明海明码能实现检错纠错的基本原理?为什么能发现并改正一位错、也能发现二位错,校验位和数据位在位数上应满足什么条件?(5分) 4.举例说明运算器中的ALU通常可以提供的至少5种运算功能?运算器中使用多累加器的好处是什么?乘商寄存器的基本功能是什么?(5分) 二、(共30分) 1.在设计指令系统时,通常应从哪4个方面考虑?(每个2分,共8分) 2.简要说明减法指令SUB R3,R2和子程序调用指令的执行步骤(每个4分,共8分) 3.在微程序的控制器中,通常有哪5种得到下一条指令地址的方式。(第个2分,共10分) 4.简要地说明组合逻辑控制器应由哪几个功能部件组成?(4分) 三、(共22分) 1.静态存储器和动态存储器器件的特性有哪些主要区别?各自主要应用在什么地方?(7分) 2.CACHE有哪3种基本映象方式,各自的主要特点是什么?衡量高速缓冲存储器(CACHE)性能的最重要的指标是什么?(10分) 3.使用阵列磁盘的目的是什么?阵列磁盘中的RAID0、RAID1、RAID4、RAID5各有什么样的容错能力?(5分) 四、(共18分) 1.比较程序控制方式、程序中断方式、直接存储器访问方式,在完成输入/输出操作时的优缺点。(9分) 2.比较针式、喷墨式、激光3类打印机各自的优缺点和主要应用场所。(9分) 答案 一、(共30分) 1.(10分) (1) (+107/128)10 = (+1101011/10000000)2 = (+0.1101011)2 = (+0.153)8 = (+6B)16 (2) 二-十进制码即8421码,即4个基2码位的权从高到低分别为8、4、2、1,使用基码的0000,0001,0010,……,1001这十种组合分别表示0至9这十个值。4位基二码之间满足二进制的规则,而十进制数位之间则满足十进制规则。 1

计算机组成原理选择题

A.-127 ~127;B.-128 ~+128;C.-128 ~+127;D.-128 ~+128。 2.设机器数采用补码形式(含1位符号位),若寄存器内容为9BH,则对应的十进制数为______。A.-27;B.-97;C.-101;D.155。答案: 3.设寄存器内容为80H,若它对应的真值是–127,则该机器数是______。 A.原码;B.补码;C.反码;D.移码。答案: 4.若9BH表示移码(含1位符号位).其对应的十进制数是______。 A.27;B.-27;C.-101;D.101。答案: 5.当定点运算发生溢出时,应______ 。 A.向左规格化;B.向右规格化;C.发出出错信息;D.舍入处理。答案: 6.设寄存器内容为10000000,若它等于-0,则为______。 A.原码;B.补码;C.反码;D.移码。答案: 7.设寄存器内容为11111111,若它等于+127,则为______。 A.原码;B.补码;C.反码;D.移码。答案: 8.在浮点机中,判断原码规格化形式的原则是______。 A.尾数的符号位与第一数位不同;B.尾数的第一数位为1,数符任意; C.尾数的符号位与第一数位相同;D.阶符与数符不同。答案: 9.浮点数的表示范围和精度取决于______ 。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数; C.阶码的位数和尾数的位数;D.阶码的机器数形式和尾数的机器数形式。答案: 10. 在定点补码运算器中,若采用双符号位,当______时表示结果溢出。 A.双符号相同B.双符号不同C.两个正数相加D.两个负数相加答案:

相关文档
相关文档 最新文档