文档库 最新最全的文档下载
当前位置:文档库 › 组成原理复习题目

组成原理复习题目

组成原理复习题目
组成原理复习题目

填空题:

1.计算机的硬件包括(运算器)、(存储器)、(控制器)、适配器、输入输出设备。

2.按IEEE754标准,一个浮点数由(符号位S)、(阶码E)、(尾数M)三个域组成。

3.计算机采用多级存储体系结构,即(cache)、(主存)和(外存)。

4.形成指令地址的方式,称为(指令寻址方式)。有(顺序寻址)和(跳跃寻址)两种,由指令计数器来跟踪。

5.CPU是计算机的中央处理器部件,具有(指令控制)、(操作控制)、时间控制、(数据加工)的基本功能。

6.为了解决(多个)主设备同时竞争总线(控制权)的问题,必须具有总线(仲裁部件)。

7.磁表面存储器由于存储容量大,(位成本低),在计算机系统中作为(辅助)大容量存储器使用,用以存放系统软件、大型文件、数据库等大量程序与数据信息。

(2)

1.早期将(运算器)和(控制器)合在一起称为Cpu(中央处理器)。

2.数的真值变成机器码时有四种表示方法:原码表示法,(反码表示法),(补码表示法),(移码表示法)。

3.Cache是一种(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的(硬件)技术

4.形成操作数地址的方式,称为(数据寻址方式)。操作数可放在专用寄存器、(通用寄存器)、内存和(指令)中。

5.CPU中至少要有如下六类寄存器:(指令寄存器)、(程序计数器)、(地址寄存器)、数据缓冲器、通用寄存器、状态条件寄存器。

6.接口部件在它动态联结的两个功能部件间起着(缓冲器)和(转换器)的作用,以便实现彼此之间的(信息传送)。

7.外围设备的功能是在计算机和(其他机器)之间,以及计算机与(用户)之间提供联系。

(3)

1.(存储)程序并按(地址)顺序执行是冯·诺依曼型计算机的(工作原理)。

2.移码主要用于表示浮点数的(阶码E),以利于比较两个指数的(大小)和(对阶)操作。

3.存储器的技术指标有(存储容量)、(存取时间)、(存储周期)、存储器带宽。

4.RISC指令系统的最大特点是:①(指令条数少);②指令长度固定,指令格式和寻址方式种类少;③只有取数/存数指令访问(存储器),其余指令的操作均在(寄存器)之间进行

5.互斥的微操作,是指不能(同时)或不能在(同一个节拍内)并行执行的微操作。可以(编码)。

6.当代流行的标准总线内部结构包含:①(数据传送总线)(由地址线、数据线、控制线组成);②(仲裁总线);③中断和同步总线;④(公用线)(电源、地线、时钟、复位灯信号线)。

7.中断系统是计算机实现中断功能的(软硬件)总称。一般在CPU中设置中断机构,在外设接口中设置中断控制器,在软件上设置相应的(中断服务程序)。

选择题

1.下面哪一项不是冯.诺依曼型计算机的最根本特征。( B )。

A、以运算器为中心

B、指令并行执行

C、存储器按地址访问

D、

数据以二进制编码,并采用二进制运算

2.下列对高级语言和低级语言的表述中,错误的是(A)。

A、在超级计算机中,高级语言的执行时间和低级语言的执行时间有可能相

B、程序员采用低级语言编程时,需要具有硬件的知识

C、汇编语言和机器语言都属于低级语言

D、高级语言不依赖计算机的硬件和指令系统

3.改善计算机性能的重要技术途径是(D )。

A、采用冯.诺依曼体系结构

B、扩大内存容量

C、采用并行处理技术

D、提高CPU的主频

4.假设x为8位的定点整数(其中最高位为符号位,低7位为数据位),已知[x]

补=0011 0010,则[-x]

等于(D )。

A、0011 0010

B、1011 0011

C、1100 1101

D、1100 1110

5.假设x为8位的定点整数(其中最高位为符号位,低7位为数据位),已知[x]

=0111 1111,则x的原码等于( A )。

A、0111 1111

B、1000 0001

C、0000 0001

D、以上答案都不对

6.假定某一个实数x=-0100 0101B,在计算机内部表示为0011 1011B,则该数

所用的编码形式为( D )。

A、原码

B、反码

C、补码

D、移码

7.在机器数( B )中,0的表示形式不是唯一的。

A、原码和补码

B、原码和反码

C、移码和补码

D、只有补码

8.若一个寄存器的内容为FCH,则该内容的十进制数为(A )。

A、-4

B、252

C、-252

D、4

9.计算机系统中运用补码进行运算的目的是( A )。

A、简化运算器的设计

B、提高运算的精度

C、原码计算无法实现减法运算

D、硬件只能识别补码

10.运算器可以采用多种总线结构,需要在ALU的两个输入端加上两个缓冲寄

存器是( B )。

A、双总线结构

B、单总线结构

C、三总线结构

D、以上都正确

11.若采用双符号位,则两个正数相加产生溢出时,其双符号位为( C )。

A、00

B、10

C、01

D、11

12.若采用双符号位,则两个负数相加产生溢出时,其双符号位为( B )。

A、00

B、10

C、01

D、11

13.下列描述错误的是( B )。

A、随机存储可随时存取信息,断电后信息丢失

B、主存储器的信息是不可改变的

C、E2PROM是可电改写的只读存储器

D、PROM制成后只可写入一次。

14.下列寻址方式中,与所执行的指令地址有关的寻址方式是(A)。

A、相对寻址

B、寄存器寻址

C、立即寻址

D、直接寻址

15.下列寻址方式中,具有多重存储器访问的是(C)。

A、相对寻址

B、寄存器寻址

C、间接寻址

D、堆栈寻址

16.下列对指令系统的描述中,错误的是(C)。

A、CISC的指令系统一般多达二三百条

B、RISC的指令系统的指令条数较少

C、RISC的指令长度不固定,使用比较灵活

D、RISC的指令系统中仅有取数和存数指令访问存储器,其它指令的操作都

在寄存器之间进行。

17.下列对指令系统的描述中,正确的是(C)。

A、RISC的指令系统一般多达二三百条

B、CISC的指令系统的指令条数较少

C、RISC的指令长度固定

D、RISC的指令系统中所有指令都能访问存储器

18.CPU中的控制器的功能是(A)。

A、从主存中取出指令、分析指令并产生有关的操作控制信号

B、完成算术逻辑运算

C、产生时序信号

D、从主存中取出指令并完成数据基本运算

19.下列关于计算机系统的概念中,正确的是(C)。

A、CPU只能识别指令,无法识别总线上的数据

B、运算器完成算术逻辑运算,并实现取指操作

C、在执行周期中,CPU根据对指令操作码的译码或测试,进行指令所要求

的操作

D、CPU周期是由若干个指令周期组成。

20.下列关于计算机系统的概念中,错误的是(C)。

A、CPU能识别指令和数据

B、运算器完成算术逻辑运算

C、在取指周期中,CPU根据对指令操作码的译码或测试,进行指令所要求

的操作

D、指令周期是由若干个CPU周期组成。

21.对于单处理系统而言,内部总线是指( C )。

A、CPU同计算机系统的其它高速功能部件相连接的总线

B、CPU同IO设备之间相互连接的总线

C、CPU内部连接各寄存器及运算器件之间的总线

D、IO设备之间互相连接的总线

22.对于单处理系统而言,系统总线是指( A )。

A、CPU同计算机系统的其它高速功能部件相连接的总线

B、CPU同IO设备之间相互连接的总线

C、CPU内部连接各寄存器及运算器件之间的总线

D、IO设备之间互相连接的总线

23.下列对于总线的描述,正确的是( D )。

A、CPU同其它高速功能部件相连接的总线,称为内部总线

B、CPU同IO设备之间相互连接的总线,称为IO总线

C、CPU内部连接各寄存器及运算器件之间的总线,称为外部总线

D、IO设备之间互相连接的总线,称为IO总线

24.关于总线的内部结构的描述中,错误的是(C )。

A、在早期总线结构中,CPU是总线上唯一的主控者

B、当代总线结构是一些标准总线,它与结构、CPU无关

C、当代总结结构中,系统不允许存在多个处理器模块

D、当代总结结构中,总线控制器的作用是完成几个总线请求者之间的协调

与仲裁

25.按照数据传送的格式不同,总线可以分为是( B )。

A、数字总线和模拟总线

B、串行总线和并行总线

C、同步总线和异步总线

D、内部总线和IO总线

26.在集中式仲裁方式中,( A )对硬件电路故障最敏感,如果第i个设备的

接口中有关链的电路有故障,那么第i个以后的设备都不能工作。

A、链式查询方式

B、计数器定时查询方式

C、独立请求方式

D、链式查询方式和计数定时查询方式

27.在集中式仲裁方式中,( A )优先级是固定不变的。

A、链式查询方式

B、计数器定时查询方式

C、独立请求方式

D、链式查询方式和计数定时查询方式

28.在集中式仲裁方式中,( C )的总线仲裁器中有一个排队电路,它根据一

定的优先级次序首先响应哪个设备的请求,给设备以授权信号。

A、链式查询方式

B、计数器定时查询方式

C、独立请求方式

D、链式查询方式和计数定时查询方式

29.在集中式仲裁方式中,( D )的特点之一是总线上设备的优先级次序是可

以改变的。

A、链式查询方式

B、计数器定时查询方式

C、独立请求方式

D、独立请求方式和计数定时查询方式

判断题:

1.模拟计算机的特点是数值用连续量来表示。(√)

2.运算器是数据的加工处理部件,但不是CPU的重要组成部分。(×)

3.存取时间、存储周期、储存器带宽三个概念反应了主存的速度指标。(√)

4.寄存器间接寻址方式中,操作数在主存单元。(√)

5.指令周期是指CPU从主存取出一条指令加上执行一条指令的时间。(√)

6.在集中式总线仲裁中独立请求方式响应时间最快。(√)

7.发生中断请求的条件是一条指令执行结束。(√)

8.DMA是主存与外设之间交换数据的方式,也可用于主存与主存之间的数

据交换。(×)

9.ROM既可以读也可以写。(×)

10.逻辑非也称求反。(√)

11.运算器不是CPU的组成部分。(×)

12.ALU只可以进行加减乘除等算术运算,不可以做逻辑运算。(×)

13.主存储器简称外存,但它是小容量辅助存储器。(×)

14.RISC访内指令中,操作数的物理位置一般安排在两个主存单元。(×)

15.CPU中跟踪指令后续地址的寄存器是程序计数器。(√)

16.从信息流的传输速度来看,多总线系统工作效率最低。(×)

17.CPU响应中断时,暂停运行当前程序,自动转移到中断服务程序。(√)

18.为了便于实现多级中断,保存现场信息最有效的办法是采用堆栈。(√)

19.冯诺依曼机工作的基本方式的特点是按地址访问并顺序执行指令。(√)

20.浮点数的取值范围由阶码的位数决定,而精度由尾数的位数决定。(√)

21.Cache和虚拟存储器的存储管理策略都利用了程序的局部性原理。(√)

22.每一个基本操作就叫做一条指令,而解算某一问题的一串指令序列,叫做该问题的计算

程序,简称程序。(√)

23.流水线中造成控制相关的原因是条件转移指令而引起。(√)

24.集中式总线控制中,定时查询方式的响应速度最快。(×)

25.在当今的计算机系统中,存储器是数据传送的中心,但访问存储器的请求是由CPU或

I/O发出的。(×)

26.DMA方式是指:由DMA控制器执行I/O程序,以实现外围设备与主存之间的数据直传。

(×)

27.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个

数常需采用间接寻址方式。(×)

计算题:

1.已知:x=+126,y=-120,设机器字长为8bit,

求:①[x]原,[x]反,[x]补;

②[y]原,[y]反,[y]补;

③[x]补+[y]补=?

④由③求得x+y=?

解:①[x]原=01111110 ,[x]反=01111110,[x]补=01111110;(各2分)

② [y]

原=11111000 ,[y]

=10000111 ,[y]

=10001000;(各2分)

③[x]

补+[y]

=01111110+10001000=00000110(5分)

④ x+y=+6(3分)

2.x=0.1101*210 y=-0.1010*211,尾数和阶符都采用补码表示,都采用双符号位表示法。求x+y

解:

[x]

=0010,00.1101

[y]

=0011,11.0110 (4分)阶差=1111 即为-1

Mx应当右移1位,[x]

=0011,00.0110(1)(3分)尾数和为11.1100(1)(3分)

左规11.0010(0),阶码减2为0001 (3分)

舍入(就近舍入)11.0010 (3分)

x+y=-0.1110*201(4分)

设计题

1.下图所示为双总线结构机器的数据通路,说明各功能部件的名称。设数存

D-Cache存储容量为2M×64位,指存I-Cache存储容量为1M×32位,SUB R2,R0指令完成(R0)-(R2)→R0的功能操作,画出其指令周期流程图,假设该指令的地址已放入PC中。并在流程图每一个CPU周期右边列出相应的微操作控制信号序列。

2.双总线结构机器的数据通路如图所示,IR为指令寄存器,PC为程序计数器(具有自增功能),M为主存(受R/W#信号控制),AR为地址寄存器,DR为数据缓冲寄存器,ALU由加、减控制信号决定完成何种操作,控制信号G控制的是一个门电路。另外,线上标注有小圈表示有控制信号,例中y i表示y寄存器的输入控制信号,R1o为寄存器R1的输出控制信号,未标字符的线为直通线,不受控制。ADD R2,R0指令完成(R0)+(R2)→R0的功能操作,画出其指令周期流程图,假设该指令的地址已放入PC中。并在流程图每一个CPU周期右边列出

相应的微操作控制信号序列。

计算机组成原理考试题库

计算机原理考试题库 一、选择题 1、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 2、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 3、完整的计算机系统应包括D。 A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统 4、计算机存储数据的基本单位为A。 A、比特Bit B、字节Byte C、字组Word D、以上都不对 5、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 6、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 7、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 8、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 9、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 10、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 11、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 12、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 13、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 14、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 15、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 16、存放欲执行指令的寄存器是D。 A、MAE B、PC C、MDR D、IR 17、用以指定待执行指令所在地址的是C。

组成原理复习题目

填空题: 1.计算机的硬件包括(运算器)、(存储器)、(控制器)、适配器、输入输出设备。 2.按IEEE754标准,一个浮点数由(符号位S)、(阶码E)、(尾数M)三个域组成。 3.计算机采用多级存储体系结构,即(cache)、(主存)和(外存)。 4.形成指令地址的方式,称为(指令寻址方式)。有(顺序寻址)和(跳跃寻址)两种,由指令计数器来跟踪。 5.CPU是计算机的中央处理器部件,具有(指令控制)、(操作控制)、时间控制、(数据加工)的基本功能。 6.为了解决(多个)主设备同时竞争总线(控制权)的问题,必须具有总线(仲裁部件)。 7.磁表面存储器由于存储容量大,(位成本低),在计算机系统中作为(辅助)大容量存储器使用,用以存放系统软件、大型文件、数据库等大量程序与数据信息。 (2) 1.早期将(运算器)和(控制器)合在一起称为Cpu(中央处理器)。 2.数的真值变成机器码时有四种表示方法:原码表示法,(反码表示法),(补码表示法),(移码表示法)。 3.Cache是一种(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的(硬件)技术 4.形成操作数地址的方式,称为(数据寻址方式)。操作数可放在专用寄存器、(通用寄存器)、内存和(指令)中。 5.CPU中至少要有如下六类寄存器:(指令寄存器)、(程序计数器)、(地址寄存器)、数据缓冲器、通用寄存器、状态条件寄存器。 6.接口部件在它动态联结的两个功能部件间起着(缓冲器)和(转换器)的作用,以便实现彼此之间的(信息传送)。 7.外围设备的功能是在计算机和(其他机器)之间,以及计算机与(用户)之间提供联系。 (3) 1.(存储)程序并按(地址)顺序执行是冯·诺依曼型计算机的(工作原理)。 2.移码主要用于表示浮点数的(阶码E),以利于比较两个指数的(大小)和(对阶)操作。 3.存储器的技术指标有(存储容量)、(存取时间)、(存储周期)、存储器带宽。 4.RISC指令系统的最大特点是:①(指令条数少);②指令长度固定,指令格式和寻址方式种类少;③只有取数/存数指令访问(存储器),其余指令的操作均在(寄存器)之间进行 5.互斥的微操作,是指不能(同时)或不能在(同一个节拍内)并行执行的微操作。可以(编码)。 6.当代流行的标准总线内部结构包含:①(数据传送总线)(由地址线、数据线、控制线组成);②(仲裁总线);③中断和同步总线;④(公用线)(电源、地线、时钟、复位灯信号线)。 7.中断系统是计算机实现中断功能的(软硬件)总称。一般在CPU中设置中断机构,在外设接口中设置中断控制器,在软件上设置相应的(中断服务程序)。 选择题

计算机组成原理实验报告

福建农林大学计算机与信息学院信息工程类实验报告系:计算机科学与技术专业:计算机科学与技术年级: 09级 姓名:张文绮学号: 091150022 实验课程:计算机组成原理 实验室号:___田405 实验设备号: 43 实验时间:2010.12.19 指导教师签字:成绩: 实验一算术逻辑运算实验 1.实验目的和要求 1. 熟悉简单运算器的数据传送通路; 2. 验证4位运算功能发生器功能(74LS181)的组合功能。 2.实验原理 实验中所用到的运算器数据通路如图1-1所示。其中运算器由两片74181

以并/串形式构成8位字长的ALU。运算器的输出经过一个三态门(74245)和数据总线相连,运算器的两个数据输入端分别由两个锁存器(74373)锁存,锁存器的输入连接至数据总线,数据开关INPUT DEVICE用来给出参与运算的数据,并经过一个三态门(74245)和数据总线相连,数据显示灯“BUS UNIT”已和数据总线相连,用来显示数据总线内容。 图1-2中已将用户需要连接的控制信号用圆圈标明(其他实验相同,不再说明),其中除T4为脉冲信号,其它均为电平信号。由于实验电路中的时序信号均已连至W/R UNIT的相应时序信号引出端,因此,在进行实验时,只需将W/R UNIT 的T4接至STATE UNIT的微动开关KK2的输出端,按动微动开关,即可获得实验所需的单脉冲,而S3,S2,S1,S0,Cn,LDDR1,LDDR2,ALU-B,SW-B各电平控制信号用SWITCH UNIT中的二进制数据开关来模拟,其中Cn,ALU-B,SW-B为低电平控制有效,LDDR1,LDDR2为高电平有效。 3.主要仪器设备(实验用的软硬件环境) ZYE1603B计算机组成原理教学实验系统一台,排线若干。 4.操作方法与实验步骤

计算机组成原理复习资料

《计算机组成原理》期末复习资料(一) 复习资料及试题汇编(00.1-01.7) 一、数据表示、运算和运算器部件 1.将十进制数+107/128和-52化成二进制数,再写出各自的原码、反码、补码表示(符号位 和数值位共8位)。 解:+107/128 = +6BH/80H = +1101011B/10000000B =+0.1101011 –52 =-34H=–110100 原码 01101011 10110100 反码 01101011 11001011 补码 01101011 11001100 2.判断下面的二元码的编码系统是有权还是无权码,写出判断的推导过程。 十进制数二元码的编码 0 0000 1 0111 2 0110 3 0101 4 0100 5 1011 6 1010 7 1001 8 1000 9 1111 解:设4位二元吗每位分别为ABCD,且假定其为有权码。则 从4的编码0100可求得B的位权为4;从8的编码1000可求得A的位权为8; 从7的编码1001可求得D的位权为-1;从6的编码1010可求得C的位权为-2; 再用ABCD的位权分别为84-2-1来验证112359的编码值,结果均正确。所以,该编码系统为有权码。 3.说明海明码纠错的实现原理。为能发现并改正一位、也能发现二位错,校验位和数据位在 位数上应满足什么关系? 解: (1)海明码是对多个数据位使用多个校验位的一种检错纠错编码方案,。它是对每个校验位 采用偶校验规则计算校验位的值,通过把每个数据位分配到几个不同的校验位的计算中去。若任何一个数据位出错,必将引起相关的几个校验位的值发生变化,这样也就可以通过检查这些校验位取值的不同情况,不仅可以发现是否出错,还可以发现是哪一位出错,从而提供了纠错检错的可能。 (2)设数据位为k,校验位为r,则应满足的关系是2r-1>=k+r。 4.什么叫二-十进制编码?什么叫有权码和无权码?够举出有权、无权码的例子。 解: (1)二-十进制编码通常是指用4位二进制码表示一位十进制数的编码方案。 (2)有权码是指4位二进制码中,每一位都有确定的位权,4位的位权之和代表该十进制 的数值。例如8421码从高到低4位二进制码的位权分别为8、4、2、1;无权码则相反,

计算机组成原理实验报告

重庆理工大学 《计算机组成原理》 实验报告 学号 __11503080109____ 姓名 __张致远_________ 专业 __软件工程_______ 学院 _计算机科学与工程 二0一六年四月二十三实验一基本运算器实验报告

一、实验名称 基本运算器实验 二、完成学生:张致远班级115030801 学号11503080109 三、实验目的 1.了解运算器的组成结构。 2.掌握运算器的工作原理。 四、实验原理: 两片74LS181 芯片以并/串形式构成的8位字长的运算器。右方为低4位运算芯片,左方为高4位运算芯片。低位芯片的进位输出端Cn+4与高位芯片的进位输入端Cn相连,使低4位运算产生的进位送进高4位。低位芯片的进位输入端Cn可与外来进位相连,高位芯片的进位输出到外部。 两个芯片的控制端S0~S3 和M 各自相连,其控制电平按表2.6-1。为进行双操作数运算,运算器的两个数据输入端分别由两个数据暂存器DR1、DR2(用锁存器74LS273 实现)来锁存数据。要将内总线上的数据锁存到DR1 或DR2 中,则锁存器74LS273 的控制端LDDR1 或LDDR2 须为高电平。当T4 脉冲来到的时候,总线上的数据就被锁存进DR1 或DR2 中了。 为控制运算器向内总线上输出运算结果,在其输出端连接了一个三态门(用74LS245 实现)。若要将运算结果输出到总线上,则要将三态门74LS245 的控制端ALU-B 置低电平。否则输出高阻态。数据输入单元(实验板上印有INPUT DEVICE)用以给出参与运算的数据。其中,输入开关经过一个三态门(74LS245)和内总线相连,该三态门的控制信号为SW-B,取低电平时,开关上的数据则通过三态门而送入内总线中。 总线数据显示灯(在BUS UNIT 单元中)已与内总线相连,用来显示内总线上的数据。控制信号中除T4 为脉冲信号,其它均为电平信号。 由于实验电路中的时序信号均已连至“W/R UNIT”单元中的相应时序信号引出端,因此,需要将“W/R UNIT”单元中的T4 接至“STATE UNIT”单元中的微动开关KK2 的输出端。在进行实验时,按动微动开关,即可获得实验所需的单脉冲。 S3、S2、 S1、S0 、Cn、M、LDDR1、LDDR2、ALU-B、SW-B 各电平控制信号则使用“SWITCHUNIT”单元中的二进制数据开关来模拟,其中Cn、ALU-B、SW-B 为低电平有效,LDDR1、LDDR2 为高电平有效。 对于单总线数据通路,作实验时就要分时控制总线,即当向DR1、DR2 工作暂存器打入数据时,数据开关三态门打开,这时应保证运算器输出三态门关闭;同样,当运算器输出结果至总线时也应保证数据输入三态门是在关闭状态。 运算结果表

计算机组成原理经典复习题集锦(附答案)

计算机组成原理复习题 一、填空题 1.用二进制代码表示的计算机语言称为(机器语言),用助记符编写的语言称为(汇编语言)。 2. 计算机硬件由(控制单元)、(运算器)、(存储器)、输入系统和输出系统五大部件组成。 3.十六进制数CB8转换成二进制数为(110010111000)。 4.某数x的真值-0.1011B,其原码表示为( 1.1011)。 5.在浮点加减法运算过程中,在需要(对阶)或(右规)时,尾数需向右移位。 6.指令通常由(操作码)和(地址码)两部分组成。 7.要组成容量为4K*8位的存储器,需要(8)片4K×1位的芯片并联,或者需要(4)片1K×8位的芯片串联。 8. 中断处理过程包括(关中断)、(保护现场)、(执行中断服务程序)、(恢复现场)和(开中断)阶段。 9.操作数寻址方式包括(直接寻址)、(间接寻址)、(立即寻址)、(隐含寻址)、(寄存器寻址)、(寄存器间接寻址)、(基址寻址)等。 10.动态RAM的刷新包括(分散刷新)、(集中刷新)和(异步刷新)三种方式。 11.高速缓冲存储器的替换算法有(先进先出)和(近期最少使用)。 12.影响流水线性能的因素有(数据相关)、(控制相关)和(资源相关)。 13.主存储器容量通常以KB为单位,其中1K=(),硬盘的容量以GB为单位,其中1G=()。 14.主存储器一般采用(动态RAM)存储器,CACHE采用(静态RAM )存储器。 15.世界上第一台计算机产生于(1946 )年,称为(ENIAC)。 16. I/O的编址可分为(不统一编址)和(统一编址),前者需要单独的I/O指令,后者可通过(访存)指令和设备交换信息。 17.CPU从主存取出一条指令并执行该指令的全部时间叫做(指令周期),它通常包含若干个(机器周期),而后者又包含若干个(时钟周期)。 18.计算机中各个功能部件是通过(总线)连接的,它是各部件之间进行信息传输的公共线路。 19.浮点数由(阶码)和(尾数)两部分构成。 20.禁止中断的功能可以由(中断允许触发器)来完成。 21.指令的编码中,操作码用来表明(所完成的操作),N位操作码最多表示(2^N )中操作。 22.静态RAM采用(双稳态触发器)原理存储信息,动态RAM采用(电容)原理存储信息。 23.典型的冯·诺依曼计算机是以(运算器)为核心的。 24.计算机硬件由(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五大部件组成。 25.系统总线按系统传输信息的不同,可分为三类:(地址)、(控制)、(数据)。 26.数x的真值-0.1011,其原码表示为( 1.1011 ),其补码表示为( 1.0101 )。 27.Cache称为(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的硬件技术。 28.浮点运算器由(尾数)运算器和(阶码)运算器组成。 29.计算机系统中的存储器分为:(主存)和(辅存)。在CPU执行程序时,必须将指令存放在(主存)中,即(辅存)不能够直接同CPU交换信息。

组成原理试题库 有答案版

《计算机组成原理》试题库 选择题 1.一张3.5英寸软盘的存储容量为______,每个扇区存储的固 定数据是______。 A.1.44MB,512B B.1MB,1024BC.2MB,256BD.1.44MB,512KB 2.机器数______中,零的表示形式是唯一的。 A.原码 B.补码 C.校验码 D.反码 3.在计算机中,普遍采用的字符编码是______。 A.BCD码 B.16进制 C.格雷码 D.ASCⅡ码 4.______表示法主要用于表示浮点数中的阶码。 A.原码 B.补码 C.反码 D.移码 5.程序控制类指令的功能是______。 A.改变程序执行的顺序 B.进行主存和CPU之间的数据传送 C.进行CPU和I/O设备之间的数据传送 D.进行算术运算和 逻辑运算 6.EPROM是指______。 A.读写存储器 B.只读存储器 C.光擦除可编程的只读存储器 D.可编程的只读存储器 7.Intel80486是32位微处理器,Pentium是______位微处理器。 A.16 B.32 C.48 D.64 8.CPU主要包括______。

A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 9.下列数中最大的数是______。 2B.(227)8 C.(98)16D.(152)10 10.以下四种类型指令中,执行时间最长的是______。 A.寄存器—存储器型 B.寄存器—寄存器型 C.存储器-存储器型 D.程序控制指令 11.下列______属于应用软件。 A.操作系统 B.编译系统 C.连接程序 D.文本处理 12.在主存和CPU之间增加cache存储器的目的是______。 A.增加内存容量 B.解决CPU和主存之间的速度匹配问题 C.提高内存可靠性 D.增加内存容量,同时加快存取速度 13.信息只用一条传输线,且采用脉冲传输的方式称为 ______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 14.扩展操作码是_____。 A、操作码字段外辅助操作字段的代码 B、指令格式中不同字段设置的操作码 C、操作码的长度随地址数的减少而增加 D、指令系统新增加的操作码 15.下述I/O控制方式中,主要由程序实现的是______。 A.PPU(外围处理机)方式 B.中断方式 C.DMA方式 D.通道方式

计算机组成原理期末考试试题及复习资料

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.______可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指______。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用______,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第______种说法是正确的。 A.原码和反码不能表示 -1,补码可以表示 -1; B.三种机器数均可表示 -1; C.三种机器数均可表示 -1,且三种机器数的表示范围相同; D.三种机器数均不可表示 -1。 7.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是______。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D.以上都不对。 9.一个节拍信号的宽度是指______。 A.指令周期; B.机器周期; C.时钟周期; D.存储周期。 10.将微程序存储在EPROM中的控制器是______控制器。 A.静态微程序; B.毫微程序; C.动态微程序; D.微程序。 11.隐指令是指______。 A.操作数隐含在操作码中的指令; B.在一个机器周期里完成全部操作的指令; C.指令系统中已有的指令; D.指令系统中没有的指令。 12.当用一个16位的二进制数表示浮点数时,下列方案中第_____种最好。 A.阶码取4位(含阶符1位),尾数取12位(含数符1位); B.阶码取5位(含阶符1位),尾数取11位(含数符1 位); C.阶码取8位(含阶符1位),尾数取8位(含数符1位); D.阶码取6位(含阶符1位),尾数取12位(含数符1位)。 13.DMA方式______。 A.既然能用于高速外围设备的信息传 送,也就能代替中断方式;

计算机组成原理复习题(含答案)

计算机组成原理复习题(含答案) 10道选择题,共20分 一.名词解释(5*3=15分) 1.总线 总线是连接多个部件的信息传输线,是各部件共享的传输介质。 2.系统总线 系统总线指CPU,主存,I/O各大部件之间的信息传输线,按系统总线传输信息的不同,分为数据总线,地址总线,控制总线。 3.总线判优 主要解决在多个主设备在申请占用总线时,由总线控制器仲裁出优先级别最高的设备,允许其占用总线。 4.机器字长 机器字长是指CPU一次能处理数据的位数,通常与CPU寄存器位数有关。 5.周期挪用 6.向量地址 向量地址是硬件电路(向量编码器)产生的中断源的内存中断向量表表项地址编号。7.多重中断 多重中断是CPU在处理中断的过程中,又出现了新的中断请求,此时若CPU暂停现行的中断处理,转去处理新的中断请求,即多重中断。 8.硬件向量法 硬件向量法就是利用硬件产生向量地址,再由向量地址找到中断服务程序的入口地址。 9.中断隐指令及功能 中断隐指令是指在机器指令系统中没有的指令,它是CPU在中断周期内由硬件自动完成的一条指令。 功能:①保护程序断点 ②寻找中断服务程序的入口地址 ③关中断 10.系统的并行性 所谓并行性包含同时性和并发性。同时性是指两个或两个以上的事件在同一时刻发生,并发性是指两个或多个事件在同一时间段发生。即在同一时刻或同一时间段内完成两个或两个以上性质相同或性质不同的功能,只要在时间上存在相互重叠,就存在并行性。 11.间接寻址 倘若指令字中的形式地址不直接指出操作数的地址,而是指出操作数有效地址所在的存储单元地址,也就是说,有效地址是由形式地址间接提供的,即为间接寻址,即EA=(A)。 12.基址寻址 基址寻址需设有基址寄存器BR,其操作数的有效地址EA等于指令字中的形式地址与基址寄存器中的内容(称为基地址)相加,即EA=A+(BR)。 13.流水线中的多发技术 设法在一个时钟周期(机器主频的倒数)内,产生更多条指令的结果。 14.指令字长 指令字长即指机器指令中含二进制代码的总位数。

计算机组成原理总复习资料

计算机组成原理总复习资料 第一章 1、主机:CPU、存储器和输入输出接口合起来构成计算机的主机。 2、CPU:中央处理器,使计算机的核心部件,由运算器和控制器构成。 3、ALU:算术逻辑运算单元,执行各种算术运算和逻辑运算。 4、指令:构成计算机软件的基本元素,表示成二进制数编码的操作命令。 5、位:计算机中的一个二进制数据代码(0或1),计算机中数据的最小表示单位。 6、字长:一个数据字中包含的位数,一般为8位,16位,32位或64位等。 7、操作系统:主要的系统软件,控制其它程序的运行,管理系统资源并且为用户提供操作界面。 8、汇编程序:将汇编语言程序翻译成机器语言程序的计算机软件。 9、汇编语言:采用文字方式(助记符)表示的程序设计语言。 10、编译程序:将高级语言程序转换成机器语言程序的计算机软件。 11、解释程序:解释执行高级语言程序的计算机软件,解释并执行源程序的语句。 12、接口:部件之间的连接电路,如输入输出接口是主机与外围设备之间传输数据与控制信息的电路。 13、伪指令:汇编语言程序通常还提供有关该程序装入内存中的位置的信息、表示程序段和数据段开始或结束的信息以及表示程序的开始和结束的信息等,还可以有条件汇编、文件包含、常熟定义等信息。表示这些信息的汇编指令称为伪指令。 14、虚拟地址:在虚拟存储器中,CPU根据指令生成的地址,又称为逻辑地址。 15、机器语言:是一种用二进制代码标识的能够被计算机硬件直接识别和执行的语言。 16. 运算器:计算机中完成运算功能的部件,由ALU 和寄存器构成。 17.外围设备:计算机的输入输出设备,包括输入设备,输出设备和外存储设备。 18.数据:编码形式的各种信息,在计算机中作为程序的操作对象。 19.指令:是一种经过编码的操作命令,它指定需要进行的操作,支配计算机中的信息传递以及主机与输入输出设备之间的信息传递,是构成计算机软件的基本元素。 20. 透明:在计算机中,从某个角度看不到的特性称该特性是透明的。 21.字:数据运算和存储的单位,其位数取决于具体的计算机。 22.字节:衡量数据量以及存储容量的基本单位。1 字节等于8 位二进制信息。 23. 地址:给主存器中不同的存储位置指定的一个二进制编号。 24. 存储器:计算机中存储程序和数据的部件,分为内存和外存。 25. 总线:计算机中连接功能单元的公共线路,是一束信号线的集合,包括数据总线.地址总线和控制总线。 26.硬件:由物理元器件构成的系统,计算机硬件是一个能够执行指令的设备。 27. 软件:由程序构成的系统,分为系统软件和应用软件。 28. 兼容:计算机部件的通用性。 29. 软件兼容:一个计算机系统上的软件能在另一个计算机系统上运行,并得到相同的结果,则称这两个计算机系统是软件兼容的。 30.程序:完成某种功能的指令序列。 31.寄存器:是运算器中若干个临时存放数据的部件,由触发器构成,用于存储最频繁使用的数据。 32.容量:是衡量容纳信息能力的指标。 33.主存:一般采用半导体存储器件实现,速度较高.成本高且当电源断开时存储器的内容会丢失。

计算机组成原理复习题及参考答案(AB)

《计算机组成原理》课程复习资料 一、选择题: 1.定点运算器用来进行 [ ] A.十进制数加法运算 B.定点数运算 C.浮点数运算 D.即进行定点数运算也进行浮点数运算 2.某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为 [ ] A.64,16 B.16,64 C.64,8 D.16,16 3.目前的计算机中,代码形式是 [ ] A.指令以二进制形式存放,数据以十进制形式存放 B.指令以十进制形式存放,数据以二进制形式存放 C.指令和数据都以二进制形式存放 D.指令和数据都以十进制形式存放 4.采用DMA方式传送数据时,每传送一个数据就要用一个 [ ] A.指令周期 B.数据周期 C.存储周期 D.总线周期 5.冯·诺依曼机工作方式的基本特点是 [ ] A.多指令流单数据流 B.按地址访问并顺序执行指令 C.堆栈操作 D.存储器按内容选择地址 6.某机字长32位。其中1位符号位,31位表示尾数。若用定点整数表示,则最大正整数为 [ ] A.+(231-1) B.+(230-1) C.+(231+1) D.+(230+1) 7.下列数中最大的数是 [ ] A.(100110001)2 B.(227)8 C.(98)16 D.(152)10 8.哪种表示法主要用于表示浮点数中的阶码? [ ] A.原码 B.补码 C.反码 D.移码 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用下列哪个 来规定 [ ] A.主存中读取一个指令字的最短时间 B.主存中读取一个数据字的最长时间 C.主存中写入一个数据字的平均时间 D.主存中取一个数据字的平均时间 10.下面叙述的概念中哪个是正确的 [ ] A.总线一定要和接口相连 B.接口一定要和总线相连 C.通道可以代替接口 D.总线始终由CPU控制和管理 11.在定点二进制运算器中,减法运算一般通过下列哪个来实现 [ ] A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.补码运算的十进制加法器 D.补码运算的二进制加法器 12.下列有关运算器的描述中哪个是正确的 [ ] A.只作算术运算,不作逻辑运算 B.只作加法 C.能暂时存放运算结果 D.以上答案都不对 13.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为 [ ] A.8,512 B.512,8 C.18,8 D.19,8 14.完整的计算机系统应包括 [ ] A.运算器存储器控制器 B.外部设备和主机 C.主机和应用程序 D.配套的硬件设备和软件系统 15.没有外存储器的计算机初始引导程序可以放在 [ ] A.RAM B.ROM C.RAM和ROM D.CPU 二、名词解释: 1.CPU周期 2.存取时间 3.存储设备数据传输率

组成原理复习题

一、单项选择题 1.CPU包括()两部分。 A.ALU和累加器 B.ALU和控制器 C.运算器和控制器 D.ALU 和主存储器 2.CPU与主存合称为()。 A、中央处理器 B、微机 C、主机 D、接口 3.下列数值中与二进制数10000相等的是()。 A.10 B. 10BCD C.0FH D.10Q 4、在8421码表示的二一十进制数中,代码1001表示()。 A、3 B、6 C、9 D、1 5.若某数的二进制编码为0010101,采用奇校验后,该数的校验码为()。 A.10010101 B. 00010101 C.00110101 D.00101001 6.用8位二进制数补码整数的表示范围,其所能表示的数据个数分别为()。 A.-128~127 B.-127~127 C.-127~128 D.-128~128 7、定点数作加减运算时,其符号位与数位一起参与运算的编码是()。 A、原码与补码 B、补码与反码 C、反码与原码 D、原码8.定点数作加减运算时,其符号位与数位一起参与运算的编码是()。 A.原码与补码 B.补码与反码 C.反码与原码 D.原码 9、在浮点数表示中,为保持真值不变,尾数向右移2位,阶码要()。 A、加1 B、减1 C、加2 D、减2 10.浮点数的尾数右移2位,为了保证其值不变,阶码要()。 A.左移1位 B.右移1位 C.左移2位 D.右移2位11.若某数的二进制编码为0010101,采用奇校验后,该数的校验码为()。 A.10010101 B. 00010101 C.00110101 D.00101001 12.用于表示下一条将要执行的指令的地址寄存器为()。 A.AC B.IR C.DR D.PC 13.设[X]补=10000000,则X的真值为()。

计算机组成原理上机实验报告

《计算机组成原理实验》课程实验报告 实验题目组成原理上机实验 班级1237-小 姓名 学号 时间2014年5月 成绩

实验一基本运算器实验 1.实验目的 (1)了解运算器的组成原理 (2)掌握运算器的工作原理 2.实验内容 输入数据,根据运算器逻辑功能表1-1进行逻辑、移位、算术运算,将运算结果填入表1-2。 表 1-1运算器逻辑功能表 运算类 A B S3 S2 S1 S0 CN 结果 逻辑运算65 A7 0 0 0 0 X F=( 65 ) FC=( ) FZ=( ) 65 A7 0 0 0 1 X F=( A7 ) FC=( ) FZ=( ) 0 0 1 0 X F=( ) FC=( ) FZ=( ) 0 0 1 1 X F=( ) FC=( ) FZ=( ) 0 1 0 0 X F=( ) FC=( ) FZ=( ) 移位运算0 1 0 1 X F=( ) FC=( ) FZ=( ) 0 1 1 0 0 F=( ) FC=( ) FZ=( ) 1 F=( ) FC=( ) FZ=( ) 0 1 1 1 0 F=( ) FC=( ) FZ=( ) 1 F=( ) FC=( ) FZ=( ) 算术运算 1 0 0 0 X F=( ) FC=( ) FZ=( ) 1 0 0 1 X F=( ) FC=( ) FZ=( ) 1 0 1 0X F=( ) FC=( ) FZ=( ) 1 0 1 0X F=( ) FC=( ) FZ=( ) 1 0 1 1 X F=( ) FC=( ) FZ=( ) 1 1 0 0 X F=( ) FC=( ) FZ=( ) 1 1 0 1 X F=( ) FC=( ) FZ=( ) 表1-2运算结果表

计算机组成原理复习题及参考答案

中南大学网络教育课程考试复习题及参考答案 计算机组成原理(专科) 一、单项选择题: 1.磁盘存储器的等待时间通常是指 [ ] A.磁盘旋转半周所需的时间 B.磁盘转2/3周所需时间 C.磁盘转1/3周所需时间 D.磁盘转一周所需时间 2.CPU 包含 [ ] A.运算器 B.控制器 C.运算器、控制器和主存储器 D.运算器、控制器和cache 3.CPU 的控制总线提供 [ ] A.数据信号流 B.所有存储器和I/O设备的时序信号及控制信号 C.来自I/O设备和存储器的响应信号 D.B和C两项 4.为了便于实现多级中断,保存现场信息最有效的方法是采用 [ ] A.通用寄存器 B.堆栈 C.存储器 D.外存 5.下述I/O控制方式中,( )主要由程序实现。 [ ] A.PPU(外围处理机) B.中断方式 C.DMA 方式 D.通道方式 6.目前的计算机中,代码形式是 [ ] A.指令以二进制形式存放,数据以十进制形式存放 B.指令以十进制形式存放,数据以二进制形式存放 C.指令和数据都以二进制形式存放 D.指令和数据都以十进制形式存放 7.下列数中最大的是 [ ] A.(10010101)2 B.(227)8 C.(96)16 D.(143)10 8.设寄存器位数为8位,机器数采用补码形式(一位符号位),对应于十进制数-27,寄存器内为 [ ] A.(27)16 B.(9B)16 C.(E5)16 D.(5A)16 9.计算机的存储器系统是指 [ ] A.RAM 存储器 B.ROM 存储器 C.主存储器 D.主存储器和外存储器 10.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用( )来规 定。 [ ] A.主存中读取一个指令字的最短时间 B.主存中读取一个数据字的最长时间 C.主存中写入一个数据字的平均时间 D.主存中取一个数据字的平均时间 11.在定点二进制运算器中,减法运算一般通过( )来实现。 [ ] A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.补码运算的十进制加法器 D.补码运算的二进制加法器 12.指令系统中采用不同寻址方式的目的主要是 [ ] A.实现存储程序和程序控制 B.缩短指令长度,扩大寻址空间,提高编程灵活性 C.可以直接访问外存 D.提供扩展操作码的可能并降低指令译码难度 13.在CPU中跟踪指令后继地址的寄存器是 [ ] A.主存地址寄存器 B.程序计数器 C.指令寄存器 D.状态条件寄存器 14.采用DMA方式传送数据时,每传送一个数据就要用一个 [ ] A.指令周期 B.数据周期 C.存储周期 D.总线周期 15.至今为止,计算机中的所有信息以二进制方式表示的理由是 [ ] A.节约元件 B.运算速度快 C.物理器件性能决定 D.信息处理方便 16.程序控制类指令的功能是 [ ] A.进行算术运算和逻辑运算 B.进行主存于CPU之间的数据传送 C.进行CPU和I/O设备之间的数据传送 D.改变程序执行的顺序 17.某机字长32位。其中1位符号位,31位表示尾数。若用定点整数表示,则最大正整数为 [ ]

计算机组成原理复习题

第一章 一、填空 1.计算机系统主要由()、()两大部分组成。 2.计算机硬件子系统由()、()、()、()、() 3.计算机软件子系统由()、() 4.计算机应用软件由()、()、()、() 5.计算机系统软件由()、()、()、() 6.计算机的主要技术指标()、()、() 7.计算机发展五代主要代表计算机()、()、()、()、() 8.计算机未来发展方向()、()、()、() 9.计算机按功能可分为()、()、() 10. ( )与()、输入输出接口和系统总线合称为计算机主机。 11.用高级语言编写的程序称为()程序,经编译程序或解释程序翻译后成为()程序。 12.程序设计语言一般分为三类()、()、()。 13.数控机床是计算机在()方面的应用,邮局自动分拣信件是计算机在()方面的应用。 14.现代计算机主要采用()结构作为计算机硬件之间的连接方式。 15.用二进制代码表示的计算机语言称为(),用助记符编写的语言称为()。 二、选择题 1.“从中间开始”设计的“中间”目前多数在() A.传统机器语言机器级与操作系统机器级之间 B.传统机器语言机器级与微程序机器级之间 C.微程序机器级与汇编语言机器级之间 D.操作系统机器级与汇编语言机器级之间 2.在计算机系统设计中,比较好的方法是( ) A .从上向下设计B.从下向上设计 C .从两头向中间设计 D .从中间开始向上、向下设计 第二章 1.R-S触发器逻辑框图是什么?它有几个输入端各是什么?它有几个输出端?各是什么? 2.D触发器逻辑框图是什么?它有哪几个同步输入端?哪几个异步输入端?它有哪几个输出端?

3.二—四译码器的工作原理?(如图) 4.并行四位寄存器的工作原理?(如图) 1. 三态开关的工作原理: D IN D OUT E 5.半加器本位和逻辑表达式 6. 半加器进位逻辑表达式。 7.全加器本位和逻辑表达式是: 8 . 全加器向高位进位的逻辑表达式: 9.SN74181是什么芯片?作什么运算取决哪些引脚? 10. SN74182是什么芯片?作用? 11.用SN74181芯片组成一个16位运算器,片内并行进位片间串行进位。(给定引脚)。 181给定引脚: 12.用SN74181,SN74182组成一个16位运算器,并行相加并行进位(给定引脚)。 0~A 3 0~B 3 0~S 3 0~F 3 CC C n C n+4 A = B M P G

计算机组成原理复习题

1.2 如何理解计算机系统的层次结构? (1)第一级:实际机器M1(机器语言机器),机器语言程序直接在M1上执行; (2)第二级:虚拟机器M2(汇编语言机器),将汇编语言程序先翻译成机器语言程序,再在M1上执行; (3)第三级:虚拟机器M3(高级语言机器),将高级语言程序先翻译成汇编语言程序,再在M2、M1(或直接到M1)上执行; (4)第零级:微程序机器M0(微指令系统),由硬件直接执行微指令; (5)实际上,实际机器M1和虚拟机器M2之间还有一级虚拟机,它是由操作系统软件构成,该级虚拟机用机器语言解释操作系统; (6)虚拟机器M3还可以向上延伸,构成应用语言虚拟系统。 1.5 冯·诺依曼计算机的特点是什么? (1)计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; (2)指令和数据以同等地位存放于存储器内,并可以按地址访问; (3)指令和数据均用二进制表示; (4)指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置; (5)指令在存储器中顺序存放,通常自动顺序取出执行; (6)机器以运算器为中心(典型的冯·诺依曼机)。 1.6 画出计算机硬件组成框图,说明各部件的作用及计算机硬件的主要技术指标。 解:各部件的作用: (1)运算器用来完成算术运算和逻辑运算,并将运算的中间结果暂存在运算器内; (2)存储器用来存放数据和程序; (3)控制器用来控制、指挥程序和数据的输入,运行以及处理运算结果。 (4)输入设备用来将人们熟悉的信息形式转换为机器能识别的信息形式,常见有键盘、鼠标等。 (5)输出设备可以将机器运算结果转换为人们熟悉的信息形式,如打印机输出,显示器输出。 硬件的主要技术指标: (1)机器字长:指CPU一次能处理数据的位数,通常与CPU的寄存器位数有关。 (2)存储容量:包括主存容量和辅存容量,存放二进制代码的总数=存储单元个数×存储字长。 (3)运算速度:主频、Gibson法、MIPS每秒执行百万条指令、CPI执行一条指令所需时钟周期数、FLOPS每秒浮点运算次数。 3.4为什么要设置总线判优控制?常见的集中式总线控制有几种?各有何特点?哪种方式 响应时间最快?哪种方式对电路故障最敏感? 总线判优控制(或称仲裁逻辑)解决多个部件同时申请总线时的使用权分配问题。 分为集中式和分布式两种,前者将控制逻辑集中在一处(如在CPU中),后者将控制逻辑分散在与总线连接的各个部件或设备上。 常见的集中式总线控制有三种:链式查询、计数器定时查询、独立请求; 特点:链式查询方式连线简单,易于扩充,对电路故障最敏感;计数器定时查询方式优先级设置较灵活,对故障不敏感,连线及控制过程较复杂;独立请求方式速度最快,但硬件器件

计算机组成原理复习题及答案

中南大学现代远程教育课程考试复习题及参考答案 《计算机组成原理》 一.填空: 1.(63)16=()10 2.(400)10=()16 3.已知真值 A=+1000001 B=-1010101,则[A]移=()[B]移=() 4.已知真值 N1=-0.1101 N2=+0.1110,则[N1]补=()[N2]补=() 5.一个10位的寄存器采用补码表示定点整数,则所能表示的绝对值最大的负数相当于十进制数()。 6.一个8位数的寄存器采用移码表示定点整数,则所能表示的绝对值最大的负数相当于十进制数()。 7.一个10位的寄存器采用原码表示定点整数,则该寄存器最多能表示()个数。 8.已知在某种进位制下,4*2=10,据此法则,那么5*6=()。 9.在某种进位制下,7+9=10,那么在该进位制下,6*7=()。 10.容量为512K字节的RAM,它的地址号范围用H进制表示是()。 11.某机内存容量为1M字节,它的地址号范围用16进制表示为()。 12.计算机控制器中,PC称为(), 它的功用是()。 13.指令寄存器的英文简称为(), 它的功用是()。 14.内存中,MAR称为(), 它的功用是()。 15.运算器中,ALU称为(), 它的功用是()。 二.名词术语解释: 1.微操作: 2.微指令: 3.微程序: 4.形式地址: 5.物理地址: 6.相对地址: 7.间接地址: 8.规格化浮点数: 9.机器零: 10.一位乘法: 11.一位除法: 12.对阶: 13.算术移位: 14.逻辑移位: 15.负溢出:

三.指令系统与指令扩充技术: 1.某机的指令字长为32位,其中操作码OP,第一地址A1,第二地址A2,第三地址A3各占8位,若采用完全扩充指令技术,共可设计出多少条指令?分别写出三地址、 二地址、一地址、零地址各种指令组中,每组最后一条的二进制形式。 2.已知某机的指令字长为16位,其中操作码OP,第一地址A1,第二地址A2,第三地址A3各占4位,采用了完全扩充指令技术,问共可设计出多少条指令?请分别写出 三地址、二地址、一地址、零地址各种指令组中,每组最后一条的二进制形式。 3.计算机的指令字长为24位,已知操作码占8位,第一地址号与第二地址号也各占8位,要使指令数最多,应采用何方法?指令最多为多少条?其中一地址指令组中最 后一条的二进制形式为何样? 四.关于补码一位乘法,原码一位除法的运算: 1.已知A=+0.11011,B=-0.11111,求[A*B]补=? 2.已知N1=-0.01011,N2=-0.01010,求[N1*N2]补=?。 3.已知P=-0.1101,Q=-0.1110,求[P*Q]补=? 4.已知X=-0.1001,Y=+0.1011,求[X/Y]原=? 五.关于浮点数补码加减法运算: 1。已知A=2-2*0.101100,B=2-2*(-0.011110),求(A+B)补,(A-B)补 2.已知M=2-5*(-0.100010),N=2-5*(-0.01111),求(M+N)补,(M-N)补 3.已知P=2+4*(-0.010100),Q=2+5*0.010110,求(P+Q)补,(P-Q)补 4.已知X=25*19/32,Y=26*-45/64,求(X+Y)补,(X-Y)补 六.关于指令执行时信息在整机的传送过程: 1.某计算机硬件中含有如下部件,ALU(算逻单元),AC(累加器),R0~R7(通用寄存器组),PC(程序计数器),AR(地址寄存器),IR(指令寄存器),ID(指令译码器),MAR(内存地址寄存器),MAD(内存地址译码器),ST(存贮体),MBR(内存缓冲寄存器),指令ADD R1,M(D)的功能为将R1内容与内存D单元内容相加,相加和送R1,本指令存于内存2000H单元,每条指令,每个数据都占1个内存单元。试画出运行该指令时,信息在上述部件中的流向 2.某机硬件中含有如下部件AC、ALU、R0~R7、AR、PC、IR、ID、MAR、MAD、ST、MBR,指令OR R4,M(D)的功能是将R4内容与内存D单元内容相或结果送R4,每条指令、每个数据各占一内存单元,试写出上述指令运行时,信息在以上部件中的流向(用箭头描述)。 3.某机器硬件含有如下部件;ALU、AC、R0~R7、PC、AR、IR、ID、MAR、MAD、 ST、MBR,指令SUB R2 ,M(D)的功能是将R2内容减内存D单元内容,差送R2,每条指令,每个数据各占一内存单元,试画出运行该指令时,信息在上述部件中的流向。 七.关于寻址综合例: 某机器内存为64K×16位,每条指令也为16位,从左到右,操作码OP为6位,寻址码M

相关文档
相关文档 最新文档