文档库 最新最全的文档下载
当前位置:文档库 › 数字电子技术复习题及答案

数字电子技术复习题及答案

数字电子技术复习题及答案
数字电子技术复习题及答案

数字电子技术复习题及答案

一、填空题

1、(238)10=( )2 =( EE )16。2=( )16=( )10。

2、德?摩根定理表示为 B A +=( B A ? ) , B A ?=( B A + )。

3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。

4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ?+=⊙ ) 。

5、组成逻辑函数的基本单元是( 最小项 )。

6、与最小项C AB 相邻的最小项有( C B A )、( C B A ? ) 和 ( ABC ) 。

7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。复合门有( 与非门 )、( 或非门 )、( 与或非门 )

和( 异或门 )等。 8、

9、

10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。

11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。在负逻辑的约定下,“1”表示( 低电

平 ),“0”表示( 高电平 )。 12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。 14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。

15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实

现总线连接方式的的门为(三态门)。 16、T TL 与非门的多余输入端不能接( 低 )电平。 17、

18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。 19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。

20、用文字、符号或者数码表示特定对象的过程叫做( 编码 )。把代码的特定含义翻译出来的过程叫( 译码 )。

在几个信号同时输入时,只对优先级别最高的进行编码叫做( 优先编码 )。 21、两个1位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。 22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。

23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接法。对于共阳接法的发光二极管数

码显示器,应采用(低)电平驱动的七段显示译码器。

24、能够将( 1个 )输入数据,根据需要传送到( m 个 )输出端的任意一个输出端的电路,叫做数据分配

器。

25、在多路传输过程中,能够根据需要将( 其中任意一路挑选出来 )的电路,叫做数据选择器,也称为多路

选择器或多路开关。 26、触发器又称为双稳态电路,因为它具有( 两个 )稳定的状态。

27、根据逻辑功能不同,触发器可分为( RS 触发器 )、( D 触发器 )、( JK 触发器 )、( T 触发器 )和( T ’

触发器 )等。根据逻辑结构不同,触发器可分为( 基本触发器 )、( 同步触发器 )和( 边沿触发器 )等。

28、JK 触发器在JK =00时,具有( 保持 )功能,JK =11时;具有( 翻转 )功能;JK =01时,具有( 置0 )

功能;JK =10时,具有( 置1 )功能。

29、JK 触发器具有( 保持 )、( 置0 )、( 置1 )和( 翻转 )的逻辑功能。D 触发器具有( 置0 )和( 置

1 )的逻辑功能。RS 触发器具有( 保持 )、( 置0 )和( 置1 )的逻辑功能。 T 触发器具有( 保持 )和( 翻转 )的逻辑功能。T ’触发器具有( 翻转 )的逻辑功能。

30、边沿触发器具有共同的动作特点,即触发器的次态仅取决于CP 信号( 上升沿或下降沿 )到来时刻输入的

逻辑状态,而在这时刻之前或之后,输入信号的变化对触发器输出的状态没有影响。

31、基本RS 触发器的特性方程是( n n Q R S Q

+=+1

);其约束条件是( 0=RS )。JK 触发器的特性方程是

( n n n Q K Q J Q +=+1 );D 触发器的特性方程是( D Q n =+1

);T 触发器的特性方程是( n n n Q T Q T Q +=+1 );

T ’触发器的特性方程是( n n Q Q =+1 )。

32、时序逻辑电路的逻辑功能的特点是任何时刻电路的稳定( 输出 ),不仅和( 该时刻的输入信号 )有关,

而且还取决于( 电路原来的状态 )。

33、时序逻辑电路一定包含有作为存储单元的( 触发器 ),时序电路中可以没有( 组合 )电路,但不能没有

( 触发器 )。

34、时序逻辑电路的逻辑功能通常可用( 逻辑表达式 )、( 状态表 )、( 卡诺图 )、( 状态图 )和( 时序图 )

等方式描述。

35、时序逻辑电路按触发器时钟端的连接方式不同可以分为( 同步时序逻辑电路 )和( 异步时序逻辑电路 )两

类。

36、可以用来暂时存放数据的器件称为( 寄存器 )。寄存器分为( 基本寄存器 )和( 移位寄存器 )

两种。

37、若ROM 有5根地址输入线,有8根数据输出线,则ROM 的字线数为( 32 ),ROM 的容量为( 256 )。

38、把移位寄存器的( 输出 以一定方式馈送到 )串行输入端 ,即得到( 移位寄存器型 )计数器。 39、一个十进制加法计数器需要由( 4个 )JK 触发器组成。

40、RAM 与ROM 比较,其优点是( 读写方便,使用灵活 );缺点是( 掉电丢失信息 )。 41、顺序脉冲发生器可分成( 计数型 )和( 移位型 )两大类。

42、555定时器由( 分压器 )、( 比较器 )、( 基本RS 触发器 )、( 晶体管开关 )和( 输出缓冲器 )五部

分组成。 43、施密特触发器有两个稳定状态( “0”态和“1”态 ),其维持与转换完全取决于( 输入电压的大小 )。 44、单稳态触发器状态有一个( 稳定状态 )和一个( 暂稳状态 )。

45、多谐振荡器是一种( 自激振荡 )电路,它没有( 稳态 ),只有两个( 暂稳态 )。它不需要外加触发信

号,就能自动的输出( 矩形 ) 脉冲。 46、石英晶体多谐振荡器的振荡频率仅决定于晶体本身的( 谐振频率 ),而与电路中( RC )的数值无关。 47、

48、AD 转换器是把( 模拟量 )转换为( 数字量 )的转换器。D/ A 转换器是把( 数字量 )转换为( 模拟

量 )的转换器。 49、衡量D/A 和A/D 转换器性能优劣的主要指标都是( 转换精度 )和( 转换速度 )。 50、A/D 转换过程四个步骤的顺序是( 采样 )、( 保持 )、( 量化 )、( 编码 )。 二、选择题

1、数字电路中使用的数制是( B )。

A 、十进制

B 、 二进制

C 、十六进制

D 、八进制

2、二进制数对应的十进制数为( D )。 A 、

B 、

C 、

D 、

3、十进制数对应的二进制数为( A )。 A 、 B 、.1 C 、

D 、

4、将二进制、八进制、十六进制数转换为十进制数的共同规则是( C )。

A 、除十取余

B 、乘十取整

C 、按权展开

D 、以上均可

5、标准与或式是由( D )构成的逻辑表达式。

A 、最大项之积

B 、最小项之积

C 、最大项之和

D 、最小项之和

6、函数D D C C B C A AB F ++++=的最简与或式为( C )。

A 、AB

B 、D AB +

C 、1

D 、0

7、n 个变量可以构成( C )个最小项。

A 、n

B 、2n

C 、2n

D 、2n

-1

8、若输入变量A 、B 全为1时,输出F =0,则其输入与输出关系是( B )。

A 、非

B 、与非

C 、与

D 、或

9、标准与或式是由( B )构成的逻辑表达式。

A 、与项相或

B 、最小项相或

C 、最大项相与

D 、或项相与

10、以下表达式中符合逻辑运算法则的是( D ) 。

A 、C·C=C 2

B 、1+1=10

C 、0<1

D 、A+1=1

11、下列逻辑式中,正确的是( A )。

A 、

B A B A ⊕=⊙ B 、 A +A =1

C 、A ·A =0

D 、 A ·A =1

12、A +BC =( C )。

A 、A

B 、BC

C 、(A +B)?(A +C)

D 、A +C

13、 C A AB Y ,BC C A AB Y +=++=21两者的关系是( A )。

A 、21Y Y =

B 、21Y Y ≠

C 、 21Y Y =

14、同或逻辑Z 对应的逻辑图是( C )。

15、有三个输入端的或非门电路,要求输出高电平,其输入端应是( C )。 A 、全部为高电平 B 、至少一个端为高电平

C 、全部为低电平

D 、至少一个端为低电平

16、具有“线与”逻辑功能的门电路有( B )。

A 、三态门

B 、集电极开路门

C 、与门

D 、或门

17、对于负逻辑而言,某逻辑电路为与门,则对于正逻辑而言,该电路为( C )。

A 、与非门

B 、或非门

C 、 或门

D 、与门

18、集电极开路门(OC 门)在使用时须在( B )之间接一电阻。

A 、输出与地

B 、输出与电源

C 、输出与输入

19.一个两输入端的门电路,当输入为0和1时,输出不是1的门是( B )。

A 、与非门

B 、或非门

C 、异或门

Z

Z

B 、

A 、

C 、

D 、

20、若在编码器中有50个编码对象,则要求输出二进制代码位数为( B )位。

A 、5

B 、6

C 、10

D 、50

21、如需要判断两个二进制数的大小或相等,可以使用( D )电路。 A 、译码器

B 、编码器

C 、数据选择器

D 、数据比较器

22、八输入的编码器按二进制编码时,输出端的个数是( B )。

A 、2个

B 、 3个

C 、4个

D 、8个

23、和数据分配器使用相同型号MSI 的组合逻辑电路是( A )。

A 、译码器

B 、编码器

C 、数据选择器

D 、数据比较器

24、组合逻辑电路消除竞争冒险的方法有( A )和( B ) 。

A 、修改逻辑设计

B 、在输出端接入滤波电容

C 、后级加缓冲电路

D 、屏蔽输入信号的尖峰干扰

25、数据分配器输入端的个数是( B )。

A 、2个

B 、1个

C 、4个

D 、8个

26、一片容量为1024字节×4位的存储器,表示有( C )个存储单元。

A 、1024

B 、4

C 、4096

D 、8

27、下列触发器中存在约束条件的是( A )。

A 、RS 触发器

B 、JK 触发器

C 、

D 触发器

D 、T 触发器

28、JK 触发器在时钟脉冲的作用下,如果要使n n Q Q =+1,则输入信号JK 应为( A )。

A 、J =1,K =1

B 、 J =0,K =1

C 、J =0,K =0

D 、J =1,K =0

29、RS 触发器的约束条件是( D )。

A 、 R+S =1

B 、 R+S =0

C 、 RS =1

D 、 RS =0

30、JK 触发器欲在CP 作用后保持原状态,则JK 的值是( D )。

A 、JK =11

B 、JK =10

C 、JK =01

D 、JK =00

31、Mealy 型时序逻辑电路的输出 ( C )。 A 、只与电路的现态有关 B 、只与电路的输入有关

C 、与电路的现态和电路的输入有关

D 、与电路的现态和电路的输入无关

32、若4位同步二进制加法计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为( C )。

A 、0111

B 、0110

C 、1000

D 、0011

33、

A 、0011

B 、1000

C 、1001

D 、0011

34、下图所示为某时序逻辑电路的时序图,由此可判断该时序电路具有的功能是( A ) 。

A 、十进制计数器

B 、九进制计数器

C 、四进制计数器

D 、八进制计数器

35、构成同步二进制计数器一般应选用的触发器是( C )。

A 、D 触发器

B 、R -S 触发器

C 、J -K 触发

36、构成四位寄存器应选用( B )。

A 、2个触发器;

B 、4个触发器

C 、16个触发器

37、需用( B )片74LS161构成六十进制计数器。

A 、1片

B 、2片

C 、3片

D 、4片

38、555构成的施密特触发器的回差电压△U T 为( D )。

A 、VCC

B 、VCC/2

C 、2VCC/3

D 、VCC/3

39、能起到定时作用的触发器是( C )。

A 、施密特触发器

B 、双稳态触发器

C 、单稳态触发器

D 、多谐振荡器

40、对电压、频率、电流等模拟量进行数字处理之前,必须将其进行( B )。

A 、D/A 转换

B 、A/D 转换

C 、直接输入

D 、随意

三、计算题

1、将十进制数转换为二进制数和八进制数。 解:10= 2= 8

2、将二进制数转换为十六进制数和十进制数。 解: 2= 16 = (124. 25)10

3、型号为2764的EPROM 地址线为13,位线为8,试计算它的容量。 解 :其容量为:213

×8=8192×8=8×1024×8=8K ×8

四、逻辑函数式变换

1、用公式法将下列逻辑函数式化简为最简与或表达式

CP

Q 0

Q 1

Q 2

BC B C A B C A Y +++=1

AC B )C A (B A Y +++=2

AC B A C B B A Y +++=3

解:

C

A )

B (

C A BC C A BC C A BC )B B (C A BC B C A B C A BC B C A B C A Y +=++=++=+=++=+?+=+++=11

B

A B )AC A (AC B A AC B B A )B AC AC (B A AC B AC B A AC B )C A (B A Y +=++=++=++=++=++=+++=2

B

A )C (

B A B A

C B )B A A C B B A )B A A C B A B A C B B A AC C B B A C A (C A AC B A C B B A AC

B A

C B B A Y +=++=++=++=++=+++=+++++=+++=13(+(合并)的多余项,可与是增加的

2、将下列逻辑函数式展开成最小项表达式

)C B (A Y +=4 CA BC AB Y ++=5

)C B )(B A (A Y ++=6

解:

)

,,.,(ABC C AB C B A C B A C B A C B )A A ()C C )(B B (A C B A )C B (A )C B (A Y 76541 4∑=+++?+?=++++=+=++=+=

)

,,,(m BC A C B A C AB ABC C B A ABC BC A ABC C AB ABC C )B B (A BC )A A ()C C (AB CA BC AB Y 76535∑=+++=+++++=+++++=++=

)

,,(m ABC C AB C B A C )B B (A )C C (AB C A AB )C B (A )C B )(B A A ()C B )(B A A A ()C B )(B A (A Y 7646∑=++?=+++=+==+=++=++?=++=

五、用卡诺图化简法将下列函数化简为最简与或表达式

D C B A CD B A D C B A D C B A CD B A D C B A Y ++??+?+?+??=7

),,,,,(d ),(m )D ,C ,B ,A (Y 1511753113964208∑+∑,,,,=

解:

D B A D B A C B Y ?+?+=7 D A Y +=8

六、作图题

1、电路及CP 、S 、R 的波形如图1所示,试对应画出Q Q 、的波形。

图1

2、边沿触发器及CP 、J 、K 的波形如图2所示,试对应画出Q Q 、的波形。

图2

3、边沿触发器及CP 、D 的波形如图3所示,试对应画出Q Q 、的波形。

Q

Q

Q Q

Q Q

图3

4、电路及A 、B 和CP 的波形如图4所示,,试画出Q 端的波形,设触发器的初始状态Q =1。

图4

解:∵B A D ⊕=,故根据A 、B 的波形异或可先画出D 触发器的D 端波形,然后再根据D 端的波形画出D 触

发器的Q 端波形。如图4右图所示。

5、已知JK 触发器电路和A 、B 和CP 的波形如图5所示,试画出JK 触发器Q 端的波形,设触发器的初始状态Q =0。

解:∵J =K =AB ,故根据A 、B 的波形相与可先画出JK 触发器的J 、K 端波形,然后再根据J 、K 端的波形画出

JK 触发器的Q 端波形。如图5右图所示。

图5

七、分析题

1、组合电路如图6所示,分析该电路的逻辑功能。

CP

图6

解:⑴、写表达式:ABC P =,ABC C ABC B ABC A CP BP AP L ++=++= ⑵、化简与变换:C B A ABC C B A ABC C B A ABC L +=+++=++=)( ⑶、由表达式列出真值表: ⑷、分析逻辑功能 :

当A 、B 、C 三个变量不一致时,电路输出为“1”,所以这个电路称为“不一致电路”。

2、试分析图7所示电路的逻辑功能。 解:由电路可直接写出输出的表达式为:

)

,,,(m C B A )C B (A C B A C B A )C B BC (A )C B BC (A Y 7421∑=⊕⊕=⊕?+⊕?=⊕⊕=?+⊕=++⊕=

逻辑功能:输入奇数个“1”,输出为“1”。

图7

1

&

A B

C

≥1

≥1

=1

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

数字电子技术试题及答案

广东技术师范学院《数字电子技术》试卷及答案 一、填空题(每空1分,共20分) 1.?147),作为8421BCD 码时,它相当于十进制数(93)。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5.已知某函数?? ? ? ?+??? ? ?++=D C AB D C A B F ,该函数的反函数F =(D C B A D C A B ++)。 时,输出 ROM 有0Y 的值是A .111B.010 C.000D.101 3.十六路数据选择器的地址输入(选择控制)端有(C )个。 A .16B.2 C.4D.8 4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是(A )。 A.1011--0110--1100--1000--0000 B.1011--0101--0010--0001--0000 C.1011--1100--1101--1110--1111 D.1011--1010--1001--1000--0111

5.已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2 A 1 A =011,则输出Y 7 ~ Y 是(C)。 6.一只四输入端或非门,使其输出为1的输入变量取值组合有(A)种。A.15?????????B.8 C.7?????????D.1 7.随机存取存储器具有(A)功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N个触发器可以构成最大计数长度(进制数)为(D)的计数器。 9 10 A 11 12 A. 13 14 A.4 B.6 C.8 D.16 三、判断说明题(本大题共2小题,每小题5分,共10分) (判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。) 1、逻辑变量的取值,1比0大。(×) 2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小(√)。

数字电子技术模拟试题4

泰山学院课程考试专用 《数字电子技术》模拟试题 4 (试卷共8页,答题时间120分钟) 一、填空题(每空 1分,共 20 分。) 1、(33)10=( )16=( )2 2、若各门电路的输入均为A 和B ,且A=0,B=1;则与非门的输出为_________,或非门的输出为___ ___,同或门的输出为__ __。 3、一个数字信号只有 种取值,分别表示为 和 。 4、一个三态门如图1.4, 当E ′=__________时,Y=)('AB 。 5、某EPROM 有8位数据线、13位地址线,则其存储容量为 位。 6、若要构成七进制计数器,最少用 个触发器,它有 个无效状态。 7、多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 8、A/D 转换的一般步骤包括 、 、 和 。 9、欲将触发器置为“1”态,应使D R '= , D S '= 。 二、选择题(每题 2分,共 20 分。请将答案填在下面的表格内)1、在不影响逻辑功能的情况下,CMOS 与非门的多余输入端可_______。 A.接高电平 B.接低电平 C.悬空 D.通过大电阻接地 2、下图中,满足Q * =1 的触发器是_____________。

3、由四个触发器构成十进制计数器,其无效状态有__________。 A.四个 B.五个 C.六个 D.十个 4、以下电路中,欲获得一个数字系统的时钟脉冲源,应采用____________。 A .D 触发器 B.多谐振荡器 C.单稳态触发器 D.施密特触发器 5、逻辑代数中有3种基本运算: 、 和 。 A. 或非,与或,与或非 B. 与非,或非,与或非 C. 与非,或,与或 D. 与,或,非 6、用555定时器构成的施密特触发器的回差电压可表示为 。 A. cc V 3 1 https://www.wendangku.net/doc/1c7733160.html, V 3 2 C. V cc D. cc V 4 3 7、在下列门电路中,输出端不可以并联使用的是 。 A. 三态门 B.集电极开路门(OC 门) C.具有推挽输出结构的TTL 门电路 D.CMOS 传输门 8、某A/D 转换器有8路模拟信号输入,若8路正弦输入信号的频率分别为1KHz ,…,8KHz ,则该A/D 转换器的采样频率f s 的取值应为 。 A. f s ≤1KHz B. f s =8KHz C. f s ≥16KHz D. f s ≥2KHz 9、四位环形计数器的有效状态有 个。 A. 2 B. 4 C. 6 D. 8 10、下列电路中不属于时序逻辑电路的是 。 A.计数器 B. 全加器 C.寄存器 D.分频器 1、Y 1=A )('BC +AB C ' 2、Y 2(A ,B ,C ,D )=∑m (1,3,5,7,8,9)+∑d(11,12,13,15)四、1、电路如图4.1(a)所示,各电路的CP 、A 、B 、C 波形如图(b )所示。

电工电子技术试题及答案..

电工电子技术试题 一、填空题(共133题,每空一分) 1、电力系统中一般以大地为参考点,参考点的电位为 0伏 2、欧姆定律一般可分为部分电路的欧姆定律和全电路欧姆定律。 3、部分电路的欧姆定律是用来说明电路中电压、电流和电阻三个物理量之间关系的定律。 4、全电路欧姆定律,说明了回路中电流Ⅰ与电源电动势的代数和成比,而与回路中的 及之和成反比。 5、导体电阻的单位是欧姆,简称欧,用符号表示,而电阻率则用符号表示。 6、已知电源电动势为E,电源的内阻压降为U0,则电源的端电压U= E-U O。 7、有一照明线路,电源端电压为220伏,负载电流为10安,线路的总阻抗为0.2欧姆,那么负载端电 压为 218 伏。 8、串联电路中的处处相等,总电压等于各电阻上之和。 9、一只220伏15瓦的灯泡与一只220伏100瓦的灯泡串联后,接到220伏电源上,则 15 瓦灯 泡较亮,而 100 瓦灯泡较暗。 10、1度电就是1千瓦的功率做功1小时所消耗的电量,所以它的单位又叫千瓦时。 11、频率是单位时间内交流电重复变化的次数。 12、某正弦交流电流,频率为50赫,最大值为20安,初相位为-40°,此正弦交流电的瞬时值表达式 为 u=20sin(314t- 40°) ,相量式为。 13、如果用交流电压表测量某交流电压,其读数为380伏,此交流电压的最大值为 537 伏。 14、把一个100欧的电阻元件接到频率为50赫、电压为10伏的正弦交流电源上,其电流为 0.1A 安。 15、有一电感L为0.08亨的纯电感线圈,通过频率为50赫的交流电流,其感抗X L= 25.12 欧。如 通过电流的频率为10000赫,其感抗X L= 5024 欧。 16、一个10微法的电容接在50赫的交流电源上,其容抗X C= 318 欧,如接在2000赫的交流电源上, 它的容抗X C= 7.95 欧。 17、某正弦交流电流为i=100sin(6280t- π/4)毫安,它的频率f= 1000Hz ,周期T= 0.001 秒, 角频率ω= 6280 ,最大值Im= 100mA ,有效值I= 100/1.414 mA ,初相位φ=π/4 。 18、已知两交流电流分别为i1=15sin(314t+45°)安,i2=10sin(314t-30°)安,它们的相位差为75 °。 19、在纯电感交流电路中,电感元件两端的电压相位超前电流 90 度。 20、在纯电容交流电路中,电容元件两端的电压相位滞后电流 90 度。 21、在纯电阻交流电路中,电阻元件通过的电流与它两端的电压相位同相。 22、交流电路中的有功功率用符号 P 表示,其单位是 W 。 23、交流电路中的无功功率用符号 Q 表示,其单位是 VAR 。 24、交流电路中的视在功率用符号 S 表示,其单位是 VA 。 25、三相正弦交流电的相序,就是三相交流电到达最大值的顺序。 26、如三相对称负载采用星形接法时,则负载的相电压等于电源的相电压,线电流等于相电流的 1 倍。 27、如三相对称负载采用三角形接法时,则负载的相电压等于电源的线电压, 倍。 28、在三相对称电路中,已知线电压U、线电流I及功率因数角φ,则有功功率P=UICOSφ,无功功率 Q=UISINφ,视在功率S=UI 29伏。 30、当三相发电机的三相绕组联成星形时,其线电压为380伏,它的相电压为 220 伏。 31、有一台三相异步电动机,额定电压为380伏,三角形联接,若测出线电流为30安,那么通过每相绕

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

数字电子技术基础试题及答案 (1)

. 数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度 T ,振荡频率f 和占空比q 。 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号

图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 ………………封…………………………装…………………订………………………线………………………

D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 三、设计题:(每10分,共20分) 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求: (1)列出计数器状态与V01、V02的真值表;

电子技术考题大全及答案(完整版)

习题 【2-1】填空、选择正确答案 1.对于阻容耦合放大电路,耦合电容器的作用是 A.将输入交流信号耦合到晶体管的输入端; √B.将输入交流信号耦合到晶体管的输入端;同时防止偏置电流被信号源旁路; C.将输入交流信号加到晶体管的基极。 2.在基本放大电路中,如果集电极的负载电阻是R c,那么R c中: A.只有直流; B.只有交流; √ C.既有直流,又有交流。 3.基本放大电路在静态时,它的集电极电流的平均值是();动态时,在不失真的条件下,它的集电极电流的平均值是()。(I CQ;I CQ) 4.下列说法哪个正确: A.基本放大电路,是将信号源的功率加以放大; √B.在基本放大电路中,晶体管受信号的控制,将直流电源的功率转换为输出的信号功率; C.基本放大电路中,输出功率是由晶体管提供的。 5.放大电路如图2.1.7所示,试选择以下三种情形之一填空。 a:增大、b:减少、c:不变(包括基本不变) (1) 要使静态工作电流I c减少,则R b1应。(a) (2) R b1在适当范围内增大,则电压放大倍数,输入电阻,输出电阻 。(b;a;c) (3) R e在适当范围内增大,则电压放大倍数,输入电阻,输出电阻 。(b;a;c) (4) 从输出端开路到接上R L,静态工作点将,交流输出电压幅度要。 (c;b) (5) V cc减少时,直流负载线的斜率。(c) 6.放大电路的输出电阻越小,放大电路输出电压的稳定性()。(越好) 7.放大电路的饱和失真是由于放大电路的工作点达到了晶体管特性曲线的()而引起的非线性失真。(饱和区) 8.在共射基本放大电路中,若适当增加 ,放大电路的电压增益将()。(基本不增加) 9.在共射基本放大电路中,若适当增加I E,电压放大倍数将如何变化()。(增加) 10.在共射基本放大电路中,适当增大R c,电压放大倍数和输出电阻将有何变化。 √ A.放大倍数变大,输出电阻变大 B.放大倍数变大,输出电阻不变 C.放大倍数变小,输出电阻变大 D.放大倍数变小,输出电阻变小 11.有两个电压放大电路甲和乙,它们的电压放大倍数相同,但它们的输入输出电阻不同。对同一个具有一定内阻的信号源进行电压放大,在负载开路的条件下测得甲的输出电压小。哪个电路的输入电阻大。(对放大电路输出电压大小的影响,一是放大电路本身的输入电阻,输入电阻越大,加到放大电路输入端的信号就越大;二是输出电阻,输出电阻越小,被放大了的信号在输出电阻上的压降就越小,输出信号就越大。在负载

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字电子技术模拟试题及答案

数字电子技术模拟试题及 答案 Prepared on 24 November 2020

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码 器

5、有S1,S2两个状态,条件(15)可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同 三、简答题(共10分) 1、证明:B A+ = +(4分) A A B 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 1 1 X 四、分析题(20分) Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=;CP0=。 2)列出其驱动方程:(4分) J1=;K1=;J0=;K0=。 3)列出其输出方程:(1分) Z=

数字电子技术基础习题及答案

数字电子技术基础考题 一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。 2.将2004个“1”异或起来得到的结果是(0 )。 3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。4.TTL器件输入脚悬空相当于输入(高)电平。 5.基本逻辑运算有: (and )、(not )和(or )运算。 6.采用四位比较器对两个四位数比较时,先比较(最高)位。 7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器 9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。 10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。 11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。 13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。 14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。 15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。 16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。 17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。 18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。 19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。20.把JK触发器改成T触发器的方法是 j=k=t 。 21.N个触发器组成的计数器最多可以组成2n 进制的计数器。 22.基本RS触发器的约束条件是rs=0 。

电子技术试题及答案(

资料收集于网络,如有侵权请联系网站删除 《电子技术基础》题库 适用班级:2012级电钳3、4、5、6班 备注:本学期进行到第七章;第一、二、三章是重点内容,要求掌握;第四、八章没有涉及。 一、填空题: 第一章半导体二极管 Q、根据导电能力来衡量,自然界的物质可以分为导体,半导体和绝缘体三类。 A2、导电性能介于导体和绝缘体之间物质是半导体。 Q3、半导体具有热敏特性、光敏特性、参杂的特性。 虫、PN结正偏时,P区接电源的正极,N极接电源的负极。 ?、PN结具有单向导电特性。 @、二极管的P区引出端叫正极或阳极,N区的引出端叫负极或阴极。 △7、按二极管所用的材料不同,可分为硅二极管和锗二极管两类; 食、按二极管用途不同,可分为普通二极管、整流二极管、稳压二极管、开关二极 管、发光二极管、光电二极管和变容二极管。 ★9、二极管的正向接法是二极管正极接电源的正极,负极接电源的负极:反响接法相反。Q0、硅二极管导通时的正向管压降约0.7V,锗二极管导通时的管压降约0.3V。 △11、使用二极管时,应考虑的主要参数是最大整流电流、最高反向电压和反向电流。 ★12、发光二极管将电信号转换为光信号。 ★13、变容二极管在高频收音机的自动频率控制电路中,通过改变其反向偏置电压来自动 调节本机震荡频率。 只供学习与交流 资料收集于网络,如有侵权请联系网站删除

★14、所谓理想二极管,就是当其正偏时,结电阻为零。 第二章半导体三极管及其放大电路 05、三极管是电流控制元件。 06、三极管具有放大作用外部电压条件是发射结正偏丿电结反偏。 ★17、当温度升高时,晶体三极管集电极电流Ic变大,发射结压降变小。 △18、三极管处在放大区时,其集电结电压小于零,发射结电压大于零。★19、三极管的发射区杂质浓度很高,而基区很薄。 △20、三极管实现放大作用的内部条件是:发射区杂质浓度要远大于基区杂质浓度,同时基区厚度要很小. △21、工作在放大区的某三极管,如果当I B从12讥增大到22讥时,I c从1mA变为2mA,那么它的B约为100 。 OL2、三极管的三个工作区域分别是饱和区、放大区和截止区。 ★23、发射结…正向…偏置,集电结正向偏置,贝U三极管处于饱和状态。 ★24、为了消除乙类互补功率放大器输出波形的(交越)失真,而采用(甲乙类)类互补功率放大器。 ★25、OCL电路是(双)电源互补功率放大电路; ★26、0TL电路是(单)电源互补功率放大电路。 ★27、共集电极电路电压放大倍数(1),输入电阻(大),输出电阻(小),常用在 输入级,输出级或缓冲级。 第三章集成运算放大器及其应用 &8、差分放大电路输入端加上大小相等、极性相同的两个信号,称为____ 。△29、差分放大电路能够抑制零点漂移。 只供学习与交流

数字电子技术试卷及答案(免费版)

第1页(共28页) 第2页(共28页) 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码 时,它相当于十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( ) 。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。 12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错 选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。 A.N B.2N C.N 2 D.2N 9.某计数器的状态转换图如下, 其计数的容量为( ) A . 八 B. 五 C. 四 D. 三 A B Y 1 Y 2 Y 3 000 001 010 011 100 101 110 111

数字电子技术基础试卷及答案套

数字电子技术基础1 一.1.(15分) 试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。 二.(15分) 已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。 八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。 三.(8分) 试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。要求用三个3输入端与门和一个或门实现。 四.(12分) 试按步骤用74LS138和门电路产生如下多输出逻辑函数。 74LS138逻辑表达式和逻辑符号如下所示。 五.(15分) 已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。 六.(18分) 按步骤完成下列两题 1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。 2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。 图5-1

图5-2 七. 八.(10分) 电路下如图所示,按要求完成下列问题。 1.指出虚线框T1中所示电路名称. 2.对应画出V C 、V 01、A 、B 、C 的波形。并计算出V 01波形的周期T=?。 数字电子技术基础2 一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。 (1)求电路的静态工作点; (2) 画出微变等效电路图, 求Au 、r i 和r o ; (3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、b U 、b U 、c U 及L I 。 三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。设各触发器初始状态为“0”态。 四.(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性符号)。如为负反馈,则进一步指明反馈的组态。 (a ) (b )

电子技术试题及答案-(

《电子技术基础》题库 适用班级:2012级电钳3、4、5、6班 备注:本学期进行到第七章;第一、二、三章是重点内容,要求掌握;第四、八章没有涉及。一、填空题: 第一章半导体二极管 ○1、根据导电能力来衡量,自然界的物质可以分为导体,半导体和绝缘体三类。 Δ2、导电性能介于导体和绝缘体之间物质是半导体。 ○3、半导体具有热敏特性、光敏特性、参杂的特性。 Δ4、PN结正偏时,P区接电源的正极,N极接电源的负极。 ○5、PN结具有单向导电特性。 ○6、二极管的P区引出端叫正极或阳极,N区的引出端叫负极或阴极。 Δ7、按二极管所用的材料不同,可分为硅二极管和锗二极管两类; ○8、按二极管用途不同,可分为普通二极管、整流二极管、稳压二极管、开关二极管、发光二极管、光电二极管和变容二极管。 ★9、二极管的正向接法是二极管正极接电源的正极,负极接电源的负极;反响接法相反。 ○10、硅二极管导通时的正向管压降约0.7V ,锗二极管导通时的管压降约0.3V。 Δ11、使用二极管时,应考虑的主要参数是最大整流电流,最高反向电压和反向电流。★12、发光二极管将电信号转换为光信号。 ★13、变容二极管在高频收音机的自动频率控制电路中,通过改变其反向偏置电压来自动调节本机震荡频率。

★14、所谓理想二极管,就是当其正偏时,结电阻为零。 第二章半导体三极管及其放大电路 ○15、三极管是电流控制元件。 ○16、三极管具有放大作用外部电压条件是发射结正偏,集电结反偏。 ★17、当温度升高时,晶体三极管集电极电流Ic变大,发射结压降变小。 Δ18、三极管处在放大区时,其集电结电压小于零,发射结电压大于零。★19、三极管的发射区杂质浓度很高,而基区很薄。 Δ20、三极管实现放大作用的内部条件是:发射区杂质浓度要远大于基区杂质浓度,同时基区厚度要很小. Δ21、工作在放大区的某三极管,如果当I B从12μA增大到22μA时,I C从1mA变为2mA,那么它的β约为100 。 ○22、三极管的三个工作区域分别是饱和区、放大区和截止区。 ★23、发射结﹍正向﹍偏置,集电结正向偏置,则三极管处于饱和状态。 ★24、为了消除乙类互补功率放大器输出波形的(交越)失真,而采用(甲乙类)类互补功率放大器。 ★25、OCL电路是(双)电源互补功率放大电路; ★26、OTL电路是(单)电源互补功率放大电路。 ★27、共集电极电路电压放大倍数(1),输入电阻(大),输出电阻(小),常用在输入级,输出级或缓冲级。 第三章集成运算放大器及其应用 ○28、差分放大电路输入端加上大小相等、极性相同的两个信号,称为共模信号。.Δ29、差分放大电路能够抑制零点漂移。

数字电子技术 试题

数字电子技术复习题 一、填空题 1.十进制数(95.12)10转化为二进制数为( )2转化为8421BCD码则是( ) 2.将(8E.C)H、(136.4)8、(10011.0111)B转化为十进制数分别为_________、__________、________. 3.常用的集数成数字电路芯片,按照组成的器件不同,可以分成______系列和_______系列。 4.进行异或运算,若取值为1为奇数个,“0”的个数任意个,则运算结果为_______,.若取值为1为偶数个,0的个数为任意个,则运算结果为__________. 5.同个变量A、B、C、D最小项共有_______个,其中用m g表示的最小项表达式为________. 6.某班有45个学生,现采用二进制数编码,则编码器输出至少___位二进制数才能满足要求. 7.在时序逻辑电路中,起到储存作用的是________ 8.将某一脉冲的频率进行二分频得到新的脉冲,则其周期是原脉冲的____倍. 9.JK触发器的输出状态有1变成0时,需要满足J=______K=________. 10使四位右移寄存器的输出为1011,则在串行输入端口应依次输入__________. 11.计数器按照计数循环有效状态的个数可以分为________ ________ _________三类. 二、选择题 1.已经8421BCD码01011001,其对应的十进制数为() A.59 B.75 C.110 D.89 2.一个班级有4个班委委员,如果要开班委会,这四个委员全部同意才可以召开,其逻辑为()逻辑 A.或 B.非 C.与 D.或非 3.在一个三变量函数中,以下()为最小项 A.A B.ACA C.ABB D.ABC 1 4.图中所示的符号为什么符号() A.或门 B.非门 C.与门 D.或非门 5.同或门的输入分别为1和0,其输出为() A.0 B.1 C.X D.无法判断 6.具有记忆和储存功能的电路属于() A.组合逻辑电路 B.时序逻辑电路 C.TTL.电路 D.无法判断 7.逻辑式AB+AC+C与下列()相同 A. AB B.AC+B C.A D.AB+C 8.在逻辑式于AB+CD中,输入A=1,B=0,C=1,D=1,则F为() A.0 B.1 C.X D.无法判断 9.负边沿D触发器,在时钟脉冲CP负边沿到来前D为1,而CP负边沿后D变为0,则CP 负边沿Q的值为() A. 0 B.1 C. X D.无法判断 10.在同步工作条件下,D触发器的现态Q n=1,要求Q n-1=0,则应使() A.D=0 B.D=1 C.D=X D.Q=0 三、简答题 1.逻辑代数中三种基本的逻辑运算?常用的复合逻辑运算有哪些? 2.简述什么是组合逻辑电路,什么是时序逻辑电路?分别是由什么组成?

相关文档
相关文档 最新文档