文档库 最新最全的文档下载
当前位置:文档库 › (完整word版)差分放大器设计的实验报告

(完整word版)差分放大器设计的实验报告

(完整word版)差分放大器设计的实验报告
(完整word版)差分放大器设计的实验报告

设计课题

设计一个具有恒流偏置的单端输入-单端输出差分放大器。

学校:延安大学

一: 已知条件

正负电源电压V

V V V EE cc

12,12-=-+=+;负载Ω=k R

L

20;输入差

模信号mV

V

id

20=。

二:性能指标要求

差模输入电阻Ω>k R id

10;差模电压增益15≥vd A ;共模抑制

比dB K CMR

50>。

三:方案设计及论证

方案一:

方案二

方案论证:

在放大电路中,任何元件参数的变化,都将产生输出电压的漂移,由温度变化所引起的半导体参数的变化是产生零点漂移的主要原因。采用特性相同的管子使它们产生的温漂相互抵消,故构成差分放大电路。差分放大电路的基本性能是放大差模信号,抑制共模信号好,采用恒流源代替稳流电阻,从而尽可能的提高共模抑制比。

论证方案一:用电阻R6来抑制温漂

?优点:R6 越大抑制温漂的能力越强;

?缺点:<1>在集成电路中难以制作大电阻;

<2> R6的增大也会导致Vee的增大(实际中Vee不

可能随意变化)

论证方案二

优点:(1)引入恒流源来代替R6,理想的恒流源内阻趋于无穷,直流压降不会太高,符合实际情况;

(2)电路中恒流源部分增加了两个电位器,其中47R的用来调整电路对称性,10K的用来控制Ic的大小,从而调节静态工作点。

通过分析最终选择方案二。

四:实验工作原理及元器件参数确定

?静态分析:当输入信号为0时,

?I EQ≈(Vee-U BEQ)/2Re

?I BQ= I EQ /(1+β)

?U CEQ=U CQ-U EQ≈Vcc-I CQ Rc+U BEQ

动态分析

?已知:R1=R4,R2=R3

?Rid=2(R1+Rbe)+Rw1+Rw2>10K Uid=2ib1(R1+Rbe) ?Uod=βIb1(Rc//Rl)

?Aid=Uod/Uid= -β(R2//Rl)/2(R1+Rbe)

?Uoc=(Rc//Rl)* β*Ib1

?Uic=Ib1(Rb1+Rbe)+(1+ β)Ib*(2Re+Rw1)

?Re约等于无穷Aic=Uoc/ Uic=0

Kcmr=Aid/Aic=20lg(Aid/Aic)>50db

元件参数确定:

取恒流源电流I0=1mA, 则I C1=I C2=0.5mA, β=40

由计算得,R1=R4 =2.7k, R2=R3=10K, R6=R7=2K,

R10=5K, R8=20K.

五:实验仿真及数据计算

(1)差模增益仿真图

(2)共模增益仿真图

(3):输入电阻测量:

由仿真图(1)得:Aid=22.98>15

(2)得:Aic=0.000407

(3)得:Ri=[18.818∕(20-18.818)]*1k=15.92>10k Kcmr= Aid∕Aic=56461.9>320=50dB

六:实验调试

静态工作点的调试:

理论上为达到性能指标,输入为零时,实验过程中应用万用表测量Q1和Q2的电压,同时调节47K电位器,使得电压为零,然后调节10k电位器,使得R10电压为5V.

实际调试,通过调节47k电位器,Q1和Q2的电压最小只能达到0.68V,R10上的电阻可以达到5V。

动态特性调试:

当输入电阻为 2.7k时,测得输入电阻为19.4k,差模电压增益为7.9;实际要求差模电压增益大于15,因此不满足指标要求,因此根据理论差模电压增益的计算公式知:可通过减小R1和R4(R1= R4),来提高差模电压增益,故换用R1,R4为500R,此时测得放大倍数为41.8,但输入电阻为6.7K,不满足要求,根据理论输入电阻计算公式得应适当增大R1,R4,故换用R1,R4为1K,此时测得差模增益20.5,输入电阻为12.8K,满足指标要求,并测得共模增益为0.04,计算得共模抑制比为512.5,大于50dB,满足指标要求。

七:实验改进措施:

在此次实验中,我们通过调整两个电位器使静态工作点得以改变,并且调整使电路对称性最好,提高了电路的可控性和实验精度,减小了实验误差。

八:实验心得:

通过本次实验,我们对此电路原理有了深刻的认识,在焊接元器件和实验的调试过程中,我们不断地改进电路性能,发现问题并解决问题,最终达到性能指标要求。这对我们的动手实践能力、解决实际问题的能力都有了很大的提高。

差动放大器实验报告

差动放大器实验报告 以下是为大家整理的差动放大器实验报告的相关范文,本文关键词为差动,放大器,实验,报告,篇一,实验,差动,放大器,南昌大学,您可以从右上方搜索框检索更多相关文章,如果您觉得有用,请继续关注我们并推荐给您的好友,您可以在工作报告中查看更多范文。 篇一:实验五差动放大器 南昌大学实验报告 实验五差动放大器 一、实验目的 1、加深对差动放大器性能及特点的理解 2、学习差动放大器主要性能指标的测试方法 二、实验原理 下图是差动放大器的基本结构。它由两个元件参数相同的基本共射放大电路组成。当开关K拨向左边时,构成典型的差动放大器。调零电位器Rp用来调节T1、T2管的静态工作点,使得输入信号ui=0时,双端输出电压uo=0。Re为两管共用的发射极电阻,它对差模信号无负反馈作用,因而不影响差模电压放大倍数,但对共模信号有较

强的负反馈作用,故可以有效地抑制零漂,稳定静态工作点。 图5-1差动放大器实验电路 1、静态工作点的估算典型电路Ic1=Ic2=1/2Ie恒流源电路Ic1=Ic2=1/2Ic3 2、差模电压放大倍数和共模电压放大倍数 双端输出:Re=∞,Rp在中心位置时, Ad? 单端输出 △uoβRc ?? △ui Rb?rbe??β)Rp 2 Ad1? △uc11?Ad △ui2 Ad2? △uc21 ??Ad △ui2 当输入共模信号时,若为单端输出,则有 △uc1?βRcR

Ac1?Ac2????c △uiR?r?(1?β)(1R?2R)2Re bbepe 3、共模抑制比cmRR2 为了表征差动放大器对有用信号(差模信号)的放大作用和对共模信号的抑制能力,通常用一个综合指标来衡量,即共模抑制比AA cmRR?d或cmRR?20Logd?db? AcAc 三、实验设备与器材 1、函数信号发生器 2、示波器 3、交流毫伏表 4、万用表 5、实验箱 6、差动放大器集成块 四、实验内容 1、典型差动放大器性能测试 按图5-1连接实验电路,开关K拨向左边构成典型差动放大器。 1)测量静态工作点2)①调节放大器零点 信号源不接入。将放大器输入端A、b与地短接,接通±12V直流电源,用直流电压表测量输出电压uo,调节调零电位器Rp,使uo=0。调节要仔细,力求准确。 ②测量静态工作点 零点调好以后,用直流电压表测量T1、T2管各电极电位及射极电阻Re两端电压uRe,记入表5-1。

采用折叠式结构的两级全差分运算放大器的设计

目录 1. 设计指标 (1) 2. 运算放大器主体结构的选择 (1) 3. 共模反馈电路(CMFB)的选择 (1) 4. 运算放大器设计策略 (2) 5. 手工设计过程 (2) 5.1 运算放大器参数的确定 (2) 5.1.1 补偿电容Cc和调零电阻的确定 (2) 5.1.2 确定输入级尾电流I0的大小和M0的宽长比 (3) 5.1.3 确定M1和M2的宽长比 (3) 5.1.4确定M5、M6的宽长比 (3) 5.1.5 确定M7、M8、M9和M10宽长比 (3) 5.1.6 确定M3和M4宽长比 (3) 5.1.7 确定M11、M12、M13和M14的宽长比 (4) 5.1.8 确定偏置电压 (4) 5.2 CMFB参数的确定 (4) 6. HSPICE仿真 (5) 6.1 直流参数仿真 (5) 6.1.1共模输入电压范围(ICMR) (5) 6.1.2 输出电压范围测试 (6) 6.2 交流参数仿真 (6) 6.2.1 开环增益、增益带宽积、相位裕度、增益裕度的仿真 (6) 6.2.2 共模抑制比(CMRR)的仿真 (7) 6.2.3电源抑制比(PSRR)的仿真 (8) 6.2.4输出阻抗仿真 (9) 6.3瞬态参数仿真 (10) 6.3.1 转换速率(SR) (10) 6.3.2 输入正弦信号的仿真 (11) 7. 设计总结 (11) 附录(整体电路的网表文件) (12)

采用折叠式结构的两级全差分运算放大器的设计 1. 设计指标 5000/ 2.5 2.551010/21~22v DD SS L out dias A V V V V V V GB MHz C pF SR V s V V ICMR V P mW μ>==?== >=±=?≤的范围 2. 运算放大器主体结构的选择 图1 折叠式共源共栅两级运算放大器 运算放大器有很多种结构,按照不同的标准有不同的分类。从电路结构来看, 有套筒 式共源共栅、折叠式共源共栅、增益提高式和一般的两级运算放大器等。本设计采用的是如图1所示的折叠式共源共栅两级运算放大器,采用折叠式结构可以获得很高的共模输入电压范围,与套筒式的结构相比,可以获得更大的输出电压摆幅。 由于折叠式共源共栅放大器输出电压增益没有套筒式结构电压增益那么高,因此为了得到更高的增益,本设计采用了两级运放结构,第一级由M0-M10构成折叠式共源共栅结构,第二级由M11-M14构成共源级结构,既可以提高电压的增益,又可以获得比第一级更高的输出电压摆幅。 为了保证运放在闭环状态下能稳定的工作,本设计通过米勒补偿电容Cc 和调零电阻Rz 对运放进行补偿,提高相位裕量! 另外,本文设计的是全差分运算放大器,与单端输出的运算放大器相比较,可以获得更高的共模抑制比,避免镜像极点及输出电压摆幅。 3. 共模反馈电路(CMFB )的选择 由于采用的是高增益的全差分结构,输出共模电平对器件的特性和失配相当敏感,而且不能通过差动反馈来达到稳定,因此,必须增加共模反馈电路(CMFB )来检测两个输出端

差动放大器实验报告

差动放大电路的分析与综合(计算与设计)实验报告1、实验时间 10月31日(周五)17:50-21:00 2、实验地点 实验楼902 3、实验目的 1. 熟悉差动放大器的工作原理(熟练掌握差动放大器的静态、动态分析方法) 2. 加深对差动放大器性能及特点的理解 3. 学习差动放大电路静态工作点的测量 4. 学习差动放大器主要性能指标的测试方法 5. 熟悉恒流源的恒流特性 6. 通过对典型差动放大器的分析,锻炼根据实际要求独立设计基本电路的能力 7. 练习使用电路仿真软件,辅助分析设计实际应用电路 8. 培养实际工作中分析问题、解决问题的能力 4、实验仪器 数字示波器、数字万用表、模拟实验板、三极管、电容电阻若干、连接线 5、电路原理 1. 基本差动放大器 图是差动放大器的基本结构。它由两个元件参数相同的基本共射放大电路组成。 部分模拟图如下

1.直流分析数据 2.直流分析仿真数据 3.交流分析数据 4.交流分析仿真数据 2.4.2. 具有平衡电位器的差动放大器 分析容 BQ I CQ I CQ U CEQ U 空载 A m 100.43-? 1.13mA 6.4V 7.1V 双出 A m 100.43-? 1.13mA 6.4V 7.1V 单出 A m 100.43-? 1.13mA 3.2V 3.9V 分析容 BQ I CQ I CQ U CEQ U 空载 A m 109.83-? 1.12mA 6.4V 7.1V 双出 A m 109.83-? 1.12mA 6.4V 7.1V 单出 A m 100.93-? 1.10mA 3.2V 4.0V 分析容 u A i R o R CMR K 空载 -189 15k Ω 10k Ω ∞ 双出 -93.3 15k Ω 10k Ω ∞ 单出 -46.7 15k Ω 5k Ω 184.2 分析容 u A i R o R CMR K 空载 -179.4 15k Ω 10k Ω ∞ 双出 -90.1 15k Ω 10k Ω ∞ 单出 -45.5 15k Ω 5k Ω 189.4

差分运算放大器基本知识

一.差分信号的特点: 图1 差分信号 1.差分信号是一对幅度相同,相位相反的信号。差分信号会以一个共模信号 V ocm 为中心,如图1所示。差分信号包含差模信号和公模信号两个部分, 差模与公模的定义分别为:Vdiff=(V out+-V out- )/2,Vocm=(V out+ +V out- )/2。 2.差分信号的摆幅是单端信号的两倍。如图1,绿色表示的是单端信号的摆 幅,而蓝色表示的是差分信号的摆幅。所以在同样电源电压供电条件下,使用差分信号增大了系统的动态范围。 3.差分信号可以抑制共模噪声,提高系统的信噪比。In a differential system, keeping the transport wires as close as possible to one another makes the noise coupled into the conductors appear as a common-mode voltage. Noise that is common to the power supplies will also appear as a common-mode voltage. Since the differential amplifier rejects common-mode voltages, the system is more immune to external noise. 4.差分信号可以抑制偶次谐波,提高系统的总谐波失真性能。 Differential systems provide increased immunity to external noise, reduced even-order harmonics, and twice the dynamic range when compared to signal-ended system. 二.分析差分放大器电路 图2.差分放大器电路分析图

差动放大器实验报告

差动放大电路的分析与综合(计算与设计)实验报告 1、实验时间 10月31日(周五)17:50-21:00 2、实验地点 实验楼902 3、实验目的 1. 熟悉差动放大器的工作原理(熟练掌握差动放大器的静态、动态分析方法) 2. 加深对差动放大器性能及特点的理解 3. 学习差动放大电路静态工作点的测量 4. 学习差动放大器主要性能指标的测试方法 5. 熟悉恒流源的恒流特性 6. 通过对典型差动放大器的分析,锻炼根据实际要求独立设计基本电路的能力 7. 练习使用电路仿真软件,辅助分析设计实际应用电路 8. 培养实际工作中分析问题、解决问题的能力 4、实验仪器 数字示波器、数字万用表、模拟实验板、三极管、电容电阻若干、连接线 5、电路原理 1. 基本差动放大器 图是差动放大器的基本结构。它由两个元件参数相同的基本共射放大电路组成。 部分模拟图如下

1.直流分析数据 2.直流分析仿真数据 3.交流分析数据 4.交流分析仿真数据 具有平衡电位器的差动放大器 分析内容 BQ I CQ I CQ U CEQ U 空载 A m 100.43-? 双出 A m 100.43-? 单出 A m 100.43-? 分析内容 BQ I CQ I CQ U CEQ U 空载 A m 109.83-? 双出 A m 109.83-? 单出 A m 100.93-? 分析内容 u A i R o R CMR K 空载 -189 15k Ω 10k Ω ∞ 双出 15k Ω 10k Ω ∞ 单出 15k Ω 5k Ω 分析内容 u A i R o R CMR K 空载 15k Ω 10k Ω ∞ 双出 15k Ω 10k Ω ∞ 单出 15k Ω 5k Ω

全差分运算放大器设计

全差分运算放大器设计 岳生生(200403020126) 一、设计指标 以上华0.6um CMOS 工艺设计一个全差分运算放大器,设计指标如下: ?直流增益:>80dB ?单位增益带宽:>50MHz ?负载电容:=5pF ?相位裕量:>60度 ?增益裕量:>12dB ?差分压摆率:>200V/us ?共模电压:2.5V (VDD=5V) ?差分输入摆幅:>±4V 二、运放结构选择

运算放大器的结构重要有三种:(a )简单两级运放,two-stage 。如图2所示;(b )折叠共源共栅,folded-cascode 。如图3所示;(c )共源共栅,telescopic 。如图1的前级所示。本次设计的运算放大器的设计指标要求差分输出幅度为±4V ,即输出端的所有NMOS 管的,DSAT N V 之和小于0.5V ,输出端的所有PMOS 管的,DSAT P V 之和也必须小于0.5V 。对于单级的折叠共源共栅和直接共源共栅两种结构,都比较难达到该 要求,因此我们采用两级运算放大器结构。另外,简单的两级运放的直流增益比较小,因此我们采用共源共栅的输入级结构。考虑到折叠共源共栅输入级结构的功耗比较大,故我们选择直接共源共栅的输入级,最后选择如图1所示的运放结构。两级运算放大器设计必须保证运放的稳定性,我们用Miller 补偿或Cascode 补偿技术来进行零极点补偿。 三、性能指标分析 1、 差分直流增益 (Adm>80db) 该运算放大器存在两级:(1)、Cascode 级增大直流增益(M1-M8);(2)、共源放大器(M9-M12) 第一级增益 1 3 5 11 1357 113 51 3 57 5 3 ()m m m o o o o o m m m m o o o o m m g g g g g g G A R r r r r g g r r r r =-=-=-+ 第二级增益 9 2 2 9112 9 9 11 ()m o o o m m o o g g G A R r r g g =-=-=- + 整个运算放大器的增益: 4 1 3 5 9 1 2 1 3 5 7 5 3 9 11 (80)10m m m m overall o o o o m m o o dB g g g g A A A g g g g r r r r = = ≥++ 2、 差分压摆率 (>200V/us ) 转换速率(slew rate )是大信号输入时,电流输出的最大驱动能力。 定义转换速率SR :

差分编码器设计和高频小信号放大器的设计

专业课程设计任务书 第一周课题(四选一) 1.1M调幅接收机设计 要求:中心频率f0=1MHz,低频信号频率f m=10kHz。 2.锁相频率合成器设计 要求:锁相环使用C4046芯片,频率范围为10k~100k,步进10k。 3.LC低通滤波器设计 要求:设计一五阶Butterworth低通滤波器,截止频率为1.6MHz,输入、输出阻抗为50Ω 4.差分编码器(码发生器和编码器)设计 要求:码发生器输出一n=4的m序列伪码,码元传输速率10kB 第二周课题(三选一) 5.FSK调制解调系统设计 要求:码元传输速率1kB,载波频率分别为300kHz和600kHz 6.高频小信号放大器设计 要求:中心频率f0=1MHz,通频带30kHz<2Δf0.7<50kHz,电压增益不低于15dB 7.高频LC振荡电路设计制作 要求:(1)设计一个LC正弦波振荡电路 (2)电路采用单电源12V (3)可采用考毕兹,克拉波或西勒振荡器电路稳定输出频率 (4)振荡频率在1-2MHz连续可调 (5)在频率范围内输出峰峰值大于4V且无明显失真

课题一 课程设计报告内容索引 内容页码 1、课程设计题目 (5) 2、主要技术指标(电路功能及其精度等) (5) 3、方案论证及选择 (5) 4、系统组成框图 (8) 5、单元电路设计及说明 (9) 6、总体电路图 (10) 7、元器件列表 (10) 8、总结 (10) 9、参考文献 (11)

一、课程设计题目 差分编码器设计 要求:码发生器输出N=4的序列伪码,码元传输速率10KB 二、主要技术指标 1、码发生器输出n=4的序列伪码 2、码元传输速率为10KB 三、方案论证及选择 方案一 1基本原理: DQPSK(Differential QuadriPhase-Shift Keying,差分四相正交相移健控)是在QPSK(四相正交绝对调相)的基础上作的改进,它克服了QPSK信号载波的相位模糊问题,用相邻码元之间载波相位的相对变化来表示两位二进制数字信息。常用的DQPSK系统的方框图如图1所示,信息源来的信码先通过串/并变换电路分成两路并行二进制信号,再送入差分编码器实现两路二进制(即四进制)的差分编码。由于格雷码有其自身的优点,即判决接收到一个信号码元时,如发生错误,最容易判为它相邻的信号码元,即最多错一比特,所以送入QPSK四相绝对调制器要用格雷码。由于差分编码器是对自然二进制作差分编码,所以要在差分编码器和QPSK调制器之间做一个二-格变换电路,把双比特自然二进制码变换为双比特格雷码,再输入QPSK调制器。

全差分套筒式运算放大器设计

全差分套筒式运算放大器设计 1、设计内容 本设计基于经典的全差分套筒式结构设计了一个高增益运算放大器,采用镜像电流源作为偏置。为了获得更大的输出摆幅及差模增益,电路采用了共模反馈及二级放大电路。 本设计所用到的器件均采用SMIC 0.18μm的工艺库。 2、设计要求及工艺参数 本设计要实现的各项指标和相关的工艺参数如表1和表2所示:

3、放大器设计 3.1 全差分套筒式放大器拓扑结构与实际电路 图1 全差分套筒式放大器拓扑结构 图2 最终电路图

3.2 设计过程 在图1中,Mb1和M9组成的恒流源为差放提供恒流源偏置,且M1,M2完全一样,即两管子所有参数均相同。Mb2、M7和M8构成了镜像电流源,M5、M6和M7、M8构成了共源共栅电流源,M1、M2、M3、M4构成了共源共栅结构,可以显著提高输出阻抗,提高放大倍数(把M3的输出阻抗提高至原来的(gm3 + gmb3)ro2倍。但同时降低了输出电压摆幅。为了提高摆幅,控制增益,在套筒式差分放大器输出端增加二级放大。 本设计中功率上限为10mW,可以给一级放大电路分配3mA的电流。设计要求摆幅为3V,所以图1中M1、M3、M5、M9的过驱动电压之和不大于1.8-3/2=0.3V。我们可以平均分配每个管子的过驱动电压。根据漏电计算流公式(1)(考虑沟道长度调制效应),可以计算出每个管子的宽长比。 I D=1 2μn C ox W L (V GS?V TH)2(1+λV DS)(1) 其中,C ox等于ε/t ox,μn和t ox可以从工艺库中查找。 4、仿真结果 经过调试优化之后的仿真结果如以下各图所示: 图3 增益及相位裕度 从图中可以看出,本设计的低频增益达到了74.25dB,达到了预期要求。3dB 带宽为35kHz左右,比较小,可见设计还有改进的余地。 当CL为2pF时,相位裕度: PM=180°+∠βH(ω)=180°?125.5°=54.5° 电源电压为1.8V时,输出摆幅如下图所示,达到了3V。

实验五 差动放大器

南昌大学实验报告 实验五 差动放大器 一、实验目的 1、加深对差动放大器性能及特点的理解 2、学习差动放大器主要性能指标的测试方法 二、实验原理 下图是差动放大器的基本结构。 它由两个元件参数相同的基本共射放大电路组成。当开关K 拨向左边时,构成典型的差动放大器。调零电位器R P 用来调节T 1、T 2管的静态工作点,使得输入信号U i =0时,双端输出电压U O =0。R E 为两管共用的发射极电阻, 它对差模信号无负反馈作用,因而不影响差模电压放大倍数,但对共模信号有较强的负反馈作用,故可以有效地抑制零漂,稳定静态工作点。 图5-1 差动放大器实验电路 1、静态工作点的估算 典型电路 Ic1=Ic2=1/2IE 恒流源电路 Ic1=Ic2=1/2Ic3 2、差模电压放大倍数和共模电压放大倍数 双端输出: R E =∞,R P 在中心位置时, P be B C i O d β)R (121r R βR △U △U A +++- == 单端输出 d i C1d1A 2 1△U △U A ==

d i C2d2A 21 △U △U A -== 当输入共模信号时,若为单端输出,则有 3、 共模抑制比CMRR 为了表征差动放大器对有用信号(差模信号)的放大作用和对共模信号的抑制能力,通常用一个综合指标来衡量,即共模抑制比 或 三、实验设备与器材 1、函数信号发生器 2、示波器 3、交流毫伏表 4、万用表 5、实验箱 6、差动放大器集成块 四、实验内容 1、 典型差动放大器性能测试 按图5-1连接实验电路,开关K 拨向左边构成典型差动放大器。 1) 测量静态工作点 2) ①调节放大器零点 信号源不接入。将放大器输入端A 、B 与地短接,接通±12V 直流电源,用直流电压表测量输出电压U O ,调节调零电位器R P ,使U O =0。 调节要仔细,力求准确。 E C E P be B C i C1C2C12R R )2R R 2 1β)((1r R βR △U △U A A -≈++++-====d c A CMRR A () =d c A CMRR 20Log dB A

全差分运算放大器设计

全差分运算放大器设计 岳生生(0126) 一、设计指标 以上华CMOS 工艺设计一个全差分运算放大器,设计指标如下: 直流增益:>80dB 单位增益带宽:>50MHz 负载电容:=5pF 相位裕量:>60度 增益裕量:>12dB 差分压摆率:>200V/us 共模电压:(VDD=5V) 差分输入摆幅:>±4V 运放结构选择

运算放大器的结构重要有三种:(a )简单两级运放,two-stage 。如图2所示;(b )折叠共源共栅,folded-cascode 。如图3所示;(c )共源共栅,telescopic 。如图1的前级所示。本次设计的运算放大器的设计指标要求差分输出幅度为±4V ,即输出端的所有NMOS 管的 ,DSAT N V 之和小于,输出端的所有PMOS 管的 ,DSAT P V 之和也必须小于。对于单 级的折叠共源共栅和直接共源共栅两种结构,都比较难达到该要求,因此我们采用两级运算放大器结构。另外,简单的两级运放的直流增益比较小,因此我们采用共源共栅的输入级结构。考虑到折叠共源共栅输入级结构的功耗比较大,故我们选择直接共源共栅的输入级,最后选择如图1所示的运放结构。两级运算放大器设计必须保证运放的稳定性,我们用Miller 补偿或Cascode 补偿技术来进行零极点补偿。 性能指标分析 差分直流增益 (Adm>80db) 该运算放大器存在两级:(1)、Cascode 级增大直流增益(M1-M8);(2)、共源放大器(M9-M12) 第一级增益 1 3 5 1 1 1 3 5 7 1 1 3 5 1 3 5 7 5 3 ()m m m o o o o o m m m m o o o o m m g g g g g g G A R r r r r g g r r r r =-=-=- +P 第二级增益9 2 2 9 11 2 9 9 11 ()m o o o m m o o g g G A R r r g g =-=-=-+P 整个运算放大器的增益: 4 1 3 5 9 1 2 1 3 5 7 5 3 9 11 (80)10m m m m overall o o o o m m o o dB g g g g A A A g g g g r r r r == ≥++ 差分压摆率 (>200V/us ) 转换速率(slew rate )是大信号输入时,电流输出的最大驱动能力。 定义转换速率SR : 1)、输入级: max 1max |2| Cc out DS C C d SR dt I v I C C = = = 单位增益带宽1m u C g C ω= ,可以得到 1m C u g C ω =

电流镜负载的差分放大器设计概要

电流镜负载的差分放大器设计 摘要 在对单极放大器与差动放大器的电路中,电流源起一个大电阻的作用,但不消耗过多的电压余度。而且,工作在饱和区的MOS器件可以当作一个电流源。 在模拟电路中,电流源的设计是基于对基准电流的“复制”,前提是已经存在一个精确的电流源可以利用。但是,这一方法可能引起一个无休止的循环。一个相对比较复杂的电路被用来产生一个稳定的基准电流,这个基准电流再被复制,从而得到系统中很多电流源。而电流镜的作用就是精确地复制电流而不受工艺和温度的影响。在典型的电流镜中差动对的尾电流源通过一个NMOS镜像来偏置,负载电流源通过一个PMOS镜像来偏置。电流镜中的所有晶体管通常都采用相同的栅长,以减小由于边缘扩散所产生的误差。而且,短沟器件的阈值电压对沟道长度有一定的依赖性。因此,电流值之比只能通过调节晶体管的宽度来实现。而本题就是利用这一原理来实现的。

一、设计目标(题目) (3) 二、相关背景知识 (4) 1、单个MOSTFET的主要参数包括: (4) 三、设计过程 (5) 1、电路结构 (5) 2、主要电路参数的手工推导 (6) 3、参数验证(手工推导) (7) 四、电路仿真 (7) 1、NMOS特性仿真及参数推导 (7) 2、PMOS特性仿真及参数推导 (10) 3、最小共模输入电压仿真 (12) 4、电流镜负载的差分放大器特性仿真及参数推导 (14) 五、性能指标对比 (18) 六、心得 (18)

一、设计目标(题目) 电流镜负载的差分放大器 设计一款差分放大器,要求满足性能指标: ● 负载电容pF C L 1= ● V VDD 5= ● 对管的m 取4的倍数 ● 低频开环增益>100 ● GBW(增益带宽积)>30MHz ● 输入共模范围>3V ● 功耗、面积尽量小 参考电路图如下图所示 设计步骤: 1、仿真单个MOS 的特性,得到某W/L 下的MOS 管的小信号输出电阻和跨导。 2、根据上述仿真得到的器件特性,推导上述电路中的器件参数。 3、手工推导上述尺寸下的差分级放大器的直流工作点、小信号增益、带宽、输入共模范围。

差分放大器设计

第4节 差分放大器设计 [学习要求] 掌握差分放大器的主要特性参数及其测试方法;学会设计具有恒流源的差分放大器及电路的调试技术。 [重点与难点] 重点:差分放大器的传输特性及差模特性。 难点:恒流源的镜像电流;输入输出信号的连接方式对性能的影响。 [理论内容] 一、具有恒流源的差分放大器 具有恒流源的差分放大器,应用十分广泛。特别是在模拟集成电路中,常作为输入级或中间放大级,电路如图1所示。其中,T 1、T 2称为差分对管,常采用双三极管如5G921或BG319等,它与电阻R Bl 、R B2、R Cl 、R C2及电位器RP 共同组成差分放大器的基本电路。T 3、T 4与电阻R E3、R E4、R 共同组成恒流源电路,为差分对管的射极提供恒定电流。均压电阻R 0I 1、R 2给差分放大器提供对称差模输入信号。晶体管T 1与T 2、T 3与T 4的特性应相同,电路参数应完全对称,改变RP 可调整电路的对称性。由于电路的这种对称性结构特点及恒流源的作用,无论是温度的变化,还是电源的波动(称之为共模信号),对T 1、T 2两管的影响都是一样的。因此,差分放大器能有效地抑制零点漂移。 图1具有恒流源的差分放大器 1、输入输出信号的连接方式

如图1所示,差分放大器的输入信号与输出信号可以有4种不同的连接方 .id V . od V 式: ·双端输入—双端输出连接方式为①—A'—A ,②—B'—B ;③—C ,④—D 。 ·双端输入—单端输出连接方式为①—A'—A ,②—B'—B ;③、④分别接一电阻 RL 到地。 ·单端输入—双端输出连接方式为①—A ,②—B —地:③—C ,④—D 。 ·单端输入—单端输出连接方式为①—A ,②—B —地:③、④分别接一电阻R L 到地。 连接方式不同,电路的特性参数有所不同。 2、静态工作点的计算 静态时,差分放大器的输入端不加信号。对于恒流源电路的电流值 .id V 0 4444422I I I I I I I Q C Q C Q C Q C Q B R ≈≈+=+=β (1) 故称为0I R I 的镜像电流,其表达式为 407.0E EE R R R V V I I +??== (2) 上式表明,恒定电流主要由电源电压0I EE V ?及电阻R 、4E R 决定 对于差分对管T1、T2组成的对称电路,则有 2021I I I Q C Q C == (3) 21 01121C CC C Q C CC Q C Q C R I V R I V V V ?=?== (4) {}(){}mA I mV mA I mV r mA mA E be ?++?=?++?=226130026)1(3000ββ (5) 可见差分放大器的静态工作点,主要由恒流 源电流的大小决定 0I 二、主要特性参数及其测试方法 1、传输特性 传输特性是指差分放大器在差模信号输

加法器及差分放大器项目实验报告

加法器及差分放大器项目实验报告 一、项目内容和要求 (一)、加法器 1、任务目的: (1)掌握运算放大器线性电路的设计方法; (2)理解运算放大器的工作原理; (3)掌握应用仿真软件对运算放大器进行仿真分析的方法。 2、任务内容: 2.1 设计一个反相加法器电路,技术指标如下: (1)电路指标 运算关系:)25(21i i O U U U +-=。 输入阻抗Ω≥Ω≥K R K R i i 5,521。 (2)设计条件 电源电压Ec=±5V ; 负载阻抗Ω=K R L 1.5 (3)测试项目 A :输入信号V U V U i i 5.0,5.021±=±=,测试4种组合下的输出电压; B :输入信号V KHz U V U i i 1.0,1,5.021为正弦波±=信号,测试两种输入组合情况下的输出电 压波形。 C :输入信号V U i 01=,改变2i U 的幅度,测量该加法器的动态范围。 D :输入信号V U i 01=,V U i 1,2为正弦波,改变正弦波的频率,从1kHz 逐渐增加,步长为 2kHz ,测量该加法器的幅频特性。 2.2 设计一个同相加法器电路,技术指标如下: (1)电路指标 运算关系:21i i O U U U +=。 (2)设计条件 电源电压Ec=±5V ; 负载阻抗Ω=K R L 1.5 (3)测试项目 A :输入信号V U V U i i 1,121±=±=,测试4种组合下的输出电压; B :输入信号V KHz U V U i i 1,1,121为正弦波±=信号,测试两种输入组合情况下的输出电压 波形。 (二)、差分放大器 1、任务目的: (1)掌握运算放大器线性电路的设计方法; (2)理解运算放大器的工作原理; (3)掌握应用仿真软件对运算放大器进行仿真分析的方法。 2、任务内容 2.1 设计一个基本运放差分放大器电路,技术指标如下: (1)电路指标 运算关系:)(521i i O U U U --=。 输入阻抗Ω≥Ω≥K R K R i i 5,521。 (2)设计条件

全差分运算放大器设计说明

全差分运算放大器设计 岳生生(6) 一、设计指标 以上华0.6um CMOS 工艺设计一个全差分运算放大器,设计指标如下: ?直流增益:>80dB ?单位增益带宽:>50MHz ?负载电容:=5pF ?相位裕量:>60度 ?增益裕量:>12dB ?差分压摆率:>200V/us ?共模电压:2.5V (VDD=5V) ?差分输入摆幅:>±4V 二、运放结构选择

运算放大器的结构重要有三种:(a )简单两级运放,two-stage 。如图2所示;(b )折叠共源共栅,folded-cascode 。如图3所示;(c )共源共栅,telescopic 。如图1的前级所示。本次设计的运算放大器的设计指标要求差分输出幅度为±4V ,即输出端的所有NMOS 管的,DSAT N V 之和小于0.5V ,输出端的所有PMOS 管的 ,DSAT P V 之和也必须小于0.5V 。对于单级的折叠共源共栅和直接共源共栅两种结构,都比较难达到该 要求,因此我们采用两级运算放大器结构。另外,简单的两级运放的直流增益比较小,因此我们采用共源共栅的输入级结构。考虑到折叠共源共栅输入级结构的功耗比较大,故我们选择直接共源共栅的输入级,最后选择如图1所示的运放结构。两级运算放大器设计必须保证运放的稳定性,我们用Miller 补偿或Cascode 补偿技术来进行零极点补偿。 三、性能指标分析 1、 差分直流增益 (Adm>80db) 该运算放大器存在两级:(1)、Cascode 级增大直流增益(M1-M8);(2)、共源放大器(M9-M12) 第一级增益 1 3 5 11135711 3 5 1 3 5 7 5 3 ()m m m o o o o o m m m m o o o o m m g g g g g g G A R r r r r g g r r r r =-=-=- +P 第二级增益 9 2 291129 9 11 ()m o o o m m o o g g G A R r r g g =-=-=- +P 整个运算放大器的增益: 4 1 3 5 9 1 2 1 3 5 7 5 3 9 11 (80)10m m m m overall o o o o m m o o dB g g g g A A A g g g g r r r r == ≥++ 2、 差分压摆率 (>200V/us ) 转换速率(slew rate )是大信号输入时,电流输出的最大驱动能力。 定义转换速率SR :

差分放大器设计的实验报告

设计课题 设计一个具有恒流偏置的单端输入-单端输出差分放大器。 学校:延安大学

一: 已知条件 正负电源电压V V V V EE cc 12,12-=-+=+;负载Ω=k R L 20;输入差 模信号mV V id 20=。 二:性能指标要求 差模输入电阻Ω>k R id 10;差模电压增益15≥vd A ;共模抑制 比dB K CMR 50>。 三:方案设计及论证 方案一:

方案二

方案论证: 在放大电路中,任何元件参数的变化,都将产生输出电压的漂移,由温度变化所引起的半导体参数的变化是产生零点漂移的主要原因。采用特性相同的管子使它们产生的温漂相互抵消,故构成差分放大电路。差分放大电路的基本性能是放大差模信号,抑制共模信号好,采用恒流源代替稳流电阻,从而尽可能的提高共模抑制比。 论证方案一:用电阻R6来抑制温漂 ?优点:R6 越大抑制温漂的能力越强; ?缺点:<1>在集成电路中难以制作大电阻; <2> R6的增大也会导致Vee的增大(实际中Vee不

可能随意变化) 论证方案二 优点:(1)引入恒流源来代替R6,理想的恒流源内阻趋于无穷,直流压降不会太高,符合实际情况; (2)电路中恒流源部分增加了两个电位器,其中47R的用来调整电路对称性,10K的用来控制Ic的大小,从而调节静态工作点。 通过分析最终选择方案二。 四:实验工作原理及元器件参数确定 ?静态分析:当输入信号为0时, ?I EQ≈(Vee-U BEQ)/2Re ?I BQ= I EQ /(1+β) ?U CEQ=U CQ-U EQ≈Vcc-I CQ Rc+U BEQ 动态分析 ?已知:R1=R4,R2=R3

差动放大电路_实验报告

实验五差动放大电路 (本实验数据与数据处理由果冻提供,仅供参考,请勿传阅.谢谢~) 一、实验目的 1、加深对差动放大器性能及特点的理解 2、学习差动放大器主要性能指标的测试方法 二、实验原理 R P用来调节T1、T2管的静态工作点, V i=0时, V O=0。R E为两管共用的发射极电阻,它对差模信号无负反馈作用,不影响差模电压放大倍数,但对共模信号有较强的负反馈作用,可以有效抑制零漂。 差分放大器实验电路图 三、实验设备与器件 1、±12V直流电源 2、函数信号发生器 3、双踪示波器 4、交流毫伏表 5、直流电压表 6、晶体三极管3DG6×3, T1、T2管特性参数一致,或9011×3,电阻器、电容器若干。 四、实验内容 1、典型差动放大器性能测试 开关K拨向左边构成典型差动放大器。 1) 测量静态工作点 ①调节放大器零点

信号源不接入。将放大器输入端A 、B 与地短接,接通±12V 直流电源,用直流电压表测量输出电压V O ,调节调零电位器R P ,使V O =0。 ②测量静态工作点 再记下下表。 2) 测量差模电压放大倍数(须调节直流电压源Ui1=0.1V ,Ui2=-0.1V) 3) 测量共模电压放大倍数 理论计算:(r be =3K .β=100. Rp=330Ω) 静态工作点: E3 BE EE CC 212 E3 C3R V )V (V R R R I I -++≈≈=1.153mA I c Q =I c 3/2=0.577mA, I b Q =I c /β=0.577/100=5.77uA U CEQ =V cc-I c R c+U BEQ =12-0.577*10+0.7=6.93V 双端输出:(注:一般放大倍数A 的下标d 表示差模,下标c 表示共模,注意分辨) P be B C i O d β)R (12 1 r R βR △V △V A +++- ===-33.71 A c 双 =0.

武汉大学差动放大电路实验报告

武汉大学计算机学院教学实验报告 课题名称:电工实验专业:计算机科学与技术2013 年12 月14 日实验名称差动放大电路实验台号实验时数3小时姓名学号年级2013班3班 一、实验目的及实验内容 (本次实验所涉及并要求掌握的知识点;实验内容;必要的原理分析) 一、实验目的 1 、熟悉差动放大器工作原理 2、掌握差动放大器的基本测试方法 实验内容 1.计算下列差动放大器的静态工作点和电压放大 倍数电路图见5.1 信号源已替代 5.1 在图5.1的基础上画出单端输入时和共模输入时的电路图 二、实验环境及实验步骤 (本次实验所使用的器件、仪器设备等的情况;具体的实验步骤) 实验环境: 1.示波器 2.信号发生器 3.数字万用表 4.TPE-A3模拟电路实验箱 3、实验步骤: 1、将电路图5.1接线 2、测量静态工作点 3、测量差模电压放大倍数 4、测量共模电压放大倍数 5、在实验台上组成单端输入的差动电路进行下列实验

三、实验过程与分析 (详细记录实验过程中发生的故障和问题,进行故障分析,说明故障排除的过程和方法。根据具体实验,记录、整理相应的数据表格、绘制曲线、波形图等) 实验内容及数据记录 1、将电路图5.1接线 2、测量静态工作点 ①调零 将放大器输入端V11、V12接地,接通直流电源,调节调零电位器R P,使V O=0。 ②测量静态工作点:测量V1,V2,V3各极各地电压, 并填入表5.1中。 5.1 对地 电压 Vc1 Vc2 Vc3 Vb1 Vb2 Vb3 Ve1 Ve2 Ve3 测量值 6.29 6.31 -0.74 0 0 - 7.77 -0.61 -0.61 - 8.39 3)测量差模电压放大倍数 在两个输入端各自加入直流电压信号,按有5.2要求测量并记录,由测量得到的数据计算出单端和输出的电压放大倍数。接入到V11t和V12,调节Dc信号源,使其输出为0.1和-0.1. (须调节直流电压源Ui1=0.1V ,Ui2=-0.1V) 4) 测量共模电压放大倍数 将输入端b1和b2 短接,接到信号源的输入端,信号源另一端接地。DC信号先后接OUT1和OUT2 测量有关数据后填入表5.32.,由测量得到的数据计算出单端和双端输出的电压放大倍数,并进一步计算出共模抑制比。 5.2 差模输入共模输入抑制 比测量值计算值测量值计算值计算 值Uc1 Uc2 Uo双Ad1 Ad2 Ad双Uc1 Uc2 Uco双Ac1 Ac2 Ac双CMRR +0.1V 10.08 2.55 7.46 -16. 8616.8 6-33. 71 6.29 6.31 -0.02 0.00 5 0.00 5 0 186.5 -0.1V 6.29 6.31 -0.02 0.00 50.00 5 0 186.5

全差分放大器设计

对于全差分放大器,一般可以得到更大的swing (由于差分信号),同时可以实现对共模干扰、噪声以及偶数阶的非线性的抑制;但其需要有两个匹配的反馈网络,以及共模反馈电路 顺便提一下,对于全差分的折叠共源共栅(folded cascode)放大器,需要注意 转换速率(正向与负向)对输入对差分对的尾电流源和cascode电流源的考虑 非主极点的位置–输入对管的drain节点(注意全差分没有镜像极点的问题..),如果考虑PMOS输入的结构,将会折叠到n管的cascode,从而减小此节点阻抗,提高此非主极点的频率;但是P输入结构亦有其问题,如直流增益和cmfb电路的速度(考虑cmfb控制的为cascode的pmos电流源) 关于共模反馈CMFB 从反馈环路来看,共模的稳定问题来源于闭环的共模增益:由于输入差分对的尾电流源的local-feedback,通常共模增益较小,导致运放无法控制其输出共模点;通过CMFB共模反馈电路,可以提高共模反馈环路的增益,以稳定共模信号。 设计CMFB需考虑补偿以减小环路的稳定时间(settling time)和提高稳定性。 从性能上,我们希望共模反馈的单位增益带宽足够大,但由于cmfb的环路相较于差模通路可能有更多高频极点,故此在一定的功耗要求下其UGB一般比较难做的高,有书中提到可以将其设计为差模UGB 的1/3 一般共模反馈的方法是控制放大器的电流源,这里如果是folded-cascode的结构,可以考虑用cmfb控制cascode的电流源而不是输入差分对的电流源—-因其在共模环路中有较少的节点–>更容易补偿等..(另一种考虑是控制尾电流源可能导致共模增益的问题) 另外,对于cmfb控制的尾电流源,常见将尾电流源分为两半,其中之一由cmfb控制,另一半接恒定偏置电流;这种结构的具体分析可见Gray书12.4.2节的内容,简单来说,single-stage的opamp中控制尾电流源的cmfb结构,其UGB主要为gmt/CL, 其中gmt为尾电流源的跨导,这里拆分尾电流源来减半cmc共模控制的部分,这样UGB减小,即缩减带宽来提升共模反馈环路的相位裕度,当然cmfb的增益相应也减小了;另外恒定偏置部分也可帮助共模电压的初始建立,减小cmfb大的扰动。 具体的,共模反馈可以分为连续时间和开关电容两类 连续时间的共模反馈 一般的问题是信号幅度的限制和共模信号干扰,具体的共模反馈的方法: 1.电阻分压resistive-divider (如下左图) 电阻和cm-sense amplifier的输入电容会引入一个极点,可以通过在电阻上并联电容的方法,引入一个左半平面零点,来减小高频极点的影响

差动放大电路实验

差动放大电路实验报告 严宇杰141242069 匡亚明学院 1.实验目的 (1)进一步熟悉差动放大器的工作原理; (2)掌握测量差动放大器的方法。 2.实验仪器 双踪示波器、信号发生器、数字多用表、交流毫伏表。 3.预习内容 (1)差动放大器的工作原理性能。 (2)根据图3.1画出单端输入、双端输出的差动放大器电路图。 4.实验内容 实验电路如图3.1。它是具有恒流源的差动放大电路。在输入端,幅值大小相等,相位相反的信号称为差模信号;幅值大小相等,相位相同的干扰称为共模干扰。差动放大器由两个对称的基本共射放大电路组成,发射极负载是一晶体管恒流源。若电路完全对称,对于差模信号,若Q1的集电极电流增加,则Q2的集电极电流一定减少,增加与减少之和为零,Q3 和R e3等效于短路,Q1,Q2的发射极等效于无负载,差模信号被放大。对于共模信号,若 Q1的集电极电流增加,则Q2的集电极电流一定增加,两者增加的量相等,Q1、Q2的发射极等效于分别接了两倍的恒流源等效电阻,强发射极负反馈使共射放大器对共模干扰起强衰减作用,共模信号被衰减。从而使差动放大器有较强的抑制共模干扰的能力。调零电位器 R p用来调节T1,T2管的静态工作点,希望输入信号V i=0时使双端输出电压V o=0. 差动放大器常被用作前置放大器。前置放大器的信号源往往是高内阻电压源,这就要求前置放大器有高输入电阻,这样才能接受到信号。有的共模干扰也是高内阻电压源,例如在使用50Hz工频电源的地方,50Hz工频干扰源就是高内阻电压源。若放大器的输入电阻很高,放大器在接受信号的同时,也收到了共模干扰。于是人们希望只放大差模信号,不放大共模

相关文档