文档库 最新最全的文档下载
当前位置:文档库 › 《数字电子技术》作业答案

《数字电子技术》作业答案

《数字电子技术》作业答案
《数字电子技术》作业答案

单选题

(10.0 分)1.

1.逻辑表达式(A+B)(A+C)可以等效为( )。

A) A :AB

B) B :A+BC

C) C :A+B

D) D :A+C

纠错

(10.0 分)2.

2.函数Y=A+B+C _______

等价于()。

A .Y=A·B·C

B .Y=A —

·B —

·C —

C .Y=A?B ___

D .Y=A+B+C ____

A) A :A

B) B :B

C) C :C

D) D :D

纠错

(10.0 分)3. 3.

A) A :A

B) B :B

C) C :C

D) D :D

纠错

(10.0 分)4.

4.逻辑函数F =ABC ___

+ABC _______·AB _____

的最简与或式为( )

A.A ___+B ___

B.B ___+C ___

C.A ___+C ___

D.A ___+B ___+C ___

A) A :A

B) B :B

C) C :C

D) D :D

纠错

(10.0 分)5.

5.逻辑函数F=A ___

B+B C ___+AC ____

BDE 的最简与或式为( ) A.A ___

B+BC ___

B.A ___

+BC ___

C. AB ___+B ___

C D. A+B ___

C

A) A :A

B) B :B

C) C :C

D) D :D

纠错

(10.0 分)6.

6.逻辑函数F(A,B,C,D)=Σ(0,2,9,13),其约束条件为A ___

B+CD=0,则最简与或式为( ) A.A ___·B ___

+AB B.B ___·D ___

+BD C.A ___·D ___

+AD D.B ___·C ___

+BC

A) A :A

B) B :B

C) C :C

D) D :D

纠错

(10.0 分)7.

7.逻辑函数F=AB ___

+C 的标准与或式为( )

A) A :

Σ(1,2,3,4,5)

B) B:Σ(1,3,4,5,7)

C) C:Σ(1,3,4,5,6)

D) D:Σ(1,2,3,5,7)

纠错(10.0 分)8.

8. ()可实现“线与”功能。

A) A:与非门

B) B:OD门

C) C:或非门

D) D:传输门

纠错(10.0 分)9.

A) A:A

B) B:B

C) C:C

D) D:D

纠错(10.0 分)10.

10.二进制编码器要对0,1,2,……9共十个对象进行编码,则输出编码的位数至少为()

A) A:3位

B) B:4位

C) C:5位

D) D:6位

纠错(10.0 分)11.

11.在CLK有效的情况下,当输入端D=0时,则D触发器的输出端Q*=()

A.0 B.1 C.Q D.Q___

A) A:A

B) B:B

C) C:C

D) D:D

纠错(10.0 分)12.

12. RS触发器不具备以下哪个逻辑功能?()

A) A:置“0”功能

B) B:置“1”功能

C) C:不变(保持)功能

D) D:翻转(计数)功能

纠错(10.0 分)13.

13.寄存器没有()的功能。

A) A:移动

B) B:比较

C) C:并/串转换

D) D:计数

纠错(10.0 分)14.

14.为了将正弦信号转换成与之频率相同的脉冲信号,可采用()

A) A:施密特触发器

B) B:移位寄存器

C) C:单稳态触发器

D) D:多谐振荡器

纠错(10.0 分)15.

15.由555定时器构成的施密特触发器,在电源电压V CC= 12V、无外加控制电压V CO时,回差电压ΔU T等于()

A) A:12 V

B) B:8V

C) C:4V

D) D:6V

填空题

1.二进制数

2

对应的十六进制数是 5B7 。

2.(10110. 101)

2转换为等值的十进制数为___(22.625)

10

_____。

3.二进制数()2对应的十六进制数是 3E6 。

4.十进制数(94)

10

转换成8421BCD码为________。

5.十进制数(798)

10

转换成8421BCD码为 0111 1001 1000 。

6.十进制数(257)

10

转换成8421BCD码为 0010 0101 0111 。

7.2421BCD码(1011 0011 1100)对应的十进制数为 536 。

8.逻辑函数Y A BC

=+的反函数Y=()

A B C

+。

9.逻辑函数Z=B

A的反函数Z=____B

A

Z+

=____。

10.在基本逻辑公式中A+A= A 。

11.逻辑变量X与“1”异或,相当于X。

12.三变量逻辑函数F(A、B、C)的最小项m3的逻辑表达式为ABC

13.三变量逻辑函数F(A、B、C)的最小项m4的逻辑表达式为____ABC____。

14.逻辑函数A(B⊕C)写成与或表达式为____ABC ABC

+__ __。

15.集成门电路可以分成TTL型和 CMOS型。

16.CMOS数字集成器件内部由NMOS和_____ PMOS ______两种场效应管组成。

17.对CMOS与非门的多余输入端可以处理为___接正电源_____。

18.一个触发器可以存储 __1___位二进制数。

19.D触发器的特性方程为1n Q D

+=

20. JK触发器的特性方程为____1n n n

+=+____。

Q JQ KQ

21.在CLK有效的情况下,T触发器具有保持和____计数____功能。

22、施密特触发器的正向阈值电压为U T+、负向阈值电压为U T-,则回差电压ΔU T 越大,抗干扰能力越强。

23.施密特触发器的正向阈值电压为U T+、负向阈值电压为U T-,

则回差电压ΔU T = U T+?U T-。

24.一个由555定时器构成的施密特触发器,电源电压V CC= 15V,在未外接控制输入V CO情况下,它的回差电压ΔU T = 5 V;在外接控制输入VCO = 8V情况下,它的回差电压ΔUT = 4 V。

25.由555定时器构成的单稳态触发器,若电源电压为V C C = 15V,则在稳定状态时,定时电容 C 上的电压u C为 0 V。

26.单稳态触发器输出脉冲宽度t w由定时元件R、C确定,输出脉冲宽度的表达式为t w = 1.1RC。

27.模数转换器(ADC)两个最重要的指标是转换精度和转换速度。

28.逐次渐进型A/D与并联比较型A/D转换比较,_____并联比较型_______的转换速度快。

29.用逐次渐近A/D变换器和并联A/D变换器实现n位二进制码变换时,均需要比较器,其中逐次渐近A/D变换器中,需要的比较器数是__1____个。

单选题

(10.0 分)1.

A) A:A

B) B:B

C) C:C

D) D:D

纠错(10.0 分)2.

2.逻辑函数F=A__B+AB__+CB的标准与或式为( )

A) A:Σ(0,1,2,3,5)

B) B:Σ(1,2,3,4,6)

C) C:Σ(3,4,5,6,7)

D) D:Σ(2,3,4,5,7)

纠错(10.0 分)3.

3. 逻辑函数F=ABC+A__D+C__D+BD的最简“与或”式为( )

A.ABC+A__D

B. ABC+C__D

C. ABC+A__D+C__D

D. ABC+C__D+BD

A) A:A

B) B:B

C) C:C

D) D:D

纠错

(10.0 分)4.

4.逻辑函数F(A,B,C,D)=∑(0,3,7,8,10),其约束条件为AB+C__D=0,则最简与或式为( )

A.A__D+AD__+C__D

B.A__D+AD__+B__·C__

C. AB+C__D+B__·D__

D. AB+C__D+BD

A) A:A

B) B:B

C) C:C

D) D:D

纠错(10.0 分)5.

5.逻辑函数F=A+B+C+A__·B__·C__的最简式为()

A. ABC

B.A__·B__·C__

C. A+B+C

D.1

A) A:A

B) B:B

C) C:C

D) D:D

纠错(10.0 分)6.

A) A:A

B) B:B

C) C:C

D) D:D

纠错(10.0 分)7.

7.将TTL与非门作非门使用,则多余输入端应做( )处理。

A) A:全部接高电平

B) B:部分接高电平,部分接地

C) C:全部接地

D) D:部分接地,部分悬空

纠错(10.0 分)8.

A) A:A

B) B:B

C) C:C

D) D:D

纠错(10.0 分)9.

9.在10线-4线优先编码器74HC147中,当输入I__9=0时,则输出Y__3Y__2Y__1Y__0=( )

A) A:1001

B) B:1000

C) C:0111

D) D:0110

纠错(10.0 分)10.

10.具有约束条件的触发器是( )

A) A:JK触发器

B) B:D触发器

C) C:T触发器

D) D:RS触发器

纠错(10.0 分)11.

11.一个4位移位寄存器,现态为0000,如果串行输入始终为1,则经过4个移位脉冲后,寄存器的内容为( )

A) A:0001

B) B:0111

C) C:1110

D) D:1111

纠错(10.0 分)12.

12.设计一个四位二进制寄存器,至少应该选用触发器的个数是( )

A) A:1

B) B:2

C) C:4

D) D:8

纠错(10.0 分)13.

13.下列触发器中,具有回差特性的是( )。

A) A:基本RS触发器

B) B:施密特触发器

C) C:主从JK触发器

D) D:维持—阻塞D触发器

纠错(10.0 分)14.

14.下列各电路,具有脉冲幅度鉴别作用的电路是( )。

A) A:单稳态触发器

B) B:施密特触发器

C) C:多谐振荡器

D) D:双稳态触发器

纠错(10.0 分)15.

15.单稳态触发器的输出状态有( )。

A) A:一个稳态,一个暂稳态

B) B:两个稳态

C) C:没有稳态

D) D:三个稳态

分析计算题

1.用公式法将函数F化简成最简与或式:F AB E BCD E

=?+?

解:

2.利用卡诺图将函数F化简成最简与或式:

()

=++++

、、、

F A B C D ABC ABD ABC BD ABCD

解:

3.利用卡诺图将函数F化简成最简与或式:F(A、B、C、D)=Σm(1,7,9,10,11,12,13,15)

解:

4列出逻辑函数Y AB BC ACD

=++的真值表, 填卡诺图,并化简逻辑函数式。

解:真值表

答4表

B C D F

0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 1 0 1 0 1 1 0 1 1 0 1 0 1 1 1 1 A

1 0 0 0 0

1 0 0 1 0

1 0 1 0 1

1 0 1 1 1

1 1 0 0 0

1 1 0 1 0

1 1 1 0 1

1 1 1 1 1

填卡诺图

Y

AB

CD

00 01 11 10

0000 00

01

11

100011

0011

1111

化简逻辑函数式:Y AB AC

=+

5. 已知逻辑函数的真值表如表,试写出对应的逻辑函数式,填卡诺图,并化简逻辑函数式.

解:逻辑函数式:Y ABC ABC ABC

=++

填卡诺图:

化简: Y BC ABC

=+

6.分析图示逻辑电路的逻辑功能。图中74LS138为集成3线—8线译码器。要求

写出输出逻辑式、列写真值表、说明其逻辑功能。

【解】输出逻辑式:

列写真值表:

逻辑功能:三变量判偶电路。

7. 分析图示电路的逻辑功能。

解:

化简:

列逻辑真值表:

逻辑功能:

为和,这是一个全加器电路,A、B、C为加数、被加数和来自低位的进位,Y

1

为进位输出。

Y

2

8. 题8图中74LS138为集成3线—8线译码器。

(1)写出逻辑函数F的与或表达式;

(2)若S1端接低电平,译码器处于何种状态?F=?

【解】(1)输出逻辑式:

(2)S1端接低电平,译码器处于禁止态F=0

9. 已知某八选一数据选择器的表达式为:

(1)写出题9图电路输出Z 的表达式; (2)求出Z 的最简与或表达式。

【解】由图可知,21076543210,,,,,1,0A D A C A B D D A D D A D D D D =========== 带入八选一数据选择器的表达式可得

10.题10(a )图中CLK 及A 、B 、D R 的波形如题10(b)图所示。

(1)写出触发器次态Q *

的最简函数表达式;

(2)在题10(b )图中画出Q 的波形。设触发器起始状态为0。 【解】根据题图列出JK 触发器的输入端表达式:,J A Q K B =⊕= 代入JK 触发器的特性方程得:

设Q 的初态为0,在时钟的下降沿时刻计算Q*,作图: t 1时刻,A=0,B=0,Q=0,*00001Q AQ BQ =+=?+?= t 2时刻,A=1,B=1,Q=1, *11110Q AQ BQ =+=?+?= t 3时刻, A=0,B=1,Q=0, *00101Q AQ BQ =+=?+?= t 4时刻,A=0,B=0,Q=1, *01011Q AQ BQ =+=?+?= t 5时刻,0D R =,触发器直接置零, *0Q = 11. 题11(a )图为边沿JK 触发器构成的电路。

(1)写出触发器次态Q *的最简函数表达式;

(2)CLK 、A 、B 、D R 的波形如题11(b )图所示,试对应画出Q 端的波形。设触发器的起始状态为0。

【解】根据题图列出JK 触发器的输入端表达式:,J A B K Q =⊕= 代入JK 触发器的特性方程得:

设Q 的初态为0,在时钟的下降沿时刻计算Q*,作图: t 1时刻,A=0,B=0,Q=0,()()*0000Q A B Q =⊕+=⊕+= t 2时刻,A=1,B=0,Q=0, ()()*1001Q A B Q =⊕+=⊕+=

t 3时刻,0D R =,触发器直接置零, *0Q =

t 4时刻,A=1,B=0,Q=0, ()()*1001Q A B Q =⊕+=⊕+= t 5时刻,A=0,B=0,Q=1, ()()*0011Q A B Q =⊕+=⊕+= 12.分析题12图所示时序电路。要求: (1)写出驱动方程、状态方程;

(2)画出状态转换图(设Q 2Q 1的初态为00); (3)判断该电路是几进制计数器。 【解】(1)驱动方程:

将驱动方程带入JK 触发器的特性方程*Q JQ KQ =+后得到状态方程为: (2)时序图

(3)该电路为(同步)三进制(加法)计数器

设计题

1.用8选1数据选择器74HC151(见题1图)产生逻辑函数,并画出逻辑图。

[解] 令A=A 2,B=A 1,C=A 0,D=D 0~D 7,将Y 写成最小项之和的形式,找出与8选1数据选择器在逻辑上的对应关系,确定D 0~D 7所接信号。

则 ,

,D D D D D ====4150017632====D D D D D , 如答1图所示。

2. 试用JK 触发器和逻辑门设计一同步计数器,其状态图如题2图所示。图中X 为控制端,Z 为进位输出端。要求写出各触发器的驱动方程及输出方程(不要求画逻辑图)。

解:

00 01 11 10

0100/0 00/0 00/0 00/0答2图 a

**10Q Q /Z

X

10

Q Q 01/0 10/0 00/1 00/1

*

1

10

Q XQ Q =00 01 11 1001

答2图 b *

1

Q X

10

Q Q 0000

100

*0

10

Q XQ Q =01

答2图 c *0

Q X

10

Q Q 000

1

00 01 11 10 1

Z XQ =01

答2图 d Z

X

10

Q Q 000

1

1

00 01 11

10

由卡诺图写出状态方程为

采用JK 触发器,则根据*Q JQ KQ =+,即得到驱动方程 输出方程:1 Z XQ =

3.设ABC 表示3位二进制数N ,若N 为偶数且大于1时输出F 为“1”,否则F 为

“0”。试用最少的与非门实现该逻辑电路。要求:

(1)列出真值表;

(2)写出F 的最简与非与非式; (3)画逻辑图(允许输出有反变量)。 解:(1)列真值表

(2)写逻辑函数00 01 11 1001

F A 0 0 0 11 0 0 1

BC

4.试用D 触发器和逻辑门设计一同步计数器,其状态图如题4图所示。要求写出各触发器的驱动方程及输出方程(不要求画逻辑图)。

解:

由卡诺图写出状态方程为

采用D 触发器,则根据*Q D =,即得到驱动方程 输出方程:21 Z Q Q =

5.设计一个代码转换电路,输入为4位二进制代码,输出为4位循环码。可以

采用各种逻辑功能的门电路来实现。

解:以A 3A 2A 1A 0表示输入的4位二进制代码,Y 3Y 2Y 1Y 0表示输出的4位循环码。列出转换真值表:

由真值表得到 33A Y =, 232A A Y ⊕=, 121A A Y ⊕=, 010A A Y ⊕= 逻辑图如答5图所示。

6. 试用JK 触发器和逻辑门设计一同步计数器,其状态图如题6图所示。要求写出各触发器的驱动方程及输出方程(不要求画逻辑图)。

解:

由卡诺图写出状态方程为

采用JK触发器,则根据*Q JQ KQ

=+,即得到驱动方程

数字电子技术期末试题库

【数字电子技术】【试题库】 一、填空题 1.电子电路中的信号可分为两大类,即模拟信号和。 2.数字信号是时间上和上都不连续的信号。 3.十进制数176转换成二进制数为。 4.二进制数11010011转换成十进制数为。 5.所谓二-十进制编码,就是用若干位二进制码元按一定的规律排列起来表示十进制数的过程,也称为码。 6.目前,国际最通用的处理字母、专用符号和文字的二进制代码就是美国标准信息交换码,即码。 ?+?=。 7.二进制数的逻辑运算0111 8. 二进制数的逻辑运算11=。 ⊕=。 9. 二进制数的逻辑运算11 +?=。 10.利用逻辑代数公式,对右式进行化简,A A B ++?=。 11.利用逻辑代数公式,对右式进行化简,A B A B 12.逻辑代数的三条重要规则分别是代入规则、反演规则和。 13.由n个逻辑变量组成的不同最小项个数为个。 14.由n个变量组成的“与或”逻辑表达式,若其中每一项均是关于n个逻辑变量的最小项,则称这一表达式为。 15.利用卡诺图求解最简逻辑表达式时,需要画方格圈,其中有三条要求:将2n个值为1的方格划为一个方格圈,方格圈的数量应(越少/越多)越好,方格圈所含的方格数应(越少/越多)越好。 16.三极管作为开关元件,通常工作在截止区和。 17.集成门电路主要有TTL门电路和。 18.三态门电路的输出有高电平、低电平和共3种状态。 19.TTL集成门电路是由半导体构成的,由于它工作速度快,带负载和抗干扰能力强,因而在数字电路中应该广泛。 20.根据逻辑功能的不同特点,数字逻辑电路可以分为两大类:组合逻辑电路和。 21.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现干扰脉冲,从而导致逻辑电路产生错误输出的现象,称为。 22.触发器有两种稳定状态,即0状态和。 23.RS触发器由两个门电路首尾相连构成。 24.为了避免基本RS触发器输出存在不确定的情况,对其输入端设置了相应的约束条件是。

(完整版)数字电子技术基础模拟试题A及答案

74LS191功能表 LD CT D U / CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3 1 0 0 ↑ ×××× 1 0 1 ↑ ×d 0 d 1 d 2 d 3 加法计数 减法计数 命 题 人 : 审 题 人 : 命 题 时 间 : 系名 专业 年级、班 学号 姓名 数字电子技术 课程试题( 卷) 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 (请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) a . Y =A b .Y=B c .A B Y += d .Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是( ) a . A=(1010.1)2 b .A=(0A .8)16 c . A=(12.4)8 d .A=(20.21)5 3.下列说法不正确的是( ) a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线与运算 d .集电极开路的门称为OC 门 4.以下错误的是( ) a .数字比较器可以比较数字大小 b . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 d .上面描述至少有一个不正确 5.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( ) a .“101” b .“100” c .“011” d .“000” 7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为( ) a .“1100” b .“1011” c .“1101” d .“0000” 8.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便 b .DAC 的含义是数-模转换、ADC 的含义是模数转换 c .积分型单稳触发器电路只有一个状态 d .上面描述至少有一个不正确 二.判断题(9分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( ) 三.计算题(8分) 1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。 密 线 封 A B

数字电子技术复习题

《数字电子技术》综合复习资料 一、单项选择题 1.在下列各图中,同或逻辑Z 对应的逻辑图是 。 A. ≥1 ≥1 Z D. =1 Z 2. 逻辑表达式A (B+C )=AB+AC 的对偶式是 。 A. ))((C A B A C B A ++=+ B. A+BC=(A+B ) (A+C ) C. AB+AC=A (B+C ) D. ))((C A B A C B A ++=+ 3.如果要采用奇校验方式传送一个七位二进制代码0011010,则其校验位为 。 A . 0 B .1 C .00110101 D .其它 4. 三态门有一使能控制端,当使能端为无效电平时,正确的是 。 A. 输出端为高阻态 B . 输出端为高电平 C. 输出端为低电平 D. 输出与输入间有正常的逻辑关系 5.用四选一数据选择器实现函数Y =0101A A A A +,应使 。 A.D 0=D 2=0,D 1=D 3=1 B.D 0=D 2=1,D 1=D 3=0 C.D 0=D 1=0,D 2=D 3=1 D.D 0=D 1=1,D 2=D 3=0 6.有一个与非门构成的基本RS触发器,欲使其输出状态保持原态不变,其输入信号应为 。 A. S=R=0 B. S=0 R=1 C. S=1 R=0 D. S=R=1 7.若用J K 触发器来实现状态方程为AB Q A Q n 1 n +=+,则J 、K 端的驱动方程为 。 A.J =A B ,K =B A + B.J =A B ,K = B A C.J = B A +, K =A B D.J = B A ,K =A B 8.一个8421B C D 码十进制计数器,设其初态Q 3Q 2Q 1Q 0=0011,输入的时钟脉冲频率 f =1k H z 。试问在100m s 时间后,计数器的状态为 。 A .0010; B .0011; C .0111 D.0110 9.欲将容量为1K ×4的R A M 扩展为4K ×4,则需要控制各片选端的辅助译码器的输出端数 为 。 A.1 B.2 C.4 D.8 10.一个8位A/D 转换器,若所转换的最大模拟电压为5V ,当输入2V 电压时,其输出的数字量为 。 A .00111001 B .01100110 C .10011001 D .01010010 11.一个7位二进制加法计数器,如果输入脉冲频率 f=256kHz ,试求此计数器最高位触发器输出脉冲频率为____________。 A .32kHz ; B .2kHz ; C .128 kHz D .256kHz 12.用n 个触发器构成计数器,可得到的最大计数长度(模值)为____________。 A. n B. 2n C. 2n D. n 2 13.由555u u o 4V

数字电子技术基础期末考试试卷及答案1[1]

数字电子技术基础试题(一) 填空题: (每空1数字电子技术基础试题(一) 一、分,共10分) 1.(30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为 8 条。 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

2.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、D、双积分A/D转换器 7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。

数字电子技术基础试题及答案

数字电子技术基础期末考试试卷 课程名称 数字电子技术基础 A 卷 考试形式 闭 卷 考核类型 考试 本试卷共 4 大题,卷面满分100分,答题时间120分钟。 一、填空题:(每小题2分,共10分) 1.二进制数(1011.1001)2转换为八进制数为 (13.41) ,转换为十六进为 B9 。 2.数字电路按照是否具有记忆功能通常可分为两类: 组合逻逻辑电路 、 时序逻辑电路 。 3.已知逻辑函数F =A ⊕B ,它的与非-与非表达式为 ,或与非表达式 为 。 4.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。 5.555定时器构成的施密特触发器,若电源电压V CC =12V ,电压控制端经0.01μF 电容接地,则上触发电平U T+ = V ,下触发电平U T –= V 。 二、化简题:(每小题10分,共20分) 1.用代数法将下面的函数化为最简与或式:F=C ·[ABD BC BD A +++(B+C)D]

2. 用卡诺图法将下列函数化简为最简与或式: F(A 、B 、C 、D)=∑m (0,2,4,5,7,13)+∑d(8,9,10,11,14,15) 三、分析题:(每小题10分,共40分) 1.试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。 题 1图 得分 评卷人

2.74161组成的电路如题 2 图所示,分析电路,并回答以下问题: (1)画出电路的状态转换图(Q 3Q 2Q 1Q 0); (2)说出电路的功能。(74161的功能见表) 题 2 图 …………………密……………………封…………………………装…………………订………………………线………………………

数字电子技术试卷和答案

数字电子技术试卷(1) 一.填空(16) 1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 2.100001100001是8421BCD 码,其十进制为 861 。 3.逻辑代数的三种基本运算是 与 , 或 和 非 。 4.三态门的工作状态是 0 , 1 , 高阻 。 5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。 6.施密特触发器的主要应用是 波形的整形 。 7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。 8.实现A/D 转换的主要方法有 , , 。 二.判断题(10) 1.BCD 码即8421码 ( 错 ) 2.八位二进制数可以表示256种不同状态。 ( 对 ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。 ( ) 4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。 (对 ) 5.计数器可作分频器。 ( 对 ) 三.化简逻辑函数(14) 1.用公式法化简- - +++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=- 2.用卡诺图化简∑∑= m d D C B A Y ),,,,()+,,,, (84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Q n +=- +1 ,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。(15) 七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

2004年数字电子技术试题及答案

<<数字电子技术>>试题答案 2004.11 一.选择题.(每题2分,共20分. 每小题只有一个答案) 题号 1 2 3 4 5 6 7 8 910 答案B C C A B A D B D B 1).8421BCD码100100110100对应的十进制数是: (*知识点:BCD码) (A)2356 (B)934 (C)4712 (D)2355 2).n个变量可组成多少个最小项? (*知识点:最小项) (A)n (B)2n (C)2n (D)2n-1 3)已知函数F的卡诺图如图1-1, 试求其最简与或表达式(*知识点:卡诺图化简) 4)如果在时钟脉冲CP=1期间, 由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用什么结构的触发器? (**知识点:主从结构触发器的动作特点)

(A)TTL 主从 (B)边沿 (C)维持阻塞 (D)同步RS 5)已知函数 ,该函数的反函数 是(*知识点:求反函数) 6)为构成1024×4的RAM, 需要多少片256×1的RAM? (**知识点:RAM 的扩展) (A)16 (B)4 (C)8 (D)12 7)欲得到一个频率高度稳定的矩形波, 应采用什么电路(*知识点:石英晶体多谐振荡器) (A) 计数器 (B)单稳态触发器 (C)施密特触发器 (D)石英晶体多谐振荡器 8)若将一个频率为10KH Z的矩形波变换成一个1KH Z的矩形波, 应采用什么电路? (**知识点:计数器的分频功能) (A)T'触发器 (B)十进制计数器 (C)环形计数器 (D)施密特触发器 9)一个八位D/A转换器的最小输出电压增量为0.02V, 当输入代码为01001100时, 输出电压V O为多少伏? (**知识点:D/A转换器) (A)0.76V (B)3.04V (C)1.40V (D)1.52V 10)对于TTL门电路来说,下列各图哪个是正确的? (*** 知识点:TTL门电路)

数字电子技术基础试题及答案 (1)

. 数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度 T ,振荡频率f 和占空比q 。 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号

图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 ………………封…………………………装…………………订………………………线………………………

D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 三、设计题:(每10分,共20分) 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求: (1)列出计数器状态与V01、V02的真值表;

数字电子技术试卷及答案

一、单项选择题(每小题1分,共15分) 在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。 1.一位十六进制数可以用多少位二进制数来表示( C ) A . 1 B . 2 C . 4 D . 16 2.以下电路中常用于总线应用的是( A ) 门 门 C. 漏极开路门 与非门 3.以下表达式中符合逻辑运算法则的是( D ) ·C =C 2 +1=10 C.0<1 +1=1 4.T 触发器的功能是( D ) A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D ) .3 C 6.多谐振荡器可产生的波形是( B ) A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C ) .2 C 8.引起组合逻辑电路中竟争与冒险的原因是( C ) A.逻辑关系错; B.干扰信号; C.电路延时; D.电源不稳定。 9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟C P 控制 10.N 个触发器可以构成能寄存多少位二进制数码的寄存器( B ) +1 11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为 ( B ) =A B ,K =B A =A B ,K =B A =B A +,K =A B =B A ,K =A B 12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C )

数字电子技术试题及答案

广东技术师范学院《数字电子技术》试卷及答案 一、填空题(每空1分,共20分) 1、 有一数码10010011,作为自然二进制数时,它相当于十进制数( 147 ),作为8421BCD 码时,它相当于十进制数( 93 )。 2、三态门电路的输出有高电平、低电平与( 高阻 )3种状态。 3.TTL 与非门多余的输入端应接( 高电平或悬空 )。 4.TTL 集成JK 触发器正常工作时,其d R 与d S 端应接( 高 )电平。 5、 已知某函数?? ? ? ?+??? ? ?++=D C AB D C A B F ,该函数的反函数 F =( D C B A D C A B ++ )。 6、 如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。 7、 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V,其输出高电平为( 3、6 )V,输出低电平为( 0、35 )V, CMOS 电路的电源电压为( 3—18 ) V 。 8.74LS138就是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11 )根地址线,有( 16 )根数据读出线。 10、 两片中规模集成电路10进制计数器串联后,最大计数容量为(100 )位。 11、 下图所示电路中, Y 1=( Y 1=A 反B );Y 2 =( Y 2=A B 反+ A B ); (Y 3=A B ); Y 3 ( Y 3=A B 反 )。 12、 某计数器的输出波形如图1所示,该计数器就是( 5 )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个就是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1、 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。 A.F(A,B,C)=∑m(0,2,4) B 、 (A,B,C)=∑m(3,5,6,7) C.F(A,B,C)=∑m(0,2,3,4) D 、 F(A,B,C)=∑m(2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出 012Y Y Y ??的值就是( C )。 A B Y 1 Y 2 Y 3

数字电子技术试题及答案05

试卷五 一、填空题(20分) 1.数字信号只有 和 两种取值。 2.十进制123的二进制数是 ;八进制数是 ;十六进制数是 。 3.设同或门的输入信号为A 和B ,输出函数为F 。 若令B=0,则F= 若令B=1,则F= 4.三态门的输出有 、 、 三种状态。 5.设JK 触发器的起始状态Q=1 若令J=1,K=0,则=+1n Q 。 若令J=1,K=1,则=-1n Q 。 6.BCD 七段翻译码器输入的是 位 码,输出有 个。 7.一个N 进制计数器也可以称为 分频器。 8.有一个6位D/A 转换器,设满度输出为6.3V ,输入数字量为110111,则输出模拟电压为 。 9.设ROM 容量为256字×8位,则它应设置地址线 条,输出线 条。 10.用256字×4位RAM ,扩展容量为1024字×8位RAM ,则需要 片。 二 、选择题(20分) 1. 离散的,不连续的信号,称为( ) A 、模拟信号 B 、数字信号 2. 组合逻辑电路通常由( )组合而成。 A 、门电路 B 、触发器 C 、计数器 3. 十六路数据选择器的地址输入(选择控制)端有( )个 A 、16 B 、2 C 、4 D 、8 4. 一位8421BCD 码译码器的数据输入线与译码输出线的组合是( ) A 、4:6 B 、1:10 C 、4:10 D 、2:4 5. 能实现脉冲延时的电路是( ) A 、多谐振荡器 B 、单稳态触发器 C 、施密特触发器 6.8线—3线优先编码器的输入为70I I - ,当优先级别最高的7I 有效时,其 输出012Y Y Y 的值是( ) A 、111 B 、010 C 、000 D 、101 7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A 、J=K=0 B 、J=K=1 C 、J=O ,K=1 8.有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( ) A 、1011—0110—1100—1000—0000 B 、1011—0101—0010—0001—0000 9.有一位二进制数码需要暂时存放起来,应选用( )

数字电子技术试题及答案

广东技术师范学院《数字电子技术》试卷及答案 一、填空题(每空1分,共20分) 1.?147),作为8421BCD 码时,它相当于十进制数(93)。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5.已知某函数?? ? ? ?+??? ? ?++=D C AB D C A B F ,该函数的反函数F =(D C B A D C A B ++)。 时,输出 ROM 有0Y 的值是A .111B.010 C.000D.101 3.十六路数据选择器的地址输入(选择控制)端有(C )个。 A .16B.2 C.4D.8 4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是(A )。 A.1011--0110--1100--1000--0000 B.1011--0101--0010--0001--0000 C.1011--1100--1101--1110--1111 D.1011--1010--1001--1000--0111

5.已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2 A 1 A =011,则输出Y 7 ~ Y 是(C)。 6.一只四输入端或非门,使其输出为1的输入变量取值组合有(A)种。A.15?????????B.8 C.7?????????D.1 7.随机存取存储器具有(A)功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N个触发器可以构成最大计数长度(进制数)为(D)的计数器。 9 10 A 11 12 A. 13 14 A.4 B.6 C.8 D.16 三、判断说明题(本大题共2小题,每小题5分,共10分) (判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。) 1、逻辑变量的取值,1比0大。(×) 2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小(√)。

数电期末练习题

第一章数制与码制 一、单项选择题: 1. 十进制数32转换为二进制数为(C)A、1000 B、10000 C、100000 D、1000000 2. 二进制数转换为十六进制数为(D )A、FE1H B、FC2H C、7D1H D、7E1H 3. 十进制数36转换为8421BCD码为(C)A、00100100 B、00110100 C、00110110 D、 4. 一位十六进制数可以用(C )位二进制数来表示。A、1B、2C、4D、16 5. 十进制数25用8421BCD码表示为(B )。A、10 101 B、0010 0101 C、100101 D、10101 6.十进制数35转换为8421BCD码为(B )A、00100100 B、00110101 C、00100011 D、00110110 7.三位二进制数码可以表示的状态是( D )。A、2 B、4 C、6 D、8 8.十进制数25转换为二进制数为( D )。A、110001 B、10111 C、10011 D、11001 9.BCD代码为()表示的数为(594)10,则该BCD代码为()。 A、8421BCD码 B、余3 BCD码 C、5421BCD码 D、2421BCD码(C) 10.与二进制数00100011相应的十进制数是( B )。A、35 B、19 C、23 D、67 11. 是8421BCD码的是( B )。A、1010B、0101 C、1100 D、1101 12. 二进制数1101转换为十进制数为(D )A、10 B、11 C、12D、13 13. 比较数的大小,最大数为( C )A、(1 B、(51)10C、(34)16 =(52) 10 D、(43)8 14.把二进制数转换成十进制数为(A )A、150 B、96 C、82 D、159 15. 将十六进制数4FB转换为二进制数等于( C ) A、0B B、0B C、0 D、 16. 将数转换为十六进制数为( A )A、 B 、C、 D 2 17. 将十进制数130转换为对应的八进制数:( ) A、202 B、82 C、120 D、230 18. 二进制整数最低位的权是(c )A、0 B、2 C、02D、4 19. n位二进制整数,最高位的权是()A、n2B、1n2-C、1n2+D、2n2+ 20. 下列四个数中最大的数是( ) A、(AF)16 B、(0010)8421BCD C、()2 D、(198)10 21. 将代码()8421BCD转换成二进制数为(b) A、(01000011)2 B、(01010011)2 C、()2 D、(0001)2 22. 十进制数4用8421BCD码表示为:()A、100 B、0100 C、0011 D、11 23. 下列不同进位制中最大的是() A、(76)8 B、(1100101)2 C、(76)10 D、(76)16 24. 用8421码表示的十进制数45,可以写成() A、45 B、[101101]BCD C、[01000101]BCD D、[101101]2 25. 下列属于8421BCD码的是()A、1011B、1111C、0111D、1100 26. 下列不属于8421BCD码的是()A、0101B、1000C、0111D、1100 27. 下列四个数中最大的数是( )

数字电子技术基础试卷及答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为()。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

数字电子技术试题(含答案)

系:_____________ 专业:_______________ 班级:_________ 准考证号: 姓名:_____________ 期 末 考 试 试 题 (卷) 密 封 线 密 封 线 以 内 不 准 作 任 何 标 记 密 封 线

8、要使JK 触发器处于计数状态,则必须使( ) A.J=K=1 B.J=K=0 C.J=0,K=1 D.J=1,K=0 9、下列触发器中没有计数功能的是( ) A.RS 触发器 B.T 触发器 C.JK 触发器 D.T ˊ触发器 10、组合电路中的冒险,偏“0”冒险Y = ( ) 二、填空题:(请在答题纸答题)(每空2分,共30分) 1、逻辑函数的表示方法有___________、___________、___________、___________、___________五种形式。 2、组合电路中的冒险,偏“1”冒险Y = ___________,偏“0”冒险Y = ___________。 3、不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。 4、一个4选1的数据选择器,应具有_____个地址输入端______个数据输入端。 5、时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。 6、计数器按CP 脉冲的输入方式可分为___________和___________。 三、化简题(请在答题纸答题)(每小题5分,共10分) 1、用公式证明等式,()()AB AB A B A B +=++ 2、用卡诺图化简函数为最简单的与或式(画图)。 (0,1,3,4,5,7,)Y m =∑ 四、根据已知条件,画出输出波形(请在答题纸答题)(每题10分,共20分) 1、已知逻辑门与输入波形,作出Y 的波形 Y A

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字电子技术-4套期末试卷-含答案

《数字电子技术基础》(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分)

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

数字电子技术试卷及答案五套

数字电子技术试卷 一、选择题: A组: 1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的 A、00100 B、10100 C、11011 D、11110 2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和 C、逻辑函数的最简或与式 D、逻辑函数的最大项之和 3、在下列逻辑电路中,不是组合逻辑电路的是(D) A、译码器 B、编码器 C、全加器 D、寄存器 4、下列触发器中没有约束条件的是(D) A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 5、555定时器不可以组成D。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.J K触发器 6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。 A、有 B、无 C、允许 D、不允许 7、(D)触发器可以构成移位寄存器。 A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 8、速度最快的A/D转换器是(A)电路 A、并行比较型 B、串行比较型 C、并-串行比较型 D、逐次比较型 9、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K触发器 B. R-S触发器 C. D触发器 D. T触发器 10.(电子专业作)对于VHDL以下几种说法 错误的是(A ) A VHDL程序中是区分大小写的。 B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成 C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚 D 结构体是描述元件内部的结构和逻辑功能 B组: 1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A ) A.二进制 B.八进制 C. 十进制 D.十六进制 2、十进制数6在8421BCD码中表示为-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000

相关文档
相关文档 最新文档