文档库 最新最全的文档下载
当前位置:文档库 › 电子科技大学网络教育射频模拟电路综合测试题四

电子科技大学网络教育射频模拟电路综合测试题四

电子科技大学网络教育射频模拟电路综合测试题四
电子科技大学网络教育射频模拟电路综合测试题四

电子科技大学期末数字电子技术考试题a卷-参考答案教学内容

电子科技大学二零零九至二零一零学年第 二 学期期 末 考试 数字逻辑设计及应用 课程考试题 A 卷(120分钟)考试形式:闭卷 考试日期2010年7月12日 课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末 60 分 一、To fill your answers in the blanks (1’×25) 1. If [X]10= - 110, then [X]two's-complement =[ 10010010 ]2, [X]one's-complement =[ 10010001 ]2. (Assumed the number system is 8-bit long) 2. Performing the following number system conversions: A. [10101100]2=[ 000111010010 ]2421 B. [1625]10=[ 0100100101011000 ]excess-3 C. [ 1010011 ]GRAY =[ 10011000 ]8421BCD 3. If ∑=C B A F ,,)6,3,2,1(, then F D ∑=C B A ,,( 1,4,5,6 )=C B A ,,∏(0,2,3,7 ). 4. If the parameters of 74LS-series are defined as follows: V OL max = 0.5 V , V OH min = 2.7 V , V IL max = 0.8 V , V IH min = 2.0 V , then the low-state DC noise margin is 0.3V ,the high-state DC noise margin is 0.7V . 5. Assigning 0 to Low and 1 to High is called positive logic. A CMOS XOR gate in positive logic is called XNOR gate in negative logic. 6. A sequential circuit whose output depends on the state alone is called a Moore machine. 7. To design a "001010" serial sequence generator by shift registers, the shift register should need 4 bit as least. 8. If we use the simplest state assignment method for 130 sates, then we need at least

RF射频电路设计

RF电路的PCB设计技巧 如今PCB的技术主要按电子产品的特性及要求而改变,在近年来电子产品日趋多功能、精巧并符合环保条例。故此,PCB的精密度日高,其软硬板结合应用也将增加。 PCB是信息产业的基础,从计算机、便携式电子设备等,几乎所有的电子电器产品中都有电路板的存在。随着通信技术的发展,手持无线射频电路技术运用越来越广,这些设备(如手机、无线PDA等)的一个最大特点是:第一、几乎囊括了便携式的所有子系统;第二、小型化,而小型化意味着元器件的密度很大,这使得元器件(包括SMD、SMC、裸片等)的相互干扰十分突出。因此,要设计一个完美的射频电路与音频电路的PCB,以防止并抑制电磁干扰从而提高电磁兼容性就成为一个非常重要的课题。 因为同一电路,不同的PCB设计结构,其性能指标会相差很大。尤其是当今手持式产品的音频功能在持续增加,必须给予音频电路PCB布局更加关注.据此本文对手持式产品RF电路与音频电路的PCB的巧妙设计(即包括元件布局、元件布置、布线与接地等技巧)作分析说明。 1、元件布局 先述布局总原则:元器件应尽可能同一方向排列,通过选择PCB进入熔锡系统的方向来减少甚至避免焊接不良的现象;由实践所知,元器件间最少要有 0.5mm的间距才能满足元器件的熔锡要求,若PCB板的空间允许,元器件的间距应尽可能宽。对于双面板一般应设计一面为SMD及SMC元件,另一面则为分立元件。 1.1 把PCB划分成数字区和模拟区 任何PCB设计的第一步当然是选择每个元件的PCB摆放位。我们把这一步称为“布板考虑“。仔细的元件布局可以减少信号互连、地线分割、噪音耦合以及占用电路板的面积。 电磁兼容性要求每个电路模块PCB设计时尽量不产生电磁辐射,并且具有一定的抗电磁干扰能力,因此,元器件的布局还直接影响到电路本身的干扰及抗干扰能力,这也直接关系到所设计电路的性能。

电子科技大学 模拟电路实验报告01

模拟电路实验报告 实验一常用电子测量仪器的使用 1.实验目的 (1)了解双踪示波器、函数信号发生器、晶体管毫伏表、直流稳压电源的工作原 理和主要技术指标。 (2)掌握双踪示波器、晶体管毫伏表、直流稳压电源的正确使用方法。 2.实验原理 示波器是电子测量中最常用的一种电子仪器,可以用它来测试和分析时域信号。示波器通常由信号波形显示部分、垂直信道(Y通道)、水平信道(X通道)三部分组成。YB4320G是具有双路的通用示波器,其频率响应为0~20MHz。 为了保证示波器测量的准确性,示波器内部均带有校准信号,其频率一般为1KHz,即周期为1ms,其幅度是恒定的或可以步级调整,其波形一般为矩形波。在使用示波器测量波形参数之前,应把校准信号接入Y轴,以校正示波器的Y轴偏转灵敏度刻度以及扫描速度刻度是否正确,然后再来测量被测信号。 函数信号发生器能产生正弦波、三角波、方波、斜波、脉冲波以及扫描波等信号。由于用数字LED显示输出频率,读数方便且精确。 晶体管毫伏表是测量正弦信号有效值比较理想的仪器,其表盘用正弦有效值刻度,因此只有当测量正弦电压有效值时读数才是正确的。晶体管毫伏表在小量程档位(小于1V)时,打开电源开关后,输入端不允许开路,以免外界干扰电压从输入端进入造成打表针的现象,且易损坏仪表。在使用完毕将仪表复位时,应将量程开关放在300V挡,当电缆的两个测试端接地,将表垂直放置。 直流稳压电源是给电路提供能源的设备,通常直流电源是把市电220V的交流电转换成各种电路所需要的直流电压或直流电流。一般一个直流稳压电源可输出两组直流电压,电压是可调的,通常为0~30V,最大输出直流电流通常为2A。 输出电压或电流值的大小,可通过电源表面旋钮进行调整,并由表面上的表头或LED显示。每组电源有3个端子,即正极、负极和机壳接地。正极和负极就像我们平时使用的干电池一样,机壳接地是为了防止外部干扰而设置的。 如果某一电路使用的是正、负电源,即双电源,此时要注意的是双电源共地的接法,以免造成短路现象。 数字万用表可用于交、直流电压测量、交、直流电流测量,电阻测量,一般晶体管的测量等。一般的数字万用表交流电压挡的频率相应范围为45Hz~500Hz,用

电子科技大学模拟电路考试题及答案

电子科技大学 二零零七至二零零八学年第一学期期末考试 模拟电路基础课程考试题A卷(120分钟)考试形式:开卷 课程成绩构成:平时10分,期中30分,实验0分,期末60分 一(20分)、问答题 1.(4分)一般地,基本的BJT共射放大器、共基放大器和共集放大器的带宽哪个最大?哪个最小? 2.(4分)在集成运算放大器中,为什么输出级常用射极跟随器?为什么常用射极跟随器做缓冲级? 3.(4分)电流源的最重要的两个参数是什么?其中哪个参数决定了电流源在集成电路中常用做有源负载?在集成电路中采用有源负载有什么好处? 4.(4分)集成运算放大器为什么常采用差动放大器作为输入级? 5.(4分)在线性运算电路中,集成运算放大器为什么常连接成负反馈的形式?

二(10分)、电路如图1所示。已知电阻R S=0,r be=1kΩ,R1∥R2>>r be。 1.若要使下转折频率为10Hz,求电容C的值。 2.若R S≠0,仍保持下转折频率不变,电容C的值应该增加还是减小? 图1 三(10分)、电路如图2所示。已知差模电压增益为10。A点电压V A=-4V,硅三极管Q1和Q2的集电极电压V C1=V C2=6V,R C=10kΩ。求电阻R E和R G。 图2 四(10分)、电路如图3所示。已知三极管的β=50,r be=1.1kΩ,R1=150kΩ,R2=47k Ω,R3=10kΩ,R4=47kΩ,R5=33kΩ,R6=4.7kΩ,R7=4.7kΩ,R8=100Ω。 1.判断反馈类型; 2.画出A电路和B电路; 3.求反馈系数B; 4.若A电路的电压增益A v=835,计算A vf,R of和R if。

电子科大数字电路,期末试题0708-2半期考试

………密………封………线………以………内………答………题………无………效…… 电子科技大学二零零七至二零零八学年第二学期期中考试 “数字逻辑设计及应用”课程考试题 期中卷(120分钟)考试形式:闭卷 考试日期 2008年4月26日 课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末60 分 1-1.与十进制数 (0. 4375 )10 等值的二进制数表达是 ( A ) A. ( 0.0111 ) 2 B. ( 0.1001 ) 2 C. ( 0.0101 ) 2 D. ( 0.01101 ) 2 1-2. 与十六进制数(FD .A )16等值的八进制数是( A )8 A. ( 375.5 )8 B. ( 375.6 )8 C. ( 275.5 )8 D. ( 365.5)8 1-3.与二进制数(11010011) 2 对应的格雷码表达是 ( C ) Gray A. ( 11111010 ) Gray B. (00111010 ) Gray C. ( 10111010 )Gray D. (11111011 ) Gray 1-4.下列数字中与(34.42)8 相同 的是( B ) A.(011010.100101)2 B.(1 C.88)16 C.(27.56)10 D.(54.28)5 1-5.已知[A]补=(10010011),下列表达式中正确的是( C ) A. [–A]反=(01101100) B. [A]反=(10010100) C. [-A]原=(01101101) D. [A]原=(00010011) 1-6.一个十六路数据选择器,其选择控制输入端的数量为( A ) A .4个 B. 6个 C. 8个 D. 3个 1-7.四个逻辑相邻的最小项合并,可以消去( B )个因子。 A. ( 1 ) B. ( 2 ) C. ( 3 ) D.( 4 ) 1-8.设A 补=(1001),B 补=(1110),C 补=(0010),在下列4种补码符号数的运算中,最不可能产生溢出的是 ( D ) A. [A-C]补 B. [B-C]补 C. [A+B]补 D. [B+C]补 1-9.能够实现“线与”的CMOS 门电路叫( D ) A. ( 与门 ) B. ( 或门 ) C. (集电极开路门) D. (漏极开路门) 1-10.CMOS 三输入或非门的实现需要( C )个晶体管。 A. ( 2 ) B. ( 4 ) C. ( 6 ) D. ( 8 ) 1-11.三态门的三个输出状态分别为:逻辑“1”、逻辑“0”和( C ) A. (短路) B. ( 5V ) C. (高阻) D. ( 0.3V ) 1-12.与()x y xz ''+等价的逻辑关系为( D ) A. XYZ B. XY ’+XZ ’ C. XY ’+X ’Z ’ D. XY ’Z

uestc射频模拟电路与系统RFIC_fall2012_lect8_phase_noise_2p

Dr. K. Kang 2 Oscillator output spectrum

Dr. K. Kang 3 Phase noise versus amplitude noise Dr. K. Kang 4 Graphical picture of AM and PM

Dr. K. Kang 5 Phase noise? Dr. K. Kang 6 Phase noise measurement

Dr. K. Kang 7 Phase noise in TX chain Dr. K. Kang 8 Phase noise in RX chain

Dr. K. Kang 9 Phase noise in digital communication Dr. K. Kang 10

§??“Perfectly efficient” RLC oscillator §??Signal energy stored in the tank §??Mean square signal (carrier) voltage is Dr. K. Kang 11 General RLC oscillator §??Total mean-square noise voltage §??Noise to Signal ratio §??Resonator Q §??Therefore Dr. K. Kang 12 General RLC oscillator (con’t) N/S?=V↓n?↓↑2 /?V↓sig?↓↑2 = kT/?E↓stored

电子科技大学集成电路原理实验CMOS模拟集成电路设计与仿真王向展

实验报告 课程名称:集成电路原理 实验名称: CMOS模拟集成电路设计与仿真 小组成员: 实验地点:科技实验大楼606 实验时间: 2017年6月12日 2017年6月12日 微电子与固体电子学院

一、实验名称:CMOS模拟集成电路设计与仿真 二、实验学时:4 三、实验原理 1、转换速率(SR):也称压摆率,单位是V/μs。运放接成闭环条件下,将一个阶跃信号输入到运放的输入端,从运放的输出端测得运放的输出上升速率。 2、开环增益:当放大器中没有加入负反馈电路时的放大增益称为开环增益。 3、增益带宽积:放大器带宽和带宽增益的乘积,即运放增益下降为1时所对应的频率。 4、相位裕度:使得增益降为1时对应的频率点的相位与-180相位的差值。 5、输入共模范围:在差分放大电路中,二个输入端所加的是大小相等,极性相同的输入信号叫共模信号,此信号的范围叫共模输入信号范围。 6、输出电压摆幅:一般指输出电压最大值和最小值的差。 图 1两级共源CMOS运放电路图 实验所用原理图如图1所示。图中有多个电流镜结构,M1、M2构成源耦合对,做差分输入;M3、M4构成电流镜做M1、M2的有源负载;M5、M8构成电流镜提供恒流源;M8、M9为偏置电路提供偏置。M6、M7为二级放大电路,Cc为引入的米勒补偿电容。 其中主要技术指标与电路的电气参数及几何尺寸的关系:

转换速率:SR=I5 I I 第一级增益:I I1=?I I2 I II2+I II4=?2I I1 I5(I2+I3) 第二级增益:I I2=?I I6 I II6+I II7=?2I I6 I6(I6+I7) 单位增益带宽:GB=I I2 I I 输出级极点:I2=?I I6 I I 零点:I1=I I6 I I 正CMR:I II,III=I II?√5 I3 ?|I II3|(III)+I II1,III 负CMR:I II,III=√I5 I1+I II5,饱和 +I II1,III+I II 饱和电压:I II,饱和=√2I II I 功耗:I IIII=(I8+I5+I7)(I II+I II) 四、实验目的 本实验是基于微电子技术应用背景和《集成电路原理与设计》课程设置及其特点而设置,为IC设计性实验。其目的在于: 根据实验任务要求,综合运用课程所学知识自主完成相应的模拟集成电路设计,掌握基本的IC设计技巧。 学习并掌握国际流行的EDA仿真软件Cadence的使用方法,并进行电路的模拟仿真。 五、实验内容 1、根据设计指标要求,针对CMOS两级共源运放结构,分析计算各器件尺寸。 2、电路的仿真与分析,重点进行直流工作点、交流AC和瞬态Trans分析,能熟练掌握各种分析的参数设置方法与仿真结果的查看方法。 3、电路性能的优化与器件参数调试,要求达到预定的技术指标。

电子科技大学网络教育专科C语言在线考试答案

一、单项选择题(每题2分,共30分) 1.以下描述正确的是( C ) A.goto语句只能用于退缩出多层循环。 B.switch语句中不能出现continue语句。 C.只能用continue语句中来终止本次循环。 D.在循环语句中break语句不独立出现。 2.一个C程序的执行是从( A ) A.C程序的main函数开始,到main函数结束。 B.本程序的第一个函数开始,到本程序最后一个函数结束。 C.本程序的main函数开始,到本程序文件的最后一个函数结束。 `D.本程序的第一个函数开始,到本程序main函数结束。 3.C语言中,要求运算数必须都是整数的运算符是( C )。 A.* B.- C.% D.+ 4.假定 int i=3,j=4; 执行语句: printf("%d,%d,%d\n",i+++j,i,j); 之后,其输出结果为:( C ) A.7,4,4 B. 8,4,4 C. 7,3,4 D.7,3,5 5.对break语句的正确描述。( A ) A.break语句在while语句中,立即终止执行while语句。 B.break语句不能用于循环语句之外的语句。 C.break语句与continue语句功能相同。 D.b reak语句可以带参数,也可以不带。 6.在C语言中,下面那一个不是正确的概念( A ) A. 所有循环语句都要求至少要执行一次循环体。 B. goto和if语句能构成循环语句。 C.循环过程只能包含,不能交叉。 D.循环体可以是一条语句。 7.以下对二维数组a的正确说明是( C ) A. int a[ 3 ] [ ]; B. float a( 3, 4); C. int a[ 3 ] [ 4 ] D.float a( 3, )( 4 ); 8.对函数的正确描述( C ) A.在C语言中可以嵌套定义函数。 B.自定义函数和调用函数可以不在一个源文件中。 C.函数定义都是平行的,独立的。 D.不能嵌套调用函数。 9.若用数组名作为函数调用的实参,传给形参的是( A ) A.数组的首地址 B.数组的第一个元素值 C.数组的全部元素值 D.数组中元素的个数 10.对于 int *p; int a[]; p=a; 的合法运算( C ) A. a++; B. p=a; p++; 相当于 a++; C. ++p; 相当于 a[1]; D.若p中的地址为100则p++; 运算后,则其值为100 11.假设int x[] = {1,3,5,7,9,11}, *ptr; ptr = x; 以下那些是对数组元素的正确引用 ( D )

秋专科 微机原理及应用 电子科技大学在线考试

2017年秋|微机原理及应用|专科 1. 有如下定义VAR1 DB 1,2,3,4,5 VAR2 DB '12345' NUM4 EQU VAR2–VAR1 则 NUM4=()。 (A) 5 (B) 4 (C) 3 (D) 2 分值:2 2. 下列四个寄存器中,不能用来作为间接寻址方式的寄存器是()。 (A) BP (B) BX (C) D I (D) CX 分值:2 3. 相对查询传送来说,无条件传送工作可靠。() (A) 正确 (B) 错误 分值:2 4. 指令“CMP AX,CX”和“SUB AX,CX”的实现功能完全一样,可以互相替换。() (A) 正确 (B) 错误

分值:2 5. BUFFER DB 100 DUP(?) ;表示BUFFER为()的存储空间,其内容为随机数,通常 作为程序的工作单元。 (A) 200个字节 (B) 200个字 (C) 100个字 (D) 100个字节 分值:2 6. 用来定义字节变量的伪指令是()。 (A) WORD (B) DWORD (C) B YTE (D) QWORD 分值:2 7. 乘法运算是双操作数运算,但是,在指令中却只指定一个操作数,另一个操作数是隐 含规定的,隐含操作数为()。 (A) AL/AX (B) BL/BX (C) C L/CX (D) DL/DX 分值:2

8. 指令“LOOP Lable ”与“DEC CX JNZ Lable ”的功能是等价的。() (A) 错误 (B) 正确 分值:2 9. 非循环算术移位指令在执行时,实际上是把操作数看成()符号数来进行移位。 (A) 不确定 (B) 带 (C) 都可以 (D) 无 分值:2 10. 计算机存储容量的基本单位:1 B(Byte)=(bits),1TB=GB。 (A) 8,1000G B (B) 8,1000K (C) 8,1024M (D) 8,1024G 分值:2 11. DEC 指令不能影响标志寄存器的()位。 (A) IF (B) SF

电子科技大学数字无线电课后习题答案

作业 1:FM 对讲机中接收机的设计 系统参数:射频频率: 433MHz
信号带宽:15KHz (频偏 7.5KHz ,音频带宽 3.4KHz ) 调制方式:FM 要求:1. 给出一个可实现的系统结构 2. 设计系统各级的主要参数(如滤波器、振荡器等) 3. 画出各级的频谱结构
答案: 1. 二次变频超外差式接收机系统:
f0 433MHz B 20MHz
f IF1
49.5MHz
f0 49.5MHz B 100KHz
fIF2 450KHz
f0 450KHz B 15KHz
fLO1 383.5MHz 或 482.5MHz
fLO2 48.05MHz 或 49.95MHz
2.
15KHz
433
f (MHz)
334 383.5 433 482.5 532 f (MHz)

47.5 48.05 49.5 49.95 50.4 f (MHz)
450
f (KHz)

1.根据下图所示的数字基带接收机电路和 A 点给定的信号频谱, 画出图中 B、C、D、E、F 点的信号频谱。
cos0t
e j0t
e 2
j0t
A
sin 0t
e
j0t
e 2j
j0t
cosot
LPF
LPF
-sinot
zBI(t)
zBI(n)
B
C zBQ(t)
A/D
D
DSP
E
A/D
zBQ(n)
fs=2.5Bs
zB(n)= zBI(n) +j zBQ(n)
F
A点信号频谱:
X(f)
1
Bs
0.5
f0 Bs f0
0
f0 f0 Bs f (Hz)
答案:
B点信号频谱: 经LPF滤除
2 f0
ZBI ( f ) 1 0.5
Bs 0 Bs
经LPF滤除
2 f0 f (Hz)
C点信号频谱:
j ZBQ ( f ) 1
0.5
Bs
0 Bs
f (Hz)

电子科技大学模拟电路考试题及答案

{ 电子科技大学 二零零七至二零零八学年第一学期期末考试 模拟电路基础课程考试题 A 卷( 120 分钟)考试形式:开卷课程成绩构成:平时 10 分,期中 30 分,实验 0 分,期末 60 分 一(20分)、问答题 1.(4分)一般地,基本的BJT共射放大器、共基放大器和共集放大器的带宽哪个最大哪个最小 ) 2.(4分)在集成运算放大器中,为什么输出级常用射极跟随器为什么常用射极跟随器做缓冲级 3.(4分)电流源的最重要的两个参数是什么其中哪个参数决定了电流源在集成电路中常用做有源负载在集成电路中采用有源负载有什么好处 ] 4.(4分)集成运算放大器为什么常采用差动放大器作为输入级 ( 5.(4分)在线性运算电路中,集成运算放大器为什么常连接成负反馈的形式

【 二(10分)、电路如图1所示。已知电阻R S=0,r be=1kΩ,R1∥R2>>r be。 1.若要使下转折频率为10Hz,求电容C的值。 2.若R S≠0,仍保持下转折频率不变,电容C的值应该增加还是减小 图1 ^ 三(10分)、电路如图2所示。已知差模电压增益为10。A点电压V A=-4V,硅三极管Q1和Q2的集电极电压V C1=V C2=6V,R C=10 kΩ。求电阻R E和R G。 图2

( 四(10分)、电路如图3所示。已知三极管的β=50,r be=Ω,R1=150kΩ,R2=47kΩ,R3=10kΩ,R4=47k Ω,R5=33kΩ,R6=Ω,R7=Ω,R8=100Ω。 1.判断反馈类型; 2.画出A电路和B电路; 3.求反馈系数B; 4.若A电路的电压增益A v=835,计算A vf,R of和R if。 [ 图3 $

电子科技大学模拟电路考试题及答案

………密………封………线………以………内………答………题………无………效…… 电子科技大学 二零零七至二零零八学年第一学期期末考试 模拟电路基础课程考试题A 卷(120 分钟)考试形式:开卷课程成绩构成:平时10 分,期中30 分,实验0 分,期末60 分 一(20分)、问答题 1.(4分)一般地,基本的BJT共射放大器、共基放大器和共集放大器的带宽哪个最大?哪个最小? 2.(4分)在集成运算放大器中,为什么输出级常用射极跟随器?为什么常用射极跟随器做缓冲级? 3.(4分)电流源的最重要的两个参数是什么?其中哪个参数决定了电流源在集成电路中常用做有源负载?在集成电路中采用有源负载有什么好处? 4.(4分)集成运算放大器为什么常采用差动放大器作为输入级? 5.(4分)在线性运算电路中,集成运算放大器为什么常连接成负反馈的形式?

………密………封………线………以………内………答………题………无………效…… 二(10分)、电路如图1所示。已知电阻R S=0,r be=1kΩ,R1∥R2>>r be。 1.若要使下转折频率为10Hz,求电容C的值。 2.若R S≠0,仍保持下转折频率不变,电容C的值应该增加还是减小? 图1 三(10分)、电路如图2所示。已知差模电压增益为10。A点电压V A=-4V,硅三极管Q1和Q2的集电极电压V C1=V C2=6V,R C=10 kΩ。求电阻R E和R G。 图2

………密………封………线………以………内………答………题………无………效…… 四(10分)、电路如图3所示。已知三极管的β=50,r be=1.1kΩ,R1=150kΩ,R2=47kΩ,R3=10kΩ,R4=47kΩ,R5=33kΩ,R6=4.7kΩ,R7=4.7kΩ,R8=100Ω。 1.判断反馈类型; 2.画出A电路和B电路; 3.求反馈系数B; 4.若A电路的电压增益A v=835,计算A vf,R of和R if。 图3

数字集成电路知识点整理

Digital IC:数字集成电路是将元器件和连线集成于同一半导体芯片上而制成的数字逻辑电路或系统 第一章引论 1、数字IC芯片制造步骤 设计:前端设计(行为设计、体系结构设计、结构设计)、后端设计(逻辑设计、电路设计、版图设计) 制版:根据版图制作加工用的光刻版 制造:划片:将圆片切割成一个一个的管芯(划片槽) 封装:用金丝把管芯的压焊块(pad)与管壳的引脚相连 测试:测试芯片的工作情况 2、数字IC的设计方法 分层设计思想:每个层次都由下一个层次的若干个模块组成,自顶向下每个层次、每个模块分别进行建模与验证 SoC设计方法:IP模块(硬核(Hardcore)、软核(Softcore)、固核(Firmcore))与设计复用Foundry(代工)、Fabless(芯片设计)、Chipless(IP设计)“三足鼎立”——SoC发展的模式 3、数字IC的质量评价标准(重点:成本、延时、功耗,还有能量啦可靠性啦驱动能力啦之类的) NRE (Non-Recurrent Engineering) 成本 设计时间和投入,掩膜生产,样品生产 一次性成本 Recurrent 成本 工艺制造(silicon processing),封装(packaging),测试(test) 正比于产量 一阶RC网路传播延时:正比于此电路下拉电阻和负载电容所形成的时间常数 功耗:emmmm自己算 4、EDA设计流程 IP设计系统设计(SystemC)模块设计(verilog) 综合 版图设计(.ICC) 电路级设计(.v 基本不可读)综合过程中用到的文件类型(都是synopsys): 可以相互转化 .db(不可读).lib(可读) 加了功耗信息

射频通信电路试题及答案6

一、选择题(每小题2分、共30分)将一个正确选项前的字母填在括号内 1.用万用表欧姆档辨别二极管的阴、阳极时,应该把欧姆档拨到(A)A.R×100或R×1k档B.R×1档C.R×10档D.R×10k档2.为了有效地实现基极调幅,调制器必须工作在哪种工作状态(B)A.临界B.欠压C.过压 3.LC正弦波振荡器电路如图所示,下列哪种说法是正确的(D) A.由于放大器不能正常工作,故不能振荡 B.不满足相位平衡条件,故不能振荡 C.没有选频网络,故不能振荡 D.电路能振荡 4.用双踪示波器观察到下图所示的调幅波,根据所给的数值,它的调幅度为(C) A.0.2 B.0.8 C.0.67 D.0.1 5.谐振功率放大器的输入激励信号为正弦波时,集电极电流为( C )A.余弦波B.正弦波C.余弦脉冲波 6.在调谐放大器的LC回路两端并上一个电阻R,可以(A)A.降低回路的Q值B.提高谐振频率C.减小通频带 7.大信号包络检波器只适用于以下哪种调幅波(D)A.VSB B.SSB C.DSB D.AM 8.某超外差接收机的中频为465kHz,当接收931kHz的信号时,还收到465kHz的干扰信号,此干扰为(B)A.干扰哨声B.中频干扰 C.镜像干扰D.交调干扰 9.检波并经隔直电容后的信号成份有(D)A.调幅波、低频、直流B.等幅载波和上下边频 C.等幅载波、低频、直流D.低频信号 10.AFC电路的作用是(A)A.维持工作频率稳定B.消除频率误差 C.使输出信号幅度保持恒定或仅在很小的范围内变化 11.下列哪种说法是正确的(C)A.同步检波器要求接收端载波与发端载波频率相同、幅度相同 B.同步检波器要求接收端载波与发端载波相位相同、幅度相同 C.同步检波器要求接收端载波与发端载波频率相同、相位相同 D.同步检波器要求接收端载波与发端载波频率相同、相位相同、幅度相同 12.检波的描述是(A)

电子科技大学模拟电路简答题整理总汇 期末必备

1 画出BJT管输出特性曲线,简述各个区域的特点及偏置条件 截止区:ic几乎为0,电路不工作。发射结电压小于开启电压;集电结反偏; 放大区:ic=βib,ic几乎只与ib有关,与uCE无关,表现出ib对ic的控制作用。 发射结电压大于开启电压;集电结反偏。 饱和区:ic不仅与ib有关,还随uCE增大而明显增大,ic<βib。 发射结和集电结正偏。 BJT输出特性曲线表现的是IB为常数时ic与管压降UCE的关系。 2为什么BJT称为双极性晶体管,而FET称为单极晶体管,他们各自是哪种控制型器件。BJT管工作时两种载流子都参与导电;FET管仅有多数载流子参与导电;BJT管是电流控制器件;FET管是电压控制器件。 3 BJT管输出电压产生截止失真(饱和失真)的原因是什么,如何减小。 产生失真的原因是静态工作点Q设置不合理或者外加信号过大。 输出电压产生截止失真的原因是Q点过低,负半周期时IB过小导致BJT管进入截止区;适当减小RB以增大IB即可; 输出电压产生饱和失真的原因是Q点过高,正半周期时IC饱和导致BJT管进入饱和区;适当增大RB以减小IB即可 Q点位置适中的时候如果外加输入信号过大,产生双向失真。通过输入端接分压电路或者适当增大直流偏置电压。 4 直流电源在放大电路的作用是什么 ①为晶体管正常工作提供偏置电压; ②为电路提供能源 5 为什么要稳定静态工作点,有哪些方法 静态工作点不但决定电路是否会产生失真,还会影响到电压放大倍数、输入电阻等动态参数。引入直流负反馈或者使用温度补偿(靠温度敏感器件直接对IB产生影响)。 6 BJT管稳定静态工作点电路引入了哪种反馈,简述稳Q过程。 见6 7 有哪些耦合方式,各有什么特点? 直接耦合、阻容耦合、变压器耦合和光电耦合。 直接耦合:可放大直流信号、低频特性好、利于集成;静态工作点相互影响,存在零点漂移现象。 阻容耦合:各级静态工作点相互独立;只能放大交流信号、低频特性差、耦合过程有损耗,不利于集成。 变压器耦合:同阻容耦合,可实现阻抗变换。 光电耦合:实现电气隔离,抑制电干扰。

电子科技大学在线考试2019年春计算机应用基础专科

2019年春|计算机应用基础|专科 1. 函数Round(1 2.452,1)计算的结果是() (A) 12 (B) 12.4 (C) 12.5 (D) 12 分值:2 完全正确得分:2 2. 下列关于表格的说法错误的是() (A) 对于不需要的表格可以选中整个表格用“删除表格”命令删除 (B) 可以根据需要绘制指定行列数的表格 (C) Word文档中用空格分隔的文字可以转换成表格 (D) Word文档中只能插入固定行数的表格 分值:2 答题错误得分:0 3. 为了方便用户记忆和使用,采取域名来命名IP地址,下列域名代码表示教育机构的是() (A) GOV (B) ORG (C) EDU (D) COM 分值:2 答题错误得分:0

4. 以下编码技术属于有损压缩的是() (A) 行程编码 (B) 变换编码 (C) 算术编码 (D) 霍夫曼编码 分值:2 完全正确得分:2 5. 下列各类存储器中,断电后其息会丢失的是() (A) ROM (B) RAM (C) 光盘 (D) 硬盘 分值:2 答题错误得分:0 6. 在公式中需要计算一个单元格区域A1,B1,C1,D1,则下列表示该区域方式正确的是() (A) A1,D1 (B) A1:D1 (C) A1!D1 (D) A1+D1 分值:2 答题错误得分:0 7. 能同时显示多幻灯片缩略图的视图是()

(A) 普通视图 (B) 幻灯片浏览视图 (C) 备注页视图 (D) 幻灯片放映视图 分值:2 完全正确得分:2 8. 已知字符‘A’的ASCII码是1000001,则字符‘C’的ASCII值是() (A) 100 (B) 67 (C) 70 (D) 无法计算 分值:2 完全正确得分:2 9. 计算机的特点不包括() (A) 具有网络处理能力 (B) 具有逻辑判断能力 (C) 运算精度高 (D) 运算速度快 分值:2 完全正确得分:2 10. Word中文字格式可以利用“字体”对话框设置,以下格式不能在“字体”对话框中设置的是()

电子科大数字电路,期末试题101102半期考试试卷-答案

电子科技大学二零零九年至二零一零学年第二学期“数字逻辑设计及应用”课程考试题(半期)(120分钟)考试日期2011年4月23日 一二三四五六七八九十总分评卷教师 I. To fill the answers in the “( )” (2’ X 19=38) 1. [1776 ]8 = ( 3FE )16 = ( 1111111110 )2= ( 1000000001 ) Gray . 2. (365)10 = ( 001101100101 )8421BCD=( 001111001011 ) 2421 BCD. 3.Given an 12-bit binary number N. if the integer’s part is 9 bits and the fraction’s part is 3 bits ( N = a8 a7 a6 a5 a4 a3 a2 a1 a0 . a-1 a-2 a-3), then the maximum decimal number it can represent is ( 511.875 ); the smallest non-zero decimal number it can represent is ( 0.125 ). 4. If X’s signed-magnitude representation X SM is(110101)2, then it’s 8-bit two’s complement representation X2’s COMP is( 11101011 ) , and (–X)’s 8-bit complement representation (–X) 2’s COMP is ( 00010101 )2 . 5. If there are 2011 different states, we need at least ( 11 ) bits binary code to represent them. 6.If a positive logic function expression is F=AC’+B’C(D+E),then the negative logic function expression F = ( (A+C’)(B’+(C+DE)) ). 7. A particular Schmitt-trigger inverter has V ILmax = 0.7 V, V IHmin = 2.1 V, V T+= 1.7 V, and V T-= 1.3 V, V OLmax=0.3V, V OHmin=2.7V. Then the DC noise margin in the HIGH state is ( 0.6V ), the hysteresis is ( 0.4V ). 8.The unused CMOS NAND gate input in Fig. 1 should be tied to logic ( 1 ). Fig.1Circuit of problem I-8 9. If number [ A ] two’s-complement =11011001

2017年秋专科 电子工艺基础-电子科技大学在线考试

2017 年秋|电子工艺基础|专科
一、单项选择题 1. ()价格低,阻燃强度低,易吸水,不耐高温,主要用在中低档民用品中,如收音机、录 音机等。 (A) 酚醛纸敷铜板 (B) 环氧纸质敷铜板 (C) 聚四氟乙烯敷铜板 (D) 环氧玻璃布敷铜板 分值:2.5 完全正确得分:2.5 2. 表面贴装元器()件是电子元器件中适合采用表面贴装工艺进行组装的元器件名称,也是 表面组装元件和表面组装器件的中文通称。 (A) SMC/SMD (B) SMC (C) 以上都不对 (D) SMD 分值:2.5 完全正确得分:2.5 3. ()是电子元器件的灵魂和核心,在元器件封装中封装形式最多、发展速度最快。 (A) 集成电路 (B) 三极管 (C) 电路板 (D) 阻容元件 分值:2.5 完全正确得分:2.5

4.
EDA 是()。 (A) 电子设计自动化 (B) 都不对 (C) 现代电子设计技术 (D) 可制造性设计 分值:2.5 完全正确得分:2.5
5.
人体还是一个非线性电阻,随着电压升高,电阻值()。 (A) 不确定 (B) 不变 (C) 减小 (D) 增加 分值:2.5 完全正确得分:2.5
6.
()指电流通过人体,严重干扰人体正常生物电流,造成肌肉痉挛(抽筋)、神经紊乱,导 致呼吸停止、心脏室性纤颤,严重危害生命。 (A) 灼伤 (B) 电烙伤 (C) 电击 (D) 电伤 分值:2.5 完全正确得分:2.5
7.
将设计与制造截然分开的理念,已经不适应现代电子产业的发展。一个优秀的电子制造工 程师如果不了解产品(),不能把由于设计不合理而导致的制造问题消灭在设计阶段,就 不能成为高水平工艺专家。

模拟射频IC设计理论学习过程

模拟射频IC设计基础理论知识学习及进阶过程 模拟集成电路设计最重要的是基础理论知识,基础理论的重要性很多人一开始并没有意识到,工作一段时间,做过几个项目以后就会深有感触。除此之外就是个人的学习能力和分析问题、解决问题的能力,其实这些能力还是与基础知识有极大关系。 因为理论知识的学习需要一个系统的学习过程,其中涉及到非常多的相关课程,并不是一门实践课所能解决的。基础理论知识的学习途径很多,可以是学校的基础课和专业课,也可以是个人自学相关课程,IC设计所需要的理论知识的深度不是完成学业应付考试的水平所能比拟的,因此需要一个刻苦的深入学习过程。本文主要介绍模拟射频IC设计中所需要的相关基础理论知识的学习过程。 本文就从模拟、射频IC所需要的基础理论知识说起,一步一步说明如何进阶学习。最基础的是高等数学,电路分析基础,模拟电路基础,数字电路,信号与系统,自动控制理论,高频电路基础,射频微波电路理论,无线通信原理,这些是电路方面需要具备的基础知识,其中模拟电路和射频电路需要深入学习,学校课程上的那点皮毛是完全不够用的,需要做到知其然也知其所以然,很多公式及理论的计算推导过程最好彻底吃透;射频电路的S参数、smith圆图、阻抗匹配、噪声系数、线性度、射频收发机结构等理论知识很关键,这个过程非常考验个人的学习能力;无线通信原理是做射频ic必须熟悉的系统方面的知识,射频ic绝大部分是用于通信领域的。然后需要学习的是半导体工艺相关的基础知识,包括半导体器件物理、半导体工艺技术及流程等微电子基础理论知识,因为模拟射频集成电路用到的晶体管、无源器件建模和半导体工艺关系紧密,射频电路实际设计中采用的增强隔离性及降低噪声耦合等的方法和工艺息息相关。 基础知识扎实以后可以开始具体模拟ic设计的课程学习,当然这部分的学习过程也可以和基础知识学习过程结合起来,很多经典ic设计教材都是从基础知识开始讲起,一步一步进阶模拟ic设计的。这个过程比较推荐P.R.Gray的《模拟集成电路分析与设计》,当然最好是英文原版,翻译版本错误多多,容易把初学者带沟里,这本教材的分析推导过程无比详细,能够跟着推导一遍的话绝对收获无穷,从基础的工艺,器件模型,基本放大电路到模拟电路的精髓---运算放大器每一部分都是ic设计的核心基础。其它经典模拟ic教材还有Allen的《CMOS analog circuit design》,拉扎维的《Design of Analog CMOS Integrated Circuits》等等。 模拟ic课程以后就可以进入到射频集成电路的设计课程,这里也有很多经典教材,拉扎维的《射频微电子》,托马斯李的《CMOS射频集成电路设计》,还有清华池保永编写的《CMOS

相关文档