文档库 最新最全的文档下载
当前位置:文档库 › 数字电路 综合复习题集合及答案

数字电路 综合复习题集合及答案

数字电路 综合复习题集合及答案
数字电路 综合复习题集合及答案

《数字电路》综合复习题及答案

一、填空题

1.半导体具有三种特性,即:热敏性、光敏性和_________性。

2.集电极反向饱和电流I CBO是指发射极_________时,集电极与基极之间加反向电压时测得的集电极电流,良好的三极管该值较_________。

3.逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的_________互换,_________互换,_________互换,就得到F的反函数?F。

4.格雷码又称________码,其特点是任意两个相邻的代码中有_______位二进制数位不同。

5.从TTL反相器的输入伏安特性可以知道两个重要参数,它们是____________和____________。

6.输出n位代码的二进制编码器,一般有__________个输入信号端。

7.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。

8.时序电路除了包含组合电路外,还必须包含具有记忆功能的_________电路。因此,仅用一般的逻辑函数描述时序电路的逻辑功能是不够的,必须引进_________ 变量。

9.要使触发器实现异步复位功能(Q n+1=0),应使异步控制信号(低电平有效)?R D=___________,?S D=___________。

10.JK触发器当J=K=________时,触发器Q n+1=?Q n。

11.n位二进制加法计数器有_________个状态,最大计数值为_________。

12.用555定时器构成的单稳态触发器,若充放电回路中的电阻、电容分别用R、C 表示,则该单稳态触发器形成的脉冲宽度t w≈____________。

13.施密特触发器具有两个_________状态,当输出发生正跳变和负跳变时所对应的_________电压是不同的。

14.组成ROM电路中的输出缓冲器一般由三态门组成,其作用一是实现对输出状态的______________控制,二是提高带负载能力。

15.当RAM的字数够用、位数不够用时,应扩展位数。其方法是将各片RAM的____________端、R/?W端和CS端并联起来即可。

二、选择题

1.与晶体三极管组成的电路相比,MOS管组成电路的主要特点是_________ 。

a.电流控制;b.输入电阻高;c.带负载能力强

2.下列数码均代表十进制数6,其中按余3码编码的是_________。

a .0110;

b . 1100;

c .1001

3. 已知逻辑函数Y=AB+A ?B+?A ?B ,则Y 的最简与或表达式为____________。

a .A ;

b .A+?A ?B ;

c . A+?B ;

d .?A+B

4.TTL 与非门扇出系数的大小反映了与非门___________能力的大小。

a .抗干扰;

b .带负载;

c . 工作速度

5. 如果采用负逻辑分析,正或门即____________。

a .负与门;

b .负或门;

c .或门

6.七段显示译码器,当译码器七个输出端状态为abcdefg=0011111时(高点平有效),译码器输入状态(8421BCD 码)应为____________。

a .0011;

b .0110;

c .0101;

d .0100

7. 一个8选1数据选择器,其地址输入端(选择控制输入端)的个数应是_________个。

a .2;

b .3;

c .4;

d .8

8.要实现输入为多位、输出为多位的功能,应选用中规模集成___________组件。

a .编码器;

b .译码器;

c .数据选择器;

d .数值比较器

9.对于J-K 触发器,若J=K ,则可完成_________触发器的逻辑功能。

a .R-S ;

b .D ;

c .T ;

d .J-K

10.3个移位寄存器组成的扭环形计数器,最多能形成____________个状态的有效循环。

a .3;

b .4;

c .6;

d .8

11. 555定时器输入端U I1端(管脚6)、 U I2 端(管脚2)的电平分别大于

3

2 U DD 和

3

1 U DD 时(复位端?R D =1),定时器的输出状态是_________。

a .0 ;

b .1 ;

c .原状态

12.555定时器构成的单稳态触发器的触发电压u i 应____________ U DD 。

a .大于;

b .小于;

c .等于;

d .任意

13.只读存储器ROM 的功能是____________。

a .只能读出存储器的内容且断电后仍保持;

b .只能将信息写入存储器;

c .可以随机读出或写入信息;

d .只能读出存储器的内容且断电后信息全丢失 14.用_________片1k ?4 的ROM 可以扩展实现8k ?4 ROM 的功能。

a.4;b.8;c.16;d.32

三、简述题。

1.最小项的性质。

2.组合电路产生竞争冒险的原因及常用的消除竞争冒险的方法。

3.用中规模集成计数器构成任意进制计数器的三种方法及各自的原理。

四、分析、设计、化简题

4.1将下列逻辑函数化简成最简与或表达式。

(1)Y1=A?B?C+?A?B+?AD+C+BD(用公式法)

(2)Y2=AB?C+AB?D+?ABC+AC?D(?B?C+?BD=0)

(3)Y3(A,B,C,D)=∑ m(2,3,7,8,11,14)+∑ d(0,5,10,15)

4.2TTL电路如图4.2 (a)所示,写出输出Y的逻辑表达式,试根据图(b)的波形画出输出Y的波形。

(a)(b)

图4.2

4.3 试用以下几种组件分别实现逻辑函数F = AB + AC + BC

(1)四选一数据选择器(四选一数据选择器的逻辑功能见式4.3.1);

(2)3线-8线译码器T4138(逻辑功能见式4.3.2);

数据选择器和译码器的外部引线排列示意图分别见图4.3.1和图4.3.2, T4138选通时,S1=1,?S2=?S3=0。

Y=(D10?A2?A1+ D11?A2A1+ D12A2?A1+ D13A2A1)S(式4.3.1)

(式4.3.2)

图4.3.1 图4.3.2 4.4 分析图4.4电路,2线—4线译码器的功能表达式见式4.4。

(1)写出输出F 的表达式; (2)填表4.4;

(3)说明图4.4电路的功能。

Y 0=?A 1?A 0, Y 1=?A 1A 0, Y 2=A 1?A 0, Y 3=A 1A 0 (式4.4)

图4.4

4.5 两片3线-8线译码器连成的电路如图4.5所示。3线-8线译码器T4138逻辑功能表达式见式4.5,正常工作时S 1=1,?S 2=?S 3=0。分析电路,填写真值表(见表4.5),说明电路功能。

图 4.5

(式4.5)

表4.5

表4.4

4.6

电路如图4.6所示,图中① ~ ⑤均为2线—4线译码器。

1.欲分别使译码器① ~ ④处于工作状态,对应的C 、D 应输入何种状态(填表4.6.1); 2.试分析当译码器①工作时,请对应A 、B 的状态写出?Y 10 ~ ?Y 13的状态(填表4.6.2); 3.说明图4.6电路的逻辑功能。

2线—4线译码器的功能见式4.6,工作时?S = 0。

(式4. 6)

图4.6 表4.6.1 表4.6.2

4.7 触发器电路如图4.7 (a) 所示,写出触发器输出端Q的表达式并根据图(b) 给定的波形,对应画出各输出端Q的波形。设各触发器的初始状态均为“0”。

(a)(b)

图4.7

4.8触发器电路如图4.8(a) 所示,写出触发器输出Q的表达式并根据图(b) 给定的波形,对应画出各输出端Q的波形。设各触发器的初始状态均为“0”。

(a)

(b)

图4.8

4.9 触发器电路如图4.9 (a) 所示,写出触发器输出端Q的表达式并根据图(b) 给定的波形,对应画出各输出端Q的波形。设各触发器的初始状态均为“0”。

(a)

(b)

图4. 9

4.10十进制计数器T4160构成的计数器电路如图4. 10所示。T4160的功能见表4. 10。

(1)分析该电路是几进制计数器,画出状态转换图;

(2)若改用复位法,电路该如何连接,画出连线图。

表4.10

4. 10

4.11电路如图4.11所示。3线-8线译码器的功能表达式参见式4.5,十进制计数器的功能参见表4.10。

(1)说明虚线框内的电路为几进制计数器,画出状态转换图;

(2)说明整个电路实现什么功能。

图4.11

4.12 由4位同步二进制计数器T4161组成的电路如图4.12,T4161的功能参见表4. 10。试求:

(1)当预置数输入端D3D2D1D0分别为0011和0101时,计数器的计数进制各为多少?

(2)画出两种情况下的状态转换图。

图4.12

4.13分析图4.13计数器电路的功能,分别写出M =1和M =0时 LD的表达式,说明当M =1和M =0时电路的进制。T4161为四位二进制加法计数器,其功能参见表4.10。

图4.13

4.14试用四位二进制加法计数器T4161芯片构成十三进制加法计数器,其状态转换图见图4.14(a),T4161的外部引线排列见图4.14(b)、功能参见表4.10。

(a)(b)

图4.14

4.15电路如图4.15所示。分析电路,说明它是几进制加(减)法计数器,画出状态转换图。如果要使电路实现相应的逆运算,电路应如何连接,画出电路连接图。T4191是四位同步可逆计数器,其功能见表4.15所示。

表4.15

4.16 555定时器见图4.16(a)所示。

(1)试用图(a)所示的555定时器构成一个施密特触发器,画出连线图;

(2)定性画出该施密特触发器的电压传输特性;

(3)若电源电压U cc=6V,输入电压为图(b)所示的三角波,对应画出输出u o的波形。

(a)(b)

图4.16

4.17试用图4.17 的ROM设计一个全加器,全加器的真值表见表4.17,写出输出F1 F0的表达式,并在其输出交叉点上标出连接状态图。

图4. 17

表4. 17

4.18 分析图4.18所示电路功能,对应CP画出Q A、Q B、Q C和Y的波形,设触发器的初始状态为0。八选一数据选择器的功能见式4.18。

Y=?A2?A1?A0D0+?A2?A1A0D1+?A2A1?A0D2+?A2A1A0D3+A2?A1?A0D4+A2?A1A0D5+A2A1?A0D6

+A2A1A0D7 (式4.18)

图4.18

练习题参考答案

一、填空题

1.掺杂;2.开路,小;3.与、或运算,0、1,原变量、反变量;

4.循环,一;5.输入短路电流,输入漏电流;6.2n;

7.(低位)进位信号;8.存储,时间;9.0,1;10.1;

11.2 n;2 n-1;12.1.1RC 13.稳定,输入;14.三态15.地址输入端二、选择题

1.b;2.c;3.c;4.b;5.a;6.b;7.b;

8.b;9.c;10.c;11.a;12.b;13.a;14.b

三、简述题。

1.最小项的性质。

(1)任何一组变量取值下,只有一个最小项的对应值为1;

(2)任何两个不同的最小项的乘积为0;

(3)任何一组变量取值下,全体最小项之和为1。

2.组合电路产生竞争冒险的原因及常用的消除竞争冒险的方法。

在组合电路中,当逻辑门有两个互补输入信号同时向相反状态变化时,输出端可能产生过渡干扰脉冲的现象。常用的消除竞争冒险的方法有:输入端加滤波电容、加封锁或选通脉冲、修改逻辑设计等。

3.用中规模集成计数器构成任意进制计数器通常有三种方法:级连法、复位法和置位法。简述各种方法构成任意进制计数器的原理。

(1)级连法:将若干片计数器串联连接,若各个计数器的计数容量分别为N1、N2、??

??,则总的计数容量N=N1?N2?????。

(2)复位法:当计数器完成所需的计数时,产生复位控制信号控制计数器的异步复位端,使计数器复0。

(3)置位法:利用计数器的预置数功能,使N进制的计数器在循环计数过程中,跳过(N-M)个状态,实现所需要的M进制计数功能。

四、分析、设计、化简题

4.1 Y1=?B +C+D;Y2=A?D +A?C+?ABC; Y3=CD+?B?D+AC

4.2 Y=?A(B=0),Y= Z(B=1),对应波形见答图4.2所示。

答图4.2

4.3 (1)用四选一数据选择器实现F=AB+AC+BC= ABC+?ABC+A?BC+AB?C 令A2=A、A1=B,则:D13=1、D11= D12=C、D10=0,见答图4.3.1。

(2)用译码器实现

F=AB+AC+BC= ABC+?ABC+A?BC+AB?C = Y3+Y5+Y6+Y7 =

,见答图

4.3.2。

答图4.3.1 答图4.3.2。4.4 (1)F=D0?A1?A0+ D1?A1A0+ D2A1?A0+ D3A1A0,

(2)见答表4.4。

(3)四选一多路选择器。

答表4.4

4.5 见答表4.5,该电路是一个4线-16线译码器。

答表4.5

4.6 见答表4.6, 是4线-16线译码器。 答表4.6.1

答表4.6.2

4.7 Q 1n+1=D 1= D (CP 上升沿触发)

Q 2

n+1

=J 2?Q 2 n +?K 2 Q 2n = ?Q 1 n ?Q 2 n + Q 1 n Q 2 n

(CP 下降沿触发)。波形见答图4.7。

答图4.7

4.8 Q 1n+1= ?Q 1n (A 下降沿触发,当Q 2=1时,Q 1n+1=0)

Q 2n+1=D 2=Q 1 n (B 上升沿触发)。波形见答图4.8。

答图4.8

4.9 Q1n+1= ?Q1n(CP下降沿触发);Q2n+1= ?Q2n(Q1下降沿触发);Q3n+1= ?Q3n(CP 上升沿触发);相应波形见答图4.9。

答图4.9

4.10 (1)八进制计数器,状态转换图见答图4. 10(a),

(2)复位法连接见答图4. 10(b)。

(a)

(b)

答图4. 10

4.11 (1)六进制加法计数器,状态转换图见答图4.11。

(2)顺序脉冲发生器。

0000→ 0001→ 0010

↑Q3Q2Q1Q0↓

0101← 0100← 0011

答图 4.11

4.12 (1)当D3D2D1D0为0011时,十进制加法计数器;当D3D2D1D0为0101时,

八进制加法计数器。

(2)状态转换图分别见答图4.12(a)和(b)。

(a)

(b)

答图4.12

4.13 M=0时,,六进制加法计数器;M=1时,,十进制加法计数器。状态转换图分别见答图4.13(a)(b)所示。

(a)

(b)

答图4.13

4.14 见答图4.14。

答图4.14

4.15 十进制加法计数器,状态转换图见答图4.13(a),十进制减法计数器见答图4.15(b)。

0000→ 0001 → 0010→0011→0100→0101→0110→0111→1000→1001→1001

(a)

(b)

答图4.15

4.16 分别见答图4.16(a)、(b)和(c)所示。

(a)(b)(c)

答图4.16

4.17 F 1 =?A2?A1A0 +?A2A1?A0+A2?A1?A0 +A2A1A0

F0=?A2A1A0 +A2?A1A0+A2A1?A0 +A2A1A0

画出ROM结点图见答图4. 14所示。

答图 4. 17

4.18 Q1n+1= ?Q1n(CP下降沿触发),:Q2n+1= ?Q2n(Q A下降沿触发),Q3n+1= ?Q3n(Q B 下降沿触发)。

Y=?A2?A1?A0D0+?A2?A1A0D1+?A2A1?A0D2+?A2A1A0D3+A2?A1?A0D4+A2?A1A0D5+A2A1?A0D6+A2A1A0D7 =?A2A1?A0+A2A1A0

见答图4.18。

答图4.18

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

数字电子技术期末考试试卷

09级2011年数字电子技术考试试卷 开课学院:通信工程学院 一、填空题:(每空1分,共14分) 1、数制转换:,。 2、若A/D转换器(包括取样—保持电路)输入模拟电压信号的最高变化频率为10kHZ,则取样频率的下限为()。 3、正数的补码和它的()相同,负数的补码可通过将( )得到。 4、试列出3种输出端可以并联使用的门电路:()、()、()。 5、()和()是构成各种复杂数字系统的基本逻辑单元。 6、()和()是衡量A/D转换器和D/A转换器性能优劣的主要标志。 二、化简题:(每小题6分,共12分) (1)、用逻辑函数公式某法证明:

B’CD’+BC’D+ACD+A’BC’D’+A’B’CD+BC’D’+BCD=B’C+BC’+CD。 (2)、试用卡诺图法化简下式,要求画出卡诺图,并勾圈化简:。 三、由与非门构成的某表决电路如图1所示,其中ABCD表示4个人,L=1时表示决议通过。(共10分) (1)试分析电路,说明决议通过的情况有几种。 (2)分析ABCD四个人中,谁的权利最大。

图1 四、某逻辑函数的真值表如表1.2所示,试将74HC153扩展为8选1数据选择器,再实现该逻辑函数。74HC153的功能与逻辑符号分别见表1.1和图2。(共15分)

五、已知74LS138的逻辑符号见图3,逻辑功能见表2.试画出用两片74LS138组成4线-16线译码器的接线图,并说明设计原理。(共10分) 图3 表2、74LS138功能表 使能端选择输入端输出端 S1 A2 A1 A0 × 1 0 ×××× ××× 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 0 1 0 0 0 0 0 0 1 0 1 0 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1

集合的基本运算

《集合的基本运算》教学设计 课题:集合的基本运算 教材:普通高中课程标准实验教科书(人教版)必修一 一、教学内容的地位、作用分析 集合是学生升入高中以后学习的第一个内容,不仅是高中数学内容的一个基础,也为以后其他内容的学习提供了帮助。集合作为现代数学的基本语言,可以简洁、准确地表达数学内容,在现代数学理论体系中的占有基础性的地位。我们学会集合的基本内容后,不仅可以用集合语言表示有关数学对象,也为后面函数概念的描述打下了基础。 本节《集合的基本运算》是集合这一节里面的核心内容。本节的主要内容是交集、并集、补集的概念及交、并、补的运算,要从自然语言、符号语言、图形语言三个方面去理解交、并、补的含义,可以培养学生数形结合的数学思想。同时这一部分不仅是考查的重点知识,同时也是与其他内容很容易交汇出题的知识点,经常作为知识的载体出现。 二、学情分析 学生在小学和初中已经接触过一些集合,例如,自然数的集合,有理数的集合,到一个定点的距离等于定长的点的集合等,对集合有了一个大概的了解。 进入高中以后,学习的第一个内容便是集合。通过《集合的含义与表示》的学习,学生们知道了集合的概念,和其确定性、无序性和互异性三个特征,了解了元素与集合之间的关系(元素属于集合或元素不属于集合),同时学会了列举法和描述法两种表示方法。通过《集合间的基本关系》的学习,我们明确学习了集合与集合的关系,包括包含关系(子集和真子集),相等关系,并规定了不含任何元素的集合叫做空集。同时,在节当中,我们引入了Venn图这个工具,对中集合的运算的学习也提供了帮助。 三、教学目标和重点、难点分析 教学目标

知识目标:(1)理解两个集合之间并集的概念,会求两个简单集合的并集; (2)理解两个集合之间交集的概念,会求两个简单集合的交集; (3)能用Venn图表达集合的关系及运算,体会直观图示对理解抽象概念的作用; (4)在解题过程中能灵活选择应用数轴或Venn图. 能力目标:(1)通过Venn图的使用和数轴的使用,让学生们领悟数形结合的数学思想; (2)通过给出集合作为例子,让学生思考它们之间的关系来给出并集和交集的定义,培养学生观察、分析、归纳、概括等一般能力的发展; (3)讨论环节锻炼了学生交流合作能力以及表达能力. 情感目标:(1)通过使用符号表示、集合表示、图形表示集合间的关系与运算,引导学生感受集合语言在描述客观现实和数学问题中的意义,从中了解数学的重要意义 和应用的广泛程度,从而增加学生学习数学的兴趣; (2)另外讨论环节的设置也可以让学生感受到人与人交流的乐趣,利于学生间的合作交流与和谐相处. 教学重点:(1)并集、交集的概念及其运算; (2)学会使用Venn图和数轴来表示集合间的关系及运算. 教学难点:弄清并集、交集的概念,符号之间的区别与联系 教学方法:讲授式、情景式、合作式 教具学具:幻灯片 四、教学策略分析 本节课的教学难点是弄清并集、交集的概念,符号之间的区别与联系,针对这一教学难点,我们采取下面几个策略进行突破: 1、通过分组讨论,将并集、交集三个内容的概念,符号表示以及Venn图表示进行比较,让学生归纳总结出其中的异同点,从而巩固三个概念的记忆,同时了解这三者之前的区别与联系。 2、通过同一例题给定的两个集合,分别问这两个集合的交集和并集,通过计算过程与

数字电路复习题及答案

数字电路复习题 (注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。 2、数字电路的基本单元电路是 门电路 和 触发器 。 3、数字电路的分析工具是 逻辑代数(布尔代数) 。 4、(50.375)10 = (110010.011)2 = (32.6)16 5、3F4H = (10010 )8421BCD 6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。 7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。 8、正逻辑的与门等效于负逻辑的 或门 。 9、表示逻辑函数的4种方法是 真值表 、 表达式、 卡诺图 、 逻辑电路图 。 其中形式惟一的是 真值表 。 10、对于变量的一组取值,全体最小项之和为 1 。 11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时 这个最小项的取值都是 0 。 12、对于变量的任一组取值,任意两个最小项之积为0。 13、与最小项ABC 相邻的最小项有C AB 、C B A 、BC A 。 14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。 15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T ’。 16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。 17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、 状态方程 )、 状态图 、 状态表 、 时序图 。 18、(251)10 =()2 =(FB )16 19、全体最小项之和为 1 。 20、按照使用功能来分,半导体存储器可分为 RAM 和 ROM 。 21、RAM 可分为 动态RAM 和 静态RAM 。 22、存储器以 字 为单位组织内部结构,1个字含有 若干 个存储单元。1个字中所含的位数(即存储单元的个数)称为字长。字数与字长的乘积表示存储器的 容量 。字数决定 存储器的地址线的颗数 ,字长决定 存储器的数据线的颗数 。

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

集合的基本运算练习题及答案 (2)

集合的基本运算练习题 一 选择题: 1. 设{}0,1,2,3,4,5,{1,3,6,9},{3,7,8}A B C ===,则()A B C I U 等于( ). A. {0,1,2,6} B. {3,7,8,} C. {1,3,7,8} D. {1,3,6,7,8} 2. 设全集U =R ,集合2{|1}A x x =≠,则U C A =( ) A. 1 B. -1,1 C. {1} D. {1,1}- 3. 已知集合M ={(x,y)|x+y=2},N={(x,y)|x -y=4},那么集合M ∩N 为( ) A.x =3,y =-1 B.(3,-1) C.{3,-1} D.{(3,-1)} 4. 已知A ={y |y =x 2-4x +3,x ∈R },B ={y |y =x-1,x ∈R },则A ∩B =( ) A .{y |y=-1或0} B .{x |x=0或1} C .{(0,-1),(1,0)} D .{y |y ≥-1} 5. 已知集合M={x|x-a =0},N={x |a x-1=0},若M ∩N=M ,则实数a =( ) A .1 B .-1 C .1或-1 D .1或-1或0 二 填空题: 6. 设A ={等腰三角形},B ={直角三角形},则A ∩B = ; 7. 设{|}A x x a =>,{|03}B x x =<<,若A B =?I ,求实数a 的取值范围是 ; 8. 若集合A,B 满足A ∪B=A ∩B 则集合A,B 的关系是______________; 9. 设U=R ,A={b x a x ≤≤|},C U A={x |x>4或x<3},则a =________,b =_________. 10. 定义A —B ={x |x ∈A ,且x ?B },若M ={1,2,3,4,5},N ={2,4,8},则N —M = ; 三 解答题: 11.已知关于x 的方程3x 2+px -7=0的解集为A ,方程3x 2-7x +q =0的解集为B ,若A ∩B ={- 3 1},求A ∪B . 12. 已知A={x|x 2-px+15=0},B={x|x 2-ax -b=0},且A ∪B={2,3,5},A ∩B={3},求p,a,b 的值。 13. 设U={2,4,3-a 2},A={2,a 2+2-a },C U A={-1},求a .

数字电路复习题及参考答案

11级数字电路复习题及参考答案 一、单选题 1. 同或逻辑对应的逻辑图是( )。 A. ≥1 ≥1 & 答案:A 2. 在下列逻辑电路中,不是组合逻辑电路的是( ) 。 A. 译码器 B. 编码器 C. 全加器 D. 寄存器 答案:D 3. 用触发器设计一个同步十七进制计数器所需要的触发器数目是( ) 。 A. 2 B. 3 C. 4 D. 5 答案:D 4. 在下列各图中,或非逻辑对应的逻辑图是( ) 。 A.B. C. D. 答案:B 5. 在何种输入情况下,“或非”运算的结果是逻辑“1” 。 A. 全部输入是“0” B. 任意输入是“1” C. 仅一输入是“1” D. 全部输入是“1” 答案:A 6. 一个班级中有四个班委委员,如果要开班委会,必须这四个班委委员全部同意才能召开,其逻辑关系

属于()逻辑。 a.与; b. 或; c.非; d.与非 答案:a 7. 在一个四变量逻辑函数中,( )为最小项。 a.AACD ; b.ABC ; c.ABCD ; d.()AB C D + 答案:c 8. 一个4路数据选择器,其地址输入(选择控制输入)端有( )个。 A. 2个 B. 3个 C. 4个 D. 5个 答案:A 9. 由与非门构成的基本RS 触发器的输入端为R 、S ,则其约束条件为( )。 A. RS=0 B. R+S=1 C. RS=1 D. R+S=0 答案:A 10. 在下列各图中,异或逻辑对应的逻辑图是( )。 答案:D 11. JK 触发器在CP 脉冲作用下,欲使 n+1n Q =Q , 则对输入信号描述不正确的是( )。 A.J =K =1 B.J =Q ,K =Q C.J =Q , K =Q D.J =Q ,K =1 答案:B 12. 当异步置数端I R S D D ==时,输出状态是在CP 由1变0时刻发生变化,且与CP=1期间输入状态变化无关,只取决于CP 由1变0前瞬间输入状态而定的触发器是( )。 A. 基本RS 触发器 B. D 锁存器 C. 同步JK 触发器 D. 负边沿JK 触发器 答案:D 13. 时序逻辑电路中一定包含( )。

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字电子技术基础期末考试试卷及答案1[1]

填空题 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方 程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。二、选择题1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中, 输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图1所示电路的真值表及最简逻辑表达式。

高一数学集合的基本运算练习题及答案25

1.设集合A={x|2≤x<4},B={x|3x-7≥8-2x},则A∪B等于() A.{x|x≥3}B.{x|x≥2} C.{x|2≤x<3} D.{x|x≥4} 【解析】B={x|x≥3}.画数轴(如下图所示)可知选B. 【答案】 B 2.已知集合A={1,3,5,7,9},B={0,3,6,9,12},则A∩B=() A.{3,5} B.{3,6} C.{3,7} D.{3,9} 【解析】A={1,3,5,7,9},B={0,3,6,9,12},A和B中有相同的元素3,9,∴A∩B={3,9}.故选D. 【答案】 D 3.50名学生参加甲、乙两项体育活动,每人至少参加了一项,参加甲项的学生有30名,参加乙项的学生有25名,则仅参加了一项活动的学生人数为________.【解析】 设两项都参加的有x人,则只参加甲项的有(30-x)人,只参加乙项的有(25-x)人.(30-x)+x+(25-x)=50,∴x=5. ∴只参加甲项的有25人,只参加乙项的有20人, ∴仅参加一项的有45人. 【答案】45 4.已知集合A={-4,2a-1,a2},B={a-5,1-a,9},若A∩B={9},求a的值.【解析】∵A∩B={9}, ∴9∈A,∴2a-1=9或a2=9,∴a=5或a=±3. 当a=5时,A={-4,9,25},B={0,-4,9}. 此时A∩B={-4,9}≠{9}.故a=5舍去. 当a=3时,B={-2,-2,9},不符合要求,舍去. 经检验可知a=-3符合题意. 一、选择题(每小题5分,共20分)

1.集合A ={0,2,a},B ={1,a 2}.若A ∪B ={0,1,2,4,16},则a 的值为( ) A .0 B .1 C .2 D .4 【解析】 ∵A ∪B ={0,1,2,a ,a 2},又A ∪B ={0,1,2,4,16}, ∴{a ,a 2}={4,16},∴a =4,故选D. 【答案】 D 2.设S ={x|2x +1>0},T ={x|3x -5<0},则S ∩T =( ) A .? B .{x|x<-12 } C .{x|x>53} D .{x|-120}={x|x>-12},T ={x|3x -5<0}={x|x<53},则S ∩T ={x|-12 0},B ={x|-1≤x ≤2},则A ∪B =( ) A .{x|x ≥-1} B .{x|x ≤2} C .{x|0

数字电子技术期末复习题库及答案完整版

数字电子技术期末复习 题库及答案 HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】

第1单元能力训练检测题 一、填空题 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑 关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和 非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的 权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用 乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换 的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和 非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。 (对) 3、8421BCD码、2421BCD码和余3码都属于有权码。 (错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。 (对)

数字电路复习题及答案

数字电路复习题及答案

数字电路复习题 (注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。)1、逻辑电路可以分为组合逻辑电路电路和时序逻辑电路电路。 2、数字电路的基本单元电路是门电路和触发器。 3、数字电路的分析工具是逻辑代数(布尔代数)。 4、(50.375)10 = (110010.011)2 = (32.6)16 5、3F4H = (0001000000010010 )8421BCD 6、数字电路中的最基本的逻辑运算有与、或、非。 7、逻辑真值表是表示数字电路输入和输出之间逻辑关系的表格。 8、正逻辑的与门等效于负逻辑的或门。 9、表示逻辑函数的4种方法是真值表、表达式、卡诺图、逻辑电路图。 其中形式惟一的是真值表。 10、对于变量的一组取值,全体最小项之和为

1。 11、对于任意一个最小项,只有一组变量的取值 使其值为1,而在变量取其他各组值时 这个最小项的取值都是0。 12、对于变量的任一组取值,任意两个最小项之 积为0。 13、与最小项ABC相邻的最小项有C A。 AB、C B A、BC 14、组合逻辑电路的特点是输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件)。 15、按电路的功能分,触发器可以分为RS、JK、 D、T、 T’。 16、时序电路可分为同步时序逻辑电路和异步时序逻辑电路两种工作方式。 17、描述时序电路逻辑功能的方法有逻辑方程组(含驱动方程、输出方程、 状态方程)、状态图、状态表、时序图。 18、(251)10 =(11111011)2 =(FB)16 19、全体最小项之和为 1 。 20、按照使用功能来分,半导体存储器可分为

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期 《数字电子技术》期末复习题 第一部分题目 一、判断题(每题2分,共30分。描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。 【】2、(325)8 >(225)10 【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。 【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16 【】5、8421 BCD码是唯一能表示十进制数的编码。 【】6、十进制数85的8421 BCD码是101101。 【】7、格雷码为无权码,8421 BCD为有权码。 【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 【】9、逻辑变量的取值,1比0大。 【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。【】11、逻辑运算1+1=1 【】12、逻辑运算A+1+0=A 【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。 【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。【】16、AB A C BC AB A C ++=+ 【】17、逻辑函数表达式的化简结果是唯一的。 【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。 【】19、n个变量组成的最小项总数是2n个。 【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。 【】21、逻辑函数化简过程中的无关项一律按取值为0处理。 【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。【】23、TTL或非门的多余输入端可以接高电平。 【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。【】25、将三输入与非门中的两个输入端都接高电平,就可以实现非门功能。 【】26、基本的逻辑关系有与、或、非三种,其实现单元电路分别为与非门和或非门两种。【】27、CMOS门电路的输入电流大于TTL门电路的输入电流。 【】28、组合逻辑电路的基本组成单元是门电路。 【】29、组合电路没有记忆功能。 【】30、组合电路是一种具有记忆功能的逻辑电路。

(完整版)集合的基本运算练习题

集合的基本运算练习题 一、选择题(每小题5分,共30分) 1.已知集合A ={1,3,5,7,9},B ={0,3,6,9,12},则A∩B =( ) A .{3,5} B .{3,6} C .{3,7} D .{3,9} 2.设集合A ={x|2≤x <4},B ={x|3x -7≥8-2x},则A ∪B 等于( ) A .{x|x≥3} B .{x|x≥2} C .{x|2≤x <3} D .{x|x≥4} 3.集合A ={0,2,a},B ={1,2 a }.若A ∪B ={0,1,2,4,16},则a 的值为( ) A .0 B .1 C .2 D .4 4.满足M ?{4321,,a a a a },且M∩{321,,a a a }={21,a a }的集合M 的个数是( ) A .1 B .2 C .3 D .4 5.已知全集U=R ,集合A={x ︱-2≤x ≤3},B={x ︱x <-1或x >4},那么集合A ∩(C U B )等于( ). A.{x ︱-2≤x <4} B.{x ︱x ≤3或x ≥4} C .{x ︱-2≤x <-1} D.{-1︱-1≤x ≤3} 6.设I 为全集,321S ,S ,S 是I 的三个非空子集且I S S S 321=Y Y ,则下面论断正确的是( )。 A.Φ=)S (S )S (C 321I Y I B.)]S (C )S [(C S 3I 2I 1I ? C.Φ=)S (C )S (C )S (C 3I 2I 1I I I D. )]S (C )S [(C S 3I 2I 1Y ? 二、填空题(每小题5分,共30分) 1.已知集合A ={x|x≤1},B ={x|x≥a},且A ∪B =R ,则实数a 的取值范围是________. 2.满足{1,3}∪A ={1,3,5}的所有集合A 的个数是________. 3.50名学生参加甲、乙两项体育活动,每人至少参加了一项,参加甲项的学生有30名,参加乙项的学生有25名,则仅参加了一项活动的学生人数为________. 4. 设 , 若 ,则实数m 的取值范围是_______. 5. 设U=Z ,A={1,3,5,7,9},B={1,2,3,4,5},则图中阴影部分表示的集合是_______. 6. 如果S ={x ∈N |x <6},A ={1,2,3},B ={2,4,5},那么(S A)∪(S B)= . 三、解答题(每小题10分,共40分) 1.已知集合A ={1,3,5},B ={1,2,x2-1},若A ∪B ={1,2,3,5},求x 及A∩B. 2.已知A ={x|2a≤x≤a +3},B ={x|x<-1或x>5},若A∩B =?,求a 的取值范围. 3.某班有36名同学参加数学、物理、化学课外探究小组,每名同学至多参加两个小组.已知参加数学、物理、化学小组的人数分别为26,15,13,同时参加数学和物理小组的有6人,同时参加物理和化学小组的有4人,则同时参加数学和化学小组的有多少人? 4.集合S ={x|x ≤10,且x ∈N *},A S ,B S ,且A ∩B ={4,5},(S B)∩A ={1,2,3}, (S A)∩(S B)={6,7,8},求集合A 和B. {}{}m x m x B x x A 311/,52/-<< +=<<-=A B A =?

数字电路复习题及答案.

《数字电子技术基础》复习题 一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中) 1.处理 b 的电子电路是数字电路。 (a)交流电压信号(b)时间和幅值上离散的信号 (c)时间和幅值上连续变化的信号(d)无法确定 2.用不同数制的数字来表示2004,位数最少的是 d 。 (a)二进制(b)八进制(c)十进制(d)十六进制 3.最常用的BCD码是 b 。 (a)5421码(b)8421码(c)余3码(d)循环码 4.格雷码的优点是 c 。 (a)代码短(b)记忆方便(c)两组相邻代码之间只有一位不同(d)同时具备以上三者 5.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是 a 。 (a)与非(b)或非(c)同或(d)异或 6.已知F=ABC+CD,选出下列可以肯定使F=0的取值 d (a)ABC=011 (b)BC=11 (c)CD=10 (d)BCD=111 7.2004个1连续异或的结果是 a 。 (a)0 (b)1 (c)不唯一(d)逻辑概念错误 二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)

1.5的5421BCD码是0101 这个是8421码的。 2.逻辑表达式中,异或的符号是⊕,同或的符号是⊙。 3.逻辑函数常用的表示方法有真值表、逻辑函数式、逻辑图和卡诺图。 4.用代数法化简逻辑函数需要一定的经验和技巧,不容易确定化简结果是否是最简。 5.用卡诺图化简逻辑函数,化简结果一般是最简与-或式。 一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中) 1.实体(ENTITY)描述一个设计单元的 C D 的信息。 (a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元 2.结构体(ARCHITECTURE)用于描述设计单元的 A D 。 (a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元 3.在VHDL语言中,ARCHITECTURE中的语句都是 B 执行的语句。 (a)顺序(b)并行(c)即可顺序也可并行(d)无法确定4.在VHDL程序设计中,下面4个部分, C 不是可编译的源设计单元。 (a)ARCHITECTURE (b)ENTITY (c)PROCESS (d)PACKAGE

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

数字电路期末考试试卷及答案

2010-2011学年度第一学期 09级电子技术基础(数字部分)期末考试试卷 一、填空题(本大题共15小题,每空1分,总计30分) 1、 (127)10= ( )2= ( ) 8421BCD。 2、5个变量可构成个最小项,全体最小项之和为。 3、基本逻辑运算有、、 3种。 4、描述逻辑函数各个变量取值组合和函数值对应关系的表格叫。 5、3线—8线译码器74LS138处于译码状态时,当输入A2A1A0=011时,输出= 。 6、对于T触发器,当T= 时,触发器处于保持状态。 7、某计数器的输出波形如图1所示,该计数器是进制计数器。 CP Q 1 Q 2 Q (图1) 8、触发器有个稳定状态,用来寄存和。这种无外加触发信号时能维持原态不变的功能称功能。在外加触发信号作用下,触发器状态。 9、要完成二进制代码转换为十进制数,应选择的电路是:。 10、所谓计数器,是指能和输入脉冲个数的逻辑部件,它是利用触发器的功能来实现的。 11、对于JK触发器,若J=K,则可完成触发器的逻辑功能;若K= J,则可完成触发器的逻辑功能。 12、加法器是用来完成二进制数的加法运算的,它分为和。 13、用表示某些特定含义的代码就称为编码;而把的过程称为,它是编码的逆过程。 14、一个十进制加法计数器需要由个JK触发器组成。 15、3位二进制计数器累计脉冲个数为;4位二进制计数器累计脉冲个数为。 二、单项选择题(本大题共10小题,每小题2分,总计20分) 1、要将方波脉冲的周期扩展16倍,可采用:。 A、16进制计数器 B、十位二进制计数器 2、能实现串行数据变换成并行数据的是:。 A、编码器 B、译码器 C、移位寄存器 D、二进制计数器3、构成4位寄存器应选用个触发器。 A、2 B、4 C、6 D、8 4、对于由3个D触发器组成的单向移位寄存器,3位串行输入数码全部输入寄存器并全部串行输出,则所需要的移位脉冲的数量为。 A、12 B、6 C、3 D、2 5、具有“置0”、“置1”、“保持原状”、“状态翻新”,被称为全功能的触发器的是。 A、D触发器 B、T触发器 C、JK触发器 D、同步RS触发器 6、在触发脉冲作用下,每来一个触发脉冲,触发器的状态就翻转一次的触发器是:。 A、D触发器 B、T,触发器 C、JK触发器 D、同步RS触发器 7、对于基本RS触发器,若S=R=0,则。 A、Q=Q=0 B、Q=Q=1 C、Q=1,Q=0 D、Q=1,Q=0 8、存储8位二进制信息要个触发器。 A、2 B、4 C、6 D、8 9、对于一个共阳极型数码管,若译码器输出送数码管驱动的abcdefg=0000110,则显示的字符为。 A、2 B、3 C、E D、F 10、在下列逻辑电路中,不是组合逻辑电路的是:。 A、译码器 B、运算放大器 C、全加器 D、编码器 三、问答及作图题(本大题共4小题,每小题8分,共32分) 1、触发器的描述方法有哪些?请列举其中四种。 2、异步计数器在结构上有何特点?同步计数器在结构上有何特点? 3、两个D触发器构成的电路如图二所示,设初态Q0=Q1=1,试画出在5个脉冲作用下Q0、 Q、Q1 、 1 Q端的输出波形。 CP (图二) Q Q Q1 CP 1 Q

相关文档
相关文档 最新文档