文档库 最新最全的文档下载
当前位置:文档库 › 数字电子技术复习资料

数字电子技术复习资料

数字电子技术复习资料
数字电子技术复习资料

《数字电子技术》复习

一、主要知识点总结和要求

1.数制、编码其及转换:要求:能熟练在10进制、2进制、8进制、16进制、8421BCD 、格雷码之间进行相互转换。

举例1:()10= ( )2= ( )16= ( )8421BCD

解:()10= ( )2= ( )16= ( )8421BCD

2.逻辑门电路:

(1)基本概念

1)数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。

2)TTL 门电路典型高电平为 V ,典型低电平为 V 。

3)OC 门和OD 门具有线与功能。

4)三态门电路的特点、逻辑功能和应用。高阻态、高电平、低电平。

5)门电路参数:噪声容限V NH 或V NL 、扇出系数N o 、平均传输时间t pd 。

要求:掌握八种逻辑门电路的逻辑功能;掌握OC 门和OD 门,三态门电路的逻辑功能;能根据输入信号画出各种逻辑门电路的输出波形。

举例2:画出下列电路的输出波形。 解:由逻辑图写出表达式为:C B A C B A Y ++=+=,则输出Y 见上。

3.基本逻辑运算的特点:

与 运 算:见零为零,全1为1;或 运 算:见1为1,全零为零;

与非运算:见零为1,全1为零;或非运算:见1为零,全零为1;

异或运算:相异为1,相同为零;同或运算:相同为1,相异为零;

非 运 算:零 变 1, 1 变 零;

要求:熟练应用上述逻辑运算。

4. 数字电路逻辑功能的几种表示方法及相互转换。

①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路):是由变量的所有可能取值组合及其对应的函数值所构成的表格。

②逻辑表达式:是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。

③卡诺图:是由表示变量的所有可能取值组合的小方格所构成的图形。

④逻辑图:是由表示逻辑运算的逻辑符号所构成的图形。

⑤波形图或时序图:是由输入变量的所有可能取值组合的高、低电平及其对应的输出函数值的高、低电平所构成的图形。

⑥状态图(只有时序电路才有):描述时序逻辑电路的状态转换关系及转换条件的图形称为状态图。 要求:掌握这五种(对组合逻辑电路)或六种(对时序逻辑电路)方法之间的相互转换。

5.逻辑代数运算的基本规则

① 反演规则:对于任何一个逻辑表达式Y ,如果将表达式中的所有“·”换成“+”,“+”换成“·”,

“0”换成“1”,“1”换成“0”,原变量换成反变量,反变量换成原变量,那么所得到的表达式就是函数Y 的反函数Y (或称补函数)。这个规则称为反演规则。

②对偶规则:对于任何一个逻辑表达式Y ,如果将表达式中的所有“·”换成“+”,“+”换成“·”,“0”换成“1”,“1”换成“0”,而变量保持不变,则可得到的一个新的函数表达式Y ',Y '称为函Y 的对偶函数。这个规则称为对偶规则。要求:熟练应用反演规则和对偶规则求逻辑函数的反函数和对偶函数。

举例3:求下列逻辑函数的反函数和对偶函数

解:反函数: ;对偶函数:

6.逻辑函数化简

要求:熟练掌握逻辑函数的两种化简方法。

①公式法化简:逻辑函数的公式化简法就是运用逻辑代数的基本公式、定理和规则来化简逻辑函数。 举例4:用公式化简逻辑函数:C B BC A ABC Y ++=1

解:

②图形化简:逻辑函数的图形化简法是将逻辑函数用卡诺图来表示,利用卡诺图来化简逻辑函数。(主要适合于3个或4个变量的化简)

举例5:用卡诺图化简逻辑函数:)6,4()7,3,2,0()

,,(d m C B A Y ∑+∑= 解:画出卡诺图为

则B C Y +=

7.触发器及其特性方程

1)触发器的的概念和特点:

触发器是构成时序逻辑电路的基本逻辑单元。其具有如下特点:

①它有两个稳定的状态:0状态和1状态;

②在不同的输入情况下,它可以被置成0状态或1状态,即两个稳态可以相互转换;

③当输入信号消失后,所置成的状态能够保持不变。具有记忆功能

2)不同逻辑功能的触发器的特性方程为:

RS 触发器:n n Q R S Q

+=+1,约束条件为:RS =0,具有置0、置1、保持功能。 JK 触发器:n n n Q K Q J Q

+=+1,具有置0、置1、保持、翻转功能。 D 触发器: D Q n =+1,具有置0、置1功能。

T 触发器: n n n Q T Q T Q +=+1,具有保持、翻转功能。

T ′触发器: n n Q Q =+1

(计数工作状态),具有翻转功能。 要求:能根据触发器(重点是JK-FF 和D-FF )的特性方程熟练地画出输出波形。

举例6:已知J ,K-FF 电路和其输入波形,试画出

8.脉冲产生和整形电路

1)施密特触发器是一种能够把输入波形整形成为适合于数字电路需要的矩形脉冲的电路。要求:会根据输入波形画输出波形。

特点:具有滞回特性,有两个稳态,输出仅由输入决定,即在输入信号达到对应门限电压时触发翻转,没有记忆功能。

2)多谐振荡器是一种不需要输入信号控制,就能自动产生矩形脉冲的自激振荡电路。

特点:没有稳态,只有两个暂稳态,且两个暂稳态能自动转换。

3)单稳态触发器在输入负脉冲作用下,产生定时、延时脉冲信号,或对输入波形整形。

特点:①电路有一个稳态和一个暂稳态。

②在外来触发脉冲作用下,电路由稳态翻转到暂稳态。

③暂稳态是一个不能长久保持的状态,经过一段时间后,电路会自动返回到稳态。

要求:熟练掌握555定时器构成的上述电路,并会求有关参数(脉宽、周期、频率)和画输出波形。 举例7:已知施密特电路具有逆时针的滞回特性,试画出输出波形。

解:

9.A/D 和D/A 转换器

1)A/D 和D/A 转换器概念:

模数转换器:能将模拟信号转换为数字信号的电路称为模数转换器,简称A/D 转换器或ADC 。由采样、保持、量化、编码四部分构成。

数模转换器:能将数字信号转换为模拟信号的电路称为数模转换器,简称D/A 转换器或DAC 。由基准电压、变换网络、电子开关、反向求和构成。

ADC 和DAC 是沟通模拟电路和数字电路的桥梁,也可称之为两者之间的接口。

2)D/A 转换器的分辨率

分辨率用输入二进制数的有效位数表示。在分辨率为n 位的D/A 转换器中,输出电压能区分2n 个不同的输入二进制代码状态,能给出2n 个不同等级的输出模拟电压。

分辨率也可以用D/A 转换器的最小输出电压与最大输出电压的比值来表示。

举例8:10位D/A 转换器的分辨率为:

3)A/D 转换器的分辨率A/D 转换器的分辨率用输出二进制数的位数表示,位数越多,误差越小,转换精度越高。

举例9:输入模拟电压的变化范围为0~5V ,输出8位二进制数可以分辨的最小模拟电压为5V ×2-8=20mV ;而输出12位二进制数可以分辨的最小模拟电压为5V ×2-12≈。

10.常用组合和时序逻辑部件的作用和特点

组合逻辑部件:编码器、译码器、数据选择器、数据分配器、半加器、全加器。

时序逻辑部件:计数器、寄存器。

要求:掌握编码器、译码器、数据选择器、数据分配器、半加器、全加器、计数器、寄存器的定义,功能和特点。

举例10:能对两个1位二进制数进行相加而求得和及进位的逻辑电路称为半加器。

二、典型题型总结及要求

(一)分析题型

1.组合逻辑电路分析:

分析思路:

①由逻辑图写出输出逻辑表达式;

② 将逻辑表达式化简为最简与或表达式;

③由最简与或表达式列出真值表;

④分析真值表,说明电路逻辑功能。

要求:熟练掌握由门电路和组合逻辑器件74LS138、74LS153、74LS151构成的各种组合逻辑电路的分析。

举例11:分析如图逻辑电路的逻辑功能。

解:

①由逻辑图写出输出逻辑表达式

001.01023

112110≈=

-

②将逻辑表达式化简为最简与或表达式

③由最简与或表达式列出真值表

④分析真值表,说明电路逻辑功能

当输入A 、B 、C 中有2个或3个为1时,输出Y 为1,否则输出Y 为0。所以这个电路实际上是一种3人表决用的组合逻辑电路:只要有2票或3票同意,表决就通过。

2.时序逻辑电路分析:

分析思路:

① 由电路图写出时钟方程、驱动方程和输出方程;

② 将驱动方程代入触发器的特征方程,确定电路状态方程;

③分析计算状态方程,列出电路状态表;

④由电路状态表画出状态图或时序图;

⑤分析状态图或时序图,说明电路逻辑功能。

要求:熟练掌握同步时序电路,比如同步加法计数器、减法计数器、环形计数器、扭环形计数器的分析。

举例12:如图所示时序逻辑电路,试分析它的逻辑功能,验证是否能自启动,并画出状态转换图和时序图。

解:

时钟方程为:CP0=CP1=CP

激励方程为:

将激励方程代入J-K-FF 的特性方程可得状态方程为

由状态方程做出状态转换表为:

0 0

0 1 0 1

1 0 1 0

0 0 1 1 0 0

则状态转换图和时序图为:

可见电路具有自启动特性,这是一个三进制计数器。

(二)设计题型

1.组合逻辑电路设计:

设计思路:

① 由电路功能描述列出真值表;

② 由真值表写出逻辑表达式或卡若图;

③将表达式化简为最简与或表达式;

④实现逻辑变换,画出逻辑电路图。

要求:熟练掌握用常用门电路和组合逻辑器件74LS138、74LS153、74LS151设计实现各种组合逻辑电路。

举例13:某汽车驾驶员培训班进行结业考试,有三名评判员,其中A 为主评判员,B 和C 为副评判员,在评判时按照服从多数原则通过,但主评判员认为合格也通过,试用与非门实现该逻辑电路。(或用74138、74151、74153实现)

解:由题意可作出真值表为:用卡诺图化简为

CA

BC AB Y ++=

A B C Y 0 0 0 0 0 0 1

0 0 1 0

0 0 1 1

1 1 0 0

1 1 0 1

1 1 1 0

1 1 1 1 1

则输出逻辑表达式为BC A BC A Y =+=

用与非门实现逻辑电路图为:

2.时序逻辑电路设计:

设计思路:

①由设计要求画出原始状态图或时序图;

②简化状态图,并分配状态;

③选择触发器类型,求时钟方程、输出方程、驱动方程;

④画出逻辑电路图;

⑤检查电路能否自启动。

要求:熟练掌握同步时序电路,比如同步加法计数器、减法计数器的设计实现。

举例14:设计一个按自然态序变化的7进制同步加法计数器,计数规则为逢七进1,产生一个进位输出。 解:①建立原始状态图:

②简化状态图,并分配状态:已经是最简,已是二进制状态;

③选择触发器类型,求时钟方程、输出方程、驱动方程:因需用3位二进制代码,选用3个CP 下降沿触发的JK 触发器,分别用FF 0、FF 1、FF 2表示。

由于要求采用同步方案,故时钟方程为:

输出方程:

状态方程:④画出电路图⑤检查电路能否自启动:

将无效状态111代入状态方程计算:可见111的次态为有效状态000,电路能够自启动。

、74LS163四种集成计数器应用,比如分析或设计N 进制计数器;熟练掌握74LS194应用,比如分析或设计环形计数器和扭环形计数器。

1.用同步清零端或置数端归零构成N 进置计数器

(1)写出状态S N-1的二进制代码。

(2)求归零逻辑,即求同步清零端或置数控制端信号的逻辑表达式。

(3)画连线图。

2.用异步清零端或置数端归零构成N 进置计数器

(1)写出状态S N 的二进制代码。

(2)求归零逻辑,即求异步清零端或置数控制端信号的逻辑表达式。

(3)画连线图。

举例15:用74LS161来构成一个十二进制计数器。解:

(1)用异步清零端CR 归零:S N =S 12=1100则电路为:

注:这里D 0~D 3可随意处理。

(2)用同步置数端LD 归零:

S N =S 11=1011则电路为:注:这里D 0~D 3必须都接0。

举例16:用74LS160来构成一个48进制同步加法计数器。

解:因74LS160为同步十进制计数器,要构成48进制同步加法计数器须用二片74LS160来实现,现采用异步清零实现: S 48=01001000,取高位片的Q C 和低位片的Q D 作归零反馈信号。即清零端CR 归零信号为:D 低C 高Q Q CR =,则电路连线图为:

(三)计算和画图题型:要求:会分析电路工作原理,说明电路功能;会根据题意计算电路参数,或正确画出电路波形。

举例17:如图电路,完成下列问题:

1)说明这是什么电路?

2)求电路的输出信号频率f

3)画出V C 及V O 的波形。

解:

1) 这是一个由555定时器构成的多谐振荡器。

???????=+==+==+=+++00

012120112

1021011001210n n n n n n n n n n n n n n n n n Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q n n Q Q CR 2

3=n n n Q Q Q LD 0

13=

2) 其振荡周期为

则其频率为 Hz T f 2.184

.011≈== 3)V C 及V O 的波形的波形为:

三、基本概念练习

一、判断题

1.CMOS 门电路为双极型电路,而TTL 门电路则为单极型电路。( )

2.能够实现“线与”功能的门电路是OC 门或OD 门。( )

3.施密特触发器的特点是只有一个稳态,需在外加信号作用下才能由稳态翻转到暂稳态。( )

4.在时钟脉冲的控制下,根据输入信号T 不同情况,凡是具有保持和翻转功能的电路,称为T 触发器。( )

5.某电路任意时刻的输出不仅取决于当时的输入信号,而且与电路的原状态有关,该电路为时序逻辑电路。( )

6.若集成555定时器的第4脚接低电平时,不管输入信号为任意值,定时器始终输出高电平。( )

二、填空题:

1.(44.375)10= 2 = 8 = 16 = 8421BCD 。

2.Y=AB (C+D ),它的反函数Y = ;对偶函数Y '= 。

3.或非逻辑运算特点是 ,异或逻辑运算特点为 。

n 线译码器的输入代码为 个,输出代码为 个。

5.就单稳态触发器和施密特触发器而言,若要实现延时、定时的功能,应选用 ;若要实现波形变换、整形的功能,应选用 。

6.一位二进制计数器可实现 分频;n 位二进制计数器,最后一个触发器输出的脉冲频率是输入频率的 倍。

三、选择题

1.八位二进制数所能表示的最大十进制数为( )。

(a) 255 (b) 88 (c) 99 (d) 128

2.下图中能实现B A Y ⊕=逻辑运算的电路是( )。

十进制译码器,数字输入信号端和数字输出信号端分别有( )个。

(a)4和16 (b) 3和8 (c) 3和10 (d) 4和10

4.四个触发器构成十进制加法计数器,若触发器输出从低位至高位分别为Q 0、Q 1、Q 2、Q 3,则输出进位信号C 为( )

(a) Q 3Q 1 (b) Q 3Q 2Q 1Q 0 (c) Q 2Q 1Q 0 (d) Q 3Q 0

5.能将输入三角波信号转换成矩形脉冲信号输出的电路是( )。

(a) 多谐振荡器 (b) A /D 转换器

(c) 单稳态触发器 (d) 施密特触发器

6.若A/D 转换器输入模拟电压的变化范围为0~5V ,则输出10位二进制数可以分辨的最小模拟电压为

( )

(a) (b) (c) (d)

数电课程各章重点

第一章 逻辑代数基础知识要点

一、 二进制、十进制、十六进制数之间的转换;二进制数的原码、反码和补码

二、 逻辑代数的三种基本运算以及5种复合运算的图形符号、表达式和真值表:与、

或、非

三、 逻辑代数的基本公式和常用公式、基本规则

逻辑代数的基本公式

逻辑代数常用公式:

吸收律:A AB A =+

消去律:B A B A A +=+ A B A AB =+

多余项定律:C A AB BC C A AB +=++

反演定律:B A AB += B A B A ?=+

基本规则:反演规则和对偶规则,例1-5

四、 逻辑函数的三种表示方法及其互相转换

逻辑函数的三种表示方法为:真值表、函数式、逻辑图

会从这三种中任一种推出其它二种,详见例1-7

五、 逻辑函数的最小项表示法:最小项的性质;例1-8

六、 逻辑函数的化简:要求按步骤解答

1、利用公式法对逻辑函数进行化简

2、利用卡诺图对逻辑函数化简

3、具有约束条件的逻辑函数化简

例1.1 利用公式法化简 BD C D A B A C B A ABCD F ++++=)( 解:BD C D A B A C B A ABCD F ++++=)(

例 利用卡诺图化简逻辑函数 ∑=)107653()(、、、、m ABCD Y

约束条件为∑8)4210(、、、、m

解:函数Y 的卡诺图如下:

第二章 门电路知识要点

一、三极管开、关状态

1、饱和、截止条件:截止:T be V V <, 饱和:βCS BS B I I i =

>

2、反相器饱和、截止判断

二、基本门电路及其逻辑符号

与门、或非门、非门、与非门、OC门、三态门、异或;

传输门、OC/OD门及三态门的应用

三、门电路的外特性

1、输入端电阻特性:对TTL门电路而言,输入端通过电阻接地或低电平时,由于输入

电流流过该电阻,会在电阻上产生压降,当电阻大于开门电阻时,相当于逻辑高电平。

习题2-7

以下内容了解

2、输入短路电流I

IS

输入端接地时的输入电流叫做输入短路电流I

IS

3、输入高电平漏电流I

IH

输入端接高电平时输入电流

4、输出高电平负载电流I

OH

5、输出低电平负载电流I

OL

6、扇出系数N

O

一个门电路驱动同类门的最大数目

第三章组合逻辑电路知识要点

一、组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无

二、组合逻辑电路的分析方法(按步骤解题)

三、若干常用组合逻辑电路

译码器(74LS138)

全加器(真值表分析)

数选器(74151和74153)

四、组合逻辑电路设计方法(按步骤解题)

1、用门电路设计

2、用译码器、数据选择器实现

例3.1 试设计一个三位多数表决电路

1、用与非门实现

2、用译码器74LS138实现

3、用双4选1数据选择器74LS153

解:1. 逻辑定义

设A 、B 、C 为三个输入变量,Y 为输出变量。逻辑1表示同意,逻辑0表示不同意,输出变量Y=1表示事件成立,逻辑0表示事件不成立。

2. 根据题意列出真值表如表所示 表

3. 经化简函数Y 的最简与或式为:AC BC AB Y ++=

4. 用门电路与非门实现

函数Y 的与非—与非表达式为:AC BC AB Y =

逻辑图如下:

5. 用3—8译码器74LS138实现

由于74LS138为低电平译码,故有i i Y m =

由真值表得出Y 的最小项表示法为:

用74LS138实现的逻辑图如下:

6. 用双4选1的数据选择器74LS153实现

74LS153内含二片双4选1数据选择器,由于该函数Y 是三变量函数,故只需用一个4选1即可,如果是4变量函数,则需将二个4选1级连后才能实现

74LS153输出Y 1的逻辑函数表达式为:

三变量多数表决电路Y 输出函数为:

令 A=A 1,B=A 0,C 用D 10~D 13表示,则

∴D 10=0,D 11=C ,D 12=C ,D 13=1

逻辑图如下:

注:实验中1位二进制全加器设计:用138或153如何实现?1位二进制全减器呢?

第四章 触发器知识要点

一、 触发器:能储存一位二进制信号的单元

二、 各类触发器框图、功能表和特性方程

RS : n n Q R S Q +=+1

SR=0

JK : n n n Q K Q J Q +=+1

D : D Q n =+1

T : n n n Q T Q T Q +=+1

T': n n Q Q =+1

三、 各类触发器动作特点及波形图画法

基本RS 触发器:S D 、R D 每一变化对输出均产生影响

时钟控制RS 触发器:在CP 高电平期间R 、S 变化对输出有影响

主从JK 触发器:在CP=1期间,主触发器状态随R 、S 变化。CP 下降沿,从触发器按

主触发器状态翻转。在CP=1期间,JK 状态应保持不变,否则会产

生一次状态变化。

T'触发器:Q 是CP 的二分频

边沿触发器:触发器的次态仅取决于CP (上升沿/下降沿)到达时输入信号状态。

四、 触发器转换

D 触发器和JK 触发器转换成T 和T ’触发器

第五章 时序逻辑电路知识要点

一、时序逻辑电路的组成特点:任一时刻的输出信号不仅取决于该时刻的输入信号,还和电路原状态有关。

时序逻辑电路由组合逻辑电路和存储电路组成。

二、同步时序逻辑电路的分析方法(按步骤解题)

逻辑图→写出驱动方程→写出状态方程→写出输出方程→画出状态转换图 (详见例5-1)

三、 典型时序逻辑电路

1. 移位寄存器及移位寄存器型计数器。

2. 用T 触发器构成二进制加法计数器构成方法。

T 0=1

T 1=Q 0

···

T i

=Q i-1 Q i-2 ···Q 1 Q 0 3. 集成计数器框图及功能表的理解

4位同步二进制计数器74LS161:异步清0(低电平),同步置数,CP上升沿计数,功能表

4位同步十进制计数器74LS160:同74LS161

同步十六进制加/减计数器74LS191:无清0端,只有异步预置端,功能表

双时钟同步十六进制加减计数器74LS193:有二个时钟CPU,CPD,异步置0(H),异步预置(L)

四、时序逻辑电路的设计(按步骤解题)

1.用触发器组成同步计数器的设计方法及设计步骤(例5-3)

逻辑抽象→状态转换图→画出次态以及各输出的卡诺图→利用卡诺图求状态方程和驱动方程、输出方程→检查自启动(如不能自启动则应修改逻辑)→画逻辑图2.用集成计数器组成任意进制计数器的方法

置0法:如果集成计数器有清零端,则可控制清零端来改变计数长度。如果是异步清零端,则N进制计数器可用第N个状态译码产生控制信号控制清零端,如果是同步清零,则用第N-1个状态译码产生控制信号,产生控制信号时应注意清零端时高电平还是低电平。

置数法:控制预置端来改变计数长度。

如果异步预置,则用第N个状态译码产生控制信号

如果同步预置,则用第N-1个状态译码产生控制信号,也应注意预置端是高电平还是低电平。

两片间进位信号产生:有串行进位和并行进位二种方法

详见例5-5至5-8

第六章可编程逻辑器件知识要点

一、半导体存储器的分类及功能(了解)

从功能上分

二、半导体存储器结构(了解)

ROM、RAM结构框图以及两者差异

三、RAM存储器容量扩展

位扩展:增加数据位数

字扩展:增加存储单元

第八章脉冲波形产生和整形知识要点

重点:555电路及其应用

一、 用555组成多谐振荡器

1. 电路组成如图所示

2. 电路参数:

充电τ:(R 1+R 2)C 放电τ: R 2C 周期:T=(R 1+2R 2)C ln2

占空比:2121

12R R R R T t q w ++==

二、 用555电路组成施密特触发器

1. 电路如图所示

2. 回差计算 CC T V V 32=+ , CC T V V 3

1=- 回差-+-=?T T V V V

3. 对应V i 输入波形、输出波形如图所示

三、 用555电路组成单稳电路

1. 电路如图所示

稳态时 V O =0 。

V i2有负脉冲触发时V O =1 。

2. 脉宽参数计算

3. 波形如图所示

第九章 数模和模数转换知识要点

一、 D/A 转换器

D/A 转换器的一般形式为:V O =KD i ,K 为比例系数,D i 为输入的二进制数,D/A 转换器

的电路结构主要看有权电阻、权电流、权电容以及开关树型D/A 转换器。

权电阻及倒T 型电阻网络D/A 转换器输出电压和输入二进制数之间关系的推导过程。

二、 A/D 转换器

1. A/D 转换器基本原理

取样定理:为保证取样后的信号不失真恢复变量信号,设采样频率为S f ,原信号最高频率为m ax f ,则max 2f f S ≥。

A/D 转换器过程:采样、保持、量化、编码2.典型A/D 转换器的工作原理

逐次逼近型A/D 转换器原理

计数型A/D 转换器原理

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术课后题答案..

: 第1单元能力训练检测题(共100分,120分钟) 一、填空题:(每空分,共20分) 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 . 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 ! 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题(每小题1分,共10分) 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。(对) 3、8421BCD码、2421BCD码和余3码都属于有权码。(错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。(对) 3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。(对)

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字电子技术模拟试题4

泰山学院课程考试专用 《数字电子技术》模拟试题 4 (试卷共8页,答题时间120分钟) 一、填空题(每空 1分,共 20 分。) 1、(33)10=( )16=( )2 2、若各门电路的输入均为A 和B ,且A=0,B=1;则与非门的输出为_________,或非门的输出为___ ___,同或门的输出为__ __。 3、一个数字信号只有 种取值,分别表示为 和 。 4、一个三态门如图1.4, 当E ′=__________时,Y=)('AB 。 5、某EPROM 有8位数据线、13位地址线,则其存储容量为 位。 6、若要构成七进制计数器,最少用 个触发器,它有 个无效状态。 7、多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 8、A/D 转换的一般步骤包括 、 、 和 。 9、欲将触发器置为“1”态,应使D R '= , D S '= 。 二、选择题(每题 2分,共 20 分。请将答案填在下面的表格内)1、在不影响逻辑功能的情况下,CMOS 与非门的多余输入端可_______。 A.接高电平 B.接低电平 C.悬空 D.通过大电阻接地 2、下图中,满足Q * =1 的触发器是_____________。

3、由四个触发器构成十进制计数器,其无效状态有__________。 A.四个 B.五个 C.六个 D.十个 4、以下电路中,欲获得一个数字系统的时钟脉冲源,应采用____________。 A .D 触发器 B.多谐振荡器 C.单稳态触发器 D.施密特触发器 5、逻辑代数中有3种基本运算: 、 和 。 A. 或非,与或,与或非 B. 与非,或非,与或非 C. 与非,或,与或 D. 与,或,非 6、用555定时器构成的施密特触发器的回差电压可表示为 。 A. cc V 3 1 https://www.wendangku.net/doc/7314705082.html, V 3 2 C. V cc D. cc V 4 3 7、在下列门电路中,输出端不可以并联使用的是 。 A. 三态门 B.集电极开路门(OC 门) C.具有推挽输出结构的TTL 门电路 D.CMOS 传输门 8、某A/D 转换器有8路模拟信号输入,若8路正弦输入信号的频率分别为1KHz ,…,8KHz ,则该A/D 转换器的采样频率f s 的取值应为 。 A. f s ≤1KHz B. f s =8KHz C. f s ≥16KHz D. f s ≥2KHz 9、四位环形计数器的有效状态有 个。 A. 2 B. 4 C. 6 D. 8 10、下列电路中不属于时序逻辑电路的是 。 A.计数器 B. 全加器 C.寄存器 D.分频器 1、Y 1=A )('BC +AB C ' 2、Y 2(A ,B ,C ,D )=∑m (1,3,5,7,8,9)+∑d(11,12,13,15)四、1、电路如图4.1(a)所示,各电路的CP 、A 、B 、C 波形如图(b )所示。

数电课后习题及答案

题 完成下面的数值转换: (1)将二进制数转换成等效的十进制数、八进制数、十六进制数。 ①(0011101)2 ②()2 ③()2 解: ① (0011101)2 =1×24+ 1×23+ 1×22+ 1×20=(29)10 (0011101)2 =(0 011 101)2= (35)8 (0011101)2 =(0001 1101)2= (1D)16 ② 10,8,16; ③ (439)10,(667)8,(1B7)16; (2)将十进制数转换成等效的二进制数(小数点后取4位)、八进制数及十六进制数。①(89)10 ②(1800)10 ③()10 解得到:① (1011001)2,(131)8,(59)16; ② ) 2,(3410) 8,(708) 16 ③ 2, 8, 16; (3)求出下列各式的值。①()16=()10 ②(127)8=()16 ③(3AB6)16=() 4 解 ① 10;② (57)16;③ (3222312)4; 题 写出5位自然二进制码和格雷码。 题 用余3码表示下列各数 ①(8)10 ②(7)10 ③(3)10 解(1)1011;(2)1010;(3)0110 题 直接写出下面函数的对偶函数和反函数。 解

题证明下面的恒等式相等 1、(AB+C)B=AB+BC=AB ( C+C')+ ( A+A')BC =ABC+ABC'+ABC+ A'BC= ABC+ABC'+ A'BC 2、AB'+B+A'B=A+B+A'B=A+B+B=A+B 3、左=BC+AD,对偶式为(B+C)(A+D)=AB+AC+BD+CD 右=(A+B)(B+D) (A+C)(C+D),对偶式为: AB+AC+BD+CD 对偶式相等,推得左=右。 4、(A+C')(B+D)(B+D')= (A+C')(B+BD+BD')= (A+C')B=AB+BC' 题在下列各个逻辑函数中,当变量A、B、C为哪些取值组合时,函数Y的值为1。Y=AB+BC+A'C = AB(C+C')+BC (A+A')+A'C(B+B') =m7+m6+m1+m3 使以上四个最小项为1时,Y为1. 即:111;110;011;001 (2)000,001,011,100 (3)100,101,000,011,010,111 (4)110,111,010 题列出下面各函数的真值表 题在举重比赛中,有甲、乙、丙三名裁判,其中甲为主裁判,乙、丙为副裁判,当主裁判和一名以上(包括一名)副裁判认为运动员上举合格后,才可发出合格信号。列出该函数的真值表。 设A为主裁判,真值表如下表所示。 题一个对4逻辑变量进行判断的逻辑电路。当4变量中有奇数个1出现时,输出为1;其他情况,输出为0。列出该电路的真值表,写出函数式。

数字电子技术试题及答案题库

《 数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1

数字电子技术期末复习题库及答案完整版

数字电子技术期末复习 题库及答案 HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】

第1单元能力训练检测题 一、填空题 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑 关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和 非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的 权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用 乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换 的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和 非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。 (对) 3、8421BCD码、2421BCD码和余3码都属于有权码。 (错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。 (对)

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

数字电子技术课后题答案...docx

第 1 单元能力训练检测题(共100 分, 120 分钟) 一、填空题:(每空分,共20 分) 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“ 1”表示高电平,“ 0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称 为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的 权不同。十进制计数各位的基数是10,位权是10的幂。 5、 8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现 计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用 乘 2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换 的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六 进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺 图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0 。 二、判断正误题(每小题1分,共10分) 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。(对) 3、8421BCD码、 2421BCD码和余 3码都属于有权码。(错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。(对) 3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。(对) 4、因为逻辑表达式A+B+AB=A+B成立,所以 AB=0成立。(错)

数字电子技术模拟试题及答案

数字电子技术模拟试题及 答案 Prepared on 24 November 2020

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码 器

5、有S1,S2两个状态,条件(15)可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同 三、简答题(共10分) 1、证明:B A+ = +(4分) A A B 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 1 1 X 四、分析题(20分) Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=;CP0=。 2)列出其驱动方程:(4分) J1=;K1=;J0=;K0=。 3)列出其输出方程:(1分) Z=

数字电子技术课后题答案

第1单元能力训练检测题(共100分,120分钟) 一、填空题:(每空0.5分,共20分) 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题(每小题1分,共10分) 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。(对) 3、8421BCD码、2421BCD码和余3码都属于有权码。(错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。(对) 3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。(对) 4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。(错) 5、逻辑函数F=A B+A B+B C+B C已是最简与或表达式。(错) 6、利用约束项化简时,将全部约束项都画入卡诺图,可得到函数的最简形式。(错) 7、卡诺图中为1的方格均表示逻辑函数的一个最小项。(对) 8、在逻辑运算中,“与”逻辑的符号级别最高。(对)

数字电子技术试题库

数 字 电 子 技 术 2011年7月23日星期六

1 1 : 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为()。 (2分) A:0 B:1 C:Q' D:不确定 您选择的答案: 正确答案: A 知识点:JK触发器的特性为:J=1, K=1时,Q状态为翻转,即Q= Q’ -------------------------------------------------------------------- 2 : 已知Y=A+AB′+A′B,下列结果中正确的是() (2分) A:Y=A B:Y=B C:Y=A+B D:Y=A′+B′ 您选择的答案: 正确答案: C 知识点:利用公式A+AB′=A和A+A′B=A+B进行化简 -------------------------------------------------------------------- 3 : (1001111)2的等值十进制数是() (2分) A:97 B:15.14 C:83 D:79 您选择的答案: 正确答案: D 知识点:把二进制数转换为等值的十进制数,只需将二进制数按多项式展开,然后把所有各项的数值按十进制数相加。 -------------------------------------------------------------------- 4 : 图中为CMOS门电路,其输出为()状态 (2分) A:高电平 B:低电平 C:高阻态 D:不确定 您选择的答案: 正确答案: A 知识点:对于CMOS门电路,输入端接负载时,输入电平不变 -------------------------------------------------------------------- 5 : 四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=() (2分) A:A1′A0′D0+ A1′A0D1+ A1A0′D2+ A1A0D3 B:A1′A0′D0

数字电子技术-复习选择填空题汇总(精简)

一、 选择题: 1、在下列逻辑电路中,不是组合逻辑电路的是( D ) A 、译码器 B 、编码器 C 、全加器 D 、寄存器 2、下列触发器中没有约束条件的是( D ) A 、基本RS 触发器 B 、主从RS 触发器 C 、同步RS 触发器 D 、边沿D 触发器 3、555定时器不可以组成 D 。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.J K 触发器 4、编码器(A )优先编码功能,因而( C )多个输入端同时为1。 A 、有 B 、无 C 、允许 D 、不允许 5、( D )触发器可以构成移位寄存器。 A 、基本RS 触发器 B 、主从RS 触发器 C 、同步RS 触发器 D 、边沿D 触发器 6、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K 触发器 B. R-S 触发器 C. D 触发器 D. T 触发器 7、十进制数6在8421BCD 码中表示为-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000 8、在图所示电路中,使__ A Y 的电路是---------------------------------------------( A ) A. ○1 B. ○2 C. ○3 D. ○4 9、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D ) A. 单稳态触发器 B. 施密特触发器 C. D 触发器 D. 多谐振荡器 10、多谐振荡器有-------------------------------------------------------------------------------( C ) A. 两个稳态 B. 一个稳态 C. 没有稳态 D. 不能确定 11、已知输入A 、B 和输出Y 的波形如下图所示,则对应的逻辑门电路是-------( D ) A. 与门 B. 与非门 C. 或非门 D. 异或门 12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B ) A. 编码器 B. 计数器 C. 译码器 D. 数据选择器 13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A ) A. 延迟 B. 超前 C. 突变 D. 放大

数字电子技术试题和答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1 2.下列几种TTL电路中,输出端可实现线和功能的电路是()。 A、或非门 B、和非门 C、异或门 D、OC门 3.对CMOS和非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器

数字电路模拟题

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40 一、填空题 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3、三态门的“三态”指,和。 4、逻辑代数的三个重要规则是、、。 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器 受到外触发时进入态 6、计数器按增减趋势分有、和计数器。 7、一个触发器可以存放位二进制数。 8、优先编码器的编码输出为码,如编码输出A 2A 1 A =011,可知对输入的进 行编码。 9、逻辑函数的四种表示方法是、、、。 10、移位寄存器的移位方式有,和。 11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为 电平有效。 12、常见的脉冲产生电路有 13、触发器有个稳态,存储8位二进制信息要个触发器。 14、常见的脉冲产生电路有,常见的脉冲整形电路 有、。 15、数字电路按照是否有记忆功能通常可分为两 类:、。 16、寄存器按照功能不同可分为两类:寄存器和寄 存器。 17、逻辑函数F== 18、触发器有两个互补的输出端Q、,定义触发器的1状态 为,0状态为,可见触发器的状态指的是端的状态。 19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进 制代码。 20、主从JK触发器的特性方程。 21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时 序电路和时序电路。 22、为了实现高的频率稳定度,常采用振荡器;单稳态触 发器受到外触发时进入态。 23、触发器有个稳态,存储8位二进制信息要个触发器。 24、逻辑函数的化简有,两种方法。 25、组合逻辑电路没有功能。 26、主从JK触发器的特性方程,D触发器的特性方

数电课后习题

1、 什么是有权码、无权码格雷码是否是有权码格雷码有什么特点BCD 代码代表的信息 是什么 2、 ◤写出四位二进制码与格雷码的变换关系将二进制数(1011100)2转换成典型的格 雷码为 。 3、 有一数码,作为自然二进制数时,它相当于十进制数 ,作为8421BCD 码时, 它相当于十进制数 。 4、 ()()()21016 10110______==; 108421BCD (56)( ) =; 2421BCD 10(10110011)(____)= 5、 ()()()108421369____________________BCD BCD ==余 6、 ()()()()102816131.5625____________________________________________=== 7、 ()()()310842*********.1001______________________________BCD BCD ==余 8、 余3BCD 码1100所对应的十进制数是多少 ( ) 9、 与二进制数 2 对应等值的16进制数是:( )16 10、 与十进制数10 对应等值的二进制数是多少(精度要求小数点后取3位)为: ( ) 11、 将十进制小数转换成二进制小数,要求截断误差不大于,则这个二进制小数为 12、 2006个1连续进行异或运算的结果是 。 13、 逻辑代数中三个规则的重要名称是: 、 、 。 14、 已知某函数()() D C AB D C A B F +++= ,该函数的对偶函数 F*= 。 15、 求函数F 的反演和对偶式.[()]F A B BC CD AD E =++ 16、 求函数F [()]F A B BC CD AD E =++的反演和对偶式 17、 直接写出()=+++?+F ABC BCD AB C B D 的反函数及对偶函数表达式(不必化 简)。 * F F ==

数字电子技术练习题及答案

数字电子技术练习题及答案 一、填空题 1、(238)10=( )2 =( EE )16。(110110.01)2=( 36.4 )16=( 54.25 )10。 2、德?摩根定理表示为 B A +=( B A ? ) , B A ?=( B A + )。 3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。 4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ?+=⊙ ) 。 5、组成逻辑函数的基本单元是( 最小项 )。 6、与最小项C AB 相邻的最小项有( C B A )、( C B A ? ) 和 ( ABC ) 。 7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。 8、 9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。 11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。 12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。 14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。 15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。 16、T TL 与非门的多余输入端不能接( 低 )电平。 17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。 19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。 20、用文字、符号或者数码表示特定对象的过程叫做( 编码 )。把代码的特定含义翻译出来的过程叫( 译码 )。 在几个信号同时输入时,只对优先级别最高的进行编码叫做( 优先编码 )。 21、两个1位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。 22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。 23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接法。对于共阳接法的发光二极管数码显示器,应采用(低)电平驱动的七段显示译码器。 24、能够将( 1个 )输入数据,根据需要传送到( m 个 )输出端的任意一个输出端的电路,叫做数据分配器。 25、在多路传输过程中,能够根据需要将( 其中任意一路挑选出来 )的电路,叫做数据选择器,也称为多路选择器或多路开关。 26、触发器又称为双稳态电路,因为它具有( 两个 )稳定的状态。 27、根据逻辑功能不同,触发器可分为( RS 触发器 )、( D 触发器 )、( JK 触发器 )、( T 触发器 )和( T ’触发器 )等。根据逻辑结构不同,触发器可分为( 基本触发器 )、( 同步触发器 )和( 边沿触发器 )等。 28、JK 触发器在JK =00时,具有( 保持 )功能,JK =11时;具有( 翻转 )功能;JK =01时,具有( 置0 )功能;JK =10时,具有( 置1 )功能。 29、JK 触发器具有( 保持 )、( 置0 )、( 置1 )和( 翻转 )的逻辑功能。D 触发器具有( 置0 )和( 置1 )的逻辑功能。RS 触发器具有( 保持 )、( 置0 )和( 置1 )的逻辑功能。 T 触发器具有( 保持 )和( 翻转 )的逻辑功能。T ’触发器具有( 翻转 )的逻辑功能。 30、边沿触发器具有共同的动作特点,即触发器的次态仅取决于CP 信号( 上升沿或下降沿 )到来时刻输入的逻辑状态,而在这时刻之前或之后,输入信号的变化对触发器输出的状态没有影响。 31、基本RS 触发器的特性方程是( n n Q R S Q +=+1 );其约束条件是( 0=RS )。JK 触发器的特性方程是( n n n Q K Q J Q +=+1 );D 触发器的特性方程是( D Q n =+1 );T 触发器的特性方程是( n n n Q T Q T Q +=+1 ); T ’触发器的特性方程是( n n Q Q =+1 )。

数字电子技术模拟试题4套

模拟试题一 一、选择填空(每空1分,共20分) 1.纯净的半导体叫()。掺入3价杂质元素形成的半导体叫(),它主要靠导电()。 A.空穴B.本征半导体C.P型半导体D.自由电子 2.PN结正偏时,多子的()运动较强,PN结变薄,结电阻较()。 A.扩散B.漂移C.小D.大 3.三极管有()和()两种载流子参与导电,故称作()极型晶体管;而场效应管称作()极型晶体管。 A.双极B.空穴C.单极D.自由电子 4.负反馈放大电路的含义是()。 A.输出与输入之间有信号通路 B.电路中存在反向传输的信号通路 C.除放大电路之外还有信号通路 D.电路中存在使输入信号削弱的反向传输信号 5.一个放大电路的对数频率特性的水平部分为40dB,当信号频率恰好是上限频率时,实际电压增益为()。 A.43dB B.40dB C.37dB D.3dB 6.通常在下面基本组态放大电路中,输入电阻最大的是();输出电阻最小的是();高频特性最好的电路是()。 A.共射电路B.共集电路C.共基电路D.共源电路 7.集成放大电路采用直接耦合方式的原因是()。 A.便于设计B.放大交流信号C.不易制作大容量电容 8.功率放大电路互补输出级采用共集形式是为了使()。 A.电压放大倍数大B.不失真输出电压大C.带负载能力强 9.欲得到电流-电压转换电路,应在放大电路中引入();欲将电压信号转换成与之成比例的电流信号,应在放大电路中引入()。A.电压串联负反馈B.电压并联负反馈C.电流串联负反馈D.电流并联负反馈 10.为了避免50Hz电网电压的干扰进入放大器,应选用()滤波电路。 A.带阻B.带通C.低通D.有源 11.直流稳压电源的基本组成有变压器、整流、()、稳压。 A.比较B.滤波C.调整 二、判断正误(每题2分,共10分) 1.因为N型半导体的多子是自由电子,所以它带负电。() 2.电路只要满足,就一定会产生正弦波振荡。() 3.放大电路必须加上合适的直流电源才能正常工作。() 4.若放大电路的放大倍数为负,则引入的反馈一定是负反馈。() 5.功率放大电路的最大输出功率是指在基本不失真情况下,负载上可能获得的最大交流功率。() 三、简答题 1.设图3-1中二极管、为理想二极管,判断它们是导通还是截止?输出电压= ?(4分) 2.测得放大电路中晶体管的直流电位如图3-2所示。在圆圈中画出管子,并说明是硅管还是锗管。 四、(6分)根据图4某共射单放电路中三极管的输出特性曲线及交、直流负载线,试求:(1)静态Q点;(2)三极管电流放大系数β;(3)集电极电阻;(4)最大不失真输出电压幅度。

相关文档
相关文档 最新文档