文档库 最新最全的文档下载
当前位置:文档库 › 微机原理与接口技术(第二版) 主编 龚尚福

微机原理与接口技术(第二版) 主编 龚尚福

微机原理与接口技术(第二版) 主编 龚尚福
微机原理与接口技术(第二版) 主编 龚尚福

习题答案

第一章

1.1 计算机中为什么采用二进制?二进制数有什么特点?

(1)基2码在物理上最容易实现。

(2)基2码用来表示二进制数,其编码、加减运算规则简单。

(3)基2码的两个符号“1”和“0”正好与逻辑数据“真”与“假”相对应。

1.2 把下列十进制数转换成二进制、八进制、十六进制数。

6.25D=110.01B=6.2Q=6.4H

1.3 把下列二进制数转换成十进制数。

1101.01B=13.25

1.4 把下列八进制数转换成十进制数。

776.07Q=7*8*8+7*8+6+7/64=510.109375

1.5 把下列十六进制数转换成十进制数。

A6.DCH=166+13/16+12/256=166.859375

1.6 把下列英文单词转换成ASCII代码。

WATER

“w”41H+22=87

“A”41H=65

“T”41H+19=84

“E”41H+4=69

“R”41H+17=82

1.7 写出回车键、空格键的ASCII代码。

回车键:10

空格键:32

1.8 求下列带符号十进制数的8位二进制补码。

127 补码:07FH

-1 补码:0FFH

1.9 求下列带符号十进制数的16位二进制补码。

655 补码:028FH

-1 补码:0FFFFH

1.10 在计算机中,一个汉字使用几位二进制进行编码?

16位

1.11 计算机硬件由哪几部分组成?各部分的作用是什么?

中央处理器、内部存储器、输入输出接口及系统总线。

1.12 计算机软件系统的作用是什么?包括哪几方面?

软件的目的都是为扩大计算机的功能和方便用户,

使用户编制解决各种问题的源程序更为方便、简单和可靠。

分为系统软件、应用软件和支撑软件。

1.13 简述计算机的位、字节和字长关系?

1字节=8位

字长:是CPU能同时处理的最大位数,因计算机不同而不同,

分8位、16位、32位、64位。

1.14 简述计算机的分类方法和特点?

按字长分:8位、16位、32位、64位

按用途分:通用机、专用机

按档次分:低档、中档、高档

按组装和规模分:单片机、单板机、个人计算机和微型网络

第二章

2.1 试述微处理器的发展历史。

第一代,1971年开始,是4位和低档8位微处理器的时期。

第二代,1973年开始,是8位微处理器的时期。

第三代,1978年开始,是16位微处理器的时期。

第四代,1981年开始,是32位微处理器的时期。

2.2 8086微处理器由哪几部分组成?各部分的功能是什么?

由总线接口单元BIU和执行单元EU组成。

BIU是8086 CPU在存储器和I/O设备之间的接口部件,

负责对全部引脚的操作,即8086对存储器和I/O设备的所有操作都是由BIU完成的。EU进行所有指令的解释和执行,同时管理上述有关寄存器。

2.3 简述8086 CPU的寄存器组织。

AX累加器

BX基址寄存器

CX计数器

DX数据寄存器

SI源变址寄存器

DI目的变址寄存器

SP堆栈指针寄存器

BP基址指针寄存器

DS数据段寄存器

SS堆栈段寄存器

CS代码段寄存器

ES附加段寄存器

IP指令指针寄存器

FLAGS标志寄存器

2.4 试述8086 CPU标志寄存器各位的含义与作用。

CF进位位

AF辅助进位位

OF溢出

SF符号位

PF奇偶位

ZF零标志位

IF中断允许

TF单步

DF方向

2.5 在8086中,存储器为什么采用分段管理?

因CPU有20位地址总线,它可寻址空间为1MB。

而8086指令给出的地址编码只有16位,

指令指针和变址寄存器也是16位的,

所以CPU不能直接寻址1MB空间。

因此采用分段管理。

2.6在什么是逻辑地址?什么是物理地址?

如何由逻辑地址计算物理地址?

逻辑地址:程序使用的地址。

物理地址:指CPU和存储器进行数据交换时实际所使用的地址

由段地址和偏移地址组成

计算:物理地址=段地址*10H+偏移地址

2.7在8086中,CPU实际利用哪几条地址线来访问I/O端口?最多能访问多少个端口?

利用最低16根地址线。最多访问65536个端口。

2.8在80x86微处理器的指令队列的作用是什么?

由于EU和BIU是各自独立工作的,

EU执行指令的同时,BIU可预取下面一条或几条指令。

因此,一般情况下CPU执行完一条指令后,就可立即执行存放在指令队列中的下一条指令,而不需要象以往8位CPU那样,采取先取指令后执行的串行方式。

提高了机器运行速度。

第三章

3.1 机器指令分为哪几部分?每部分的作用是什么?

操作码和操作数。

操作码:用来说明该指令所要完成的操作。

操作数:用来描述该指令的操作对象。

3.2 指出下列MOV指令的源操作数的寻址方式。

MOV AX,1234H 立即寻址

MOV AX,BX 寄存器寻址

MOV AX,[BX] 寄存器间接寻址

MOV AX,TABLE;TABLE ;TABLE是一个变量名直接寻址

MOV AX,[1234H] 直接寻址

MOV AX,[BX+1234H] 寄存器相对寻址

MOV AX,[BP][SI] 基址变址寻址

MOV AX,[BX+SI-1234H] 基址变址相对寻址

3.3

(DS)=2000H,

(BX)=0100H,

(SS)=1000H,

(BP)=0010H,

TABLE的物理地址为000AH,

(SI)=0002H。

求下列每条指令的源操作数的存储单元地址。

MOV AX,[1234H] 21234H

MOV AX,[BX] 20100H

MOV AX,TABLE[BX] 2010AH

MOV AX,[BP] 10010H

MOV AX,[BP][SI] 10012H

3.4 设ARRAY是字数组的首地址,写出将第5个字元素取出送AX寄存器的指令,要求使用以下几种寻址方式:

直接寻址

MOV AX,ARRAY+8

寄存器间接寻址。

MOV BX,OFFSET ARRAY

ADD BX,8

MOV AX,[BX]

寄存器相对寻址。

MOV BX,OFFSET ARRAY

MOV AX,[BX+8]

基址变址寻址。

MOV BX,OFFSET ARRAY

MOV SI,8

MOV AX,[BX+SI]

3.5 设当前(CS)=2000H,(IP)=2000H,

标号NEXT定义在当前代码段偏移地址为0100H处,(DS)=1000H,(BX)=1000H,(11000H)=00H,(11001H)=30H,

数据段定义的字变量ARRAY的偏移量为1000H,

试写出下列转移指令的目标转移地址。

(1)JMP NEAR PTR NEXT

2000H*10H+0100H

(2) JMP BX

2000H*10H+1000H

(3) JMP WORD PTR ARRAY

2000H*10H+3000H

3.6 设当前(CS)=2000H,(IP)=2000H,

标号NEXT定义在3000H:1000H处。

当前(DS)=1000H,(BX)=1000H,

(11000H)=00H,(11001H)=03H,

(11002H)=00H,(11003H)=30H,

数据段定义的字变量ARRAY的内容为0300H,

(ARRAY+2)=3000H,试写出下列转移指令的目标转移地址。

(1)JMP FAR PTR NEXT

3000H*10H+1000H

(2)JMP DWORD ARRAY

3000H*10H+0300H

3.7 下列每组指令有何区别?

MOV AX,1234H 立即寻址

MOV AX,[1234H] 直接寻址

(2)MOV AX,TABLE 直接寻址

MOV AX,[TABLE] 直接寻址

(3)MOV AX,TABLE 将TABLE的内容送AX

LEA AX,TALBE 将TABLE的偏移量送AX

(4)MOV AX,BX 寄存器寻址

MOV AX,[BX] 寄存器间接寻址

3.8 MOV CS,AX指令正确吗?

错误。不能用CS作目的操作数。

3.9 写一指令序列将3456H装入DS寄存器。

MOV AX,3456H

MOV DS,AX

不能将立即数直接送段寄存器,所以得间接。

3.10 若正在访问堆栈的03600H单元,则SS和SP的值各是多少?

03600H=SS*10H+SP

所以有多个答案。例如:

SS=350H SP=0H

SS=300H SP=600H

3.11 若(SS)=2000H,(SP)=000AH,

先执行将字数据1234H和5678H压入堆栈的操作,

再执行弹出一个字数据的操作,

试画出堆栈区及SP的内容变化过程示意图(标出存储单元物理地址)

3.12 解释XLAT指令是怎样转换AL寄存器中的内容的,

并编写一段程序用XLAT指令将BCD码0~9转换成对应的ASCII码,并将ASCII码存入ARRAY中。

(AL)←((BX)+(AL))

把BX内容加AL内容,把所得结果作为地址到数据段取一字节送AL Code segment

assume cs:code,ds:data

Start:mov ax,data

mov ds,ax

mov bx,offset tab

xlat

mov array,al

end start

Code ends

Data segment

array db ?

Tab db 30h,31h,32h,33h,34h,35h,36h,37h,38h,39h

Data ends

3.13 能用ADD指令将BX内容加到ES中去吗?

不能。算术运算中段寄存器不得作为目的操作数。

3.14 INC [BX]指令正确吗?

错误。需指明存储器操作数的类型是字节还是字。

3.15 若(AX)=0001H,(BX)=0FFFFH,执行ADD AX,BX之后,

标志位ZF、SF、CF、OF各是什么?

ZF=1

SF=0

CF=1

OF=0

3.16 写一指令序列完成将BL中的数据除以CL中的数据,

再将其结果乘以2,并将最后为16位数的结果存入DX寄存器中。MOV AL,BL

CBW

DIV CL

MOV CL,2

MUL CL

MOV DX,AX

3.17 写一指令序列,完成将AX寄存器的最低4位置1,

最高3位清0,第7、8、9位取反,其余位不变的操作。

OR AX,000FH

AND AX,1FFFH

XOR AX,0380H

3.18 试写出执行下列指令序列后AX寄存器的内容。

执行前(AX)=1234H。

MOV CL,7

SHL AX,CL

AX=1A00H

3.19 写一指令序列把DX与AX中的双字左移三位。

SHL AX,1

RCL DX,1

SHL AX,1

RCL AX,1

SHL AX,1

RCL AX,1

第四章

4.4 将首地址为BLOCK的字数组的第6个字送到CX寄存器,

要求分别使用以下几种寻址方式:

(1) 以BX的寄存器间接寻址;

(2) 以BX的寄存器相对寻址;

(3) 以BX、SI的基址变址寻址。

(1) MOV BX,offset BLOCK==LEA BX,BLOCK

ADD BX,10

MOV CX,[BX]

(2) MOV BX,offset BLOCK

MOV CX,[BX]10

(3) MOV BX,offset BLOCK

MOV SI,10

MOV CX,[BX][SI]

4.5 假设程序中的数据定义如下:

PARTNO DW ?

PNAME DB 16 DUP(?)

COUNT DD ?

PLENTH EQU $-PARTNO

问PLENTH的值为多少? 它表示什么意义?

PLENTH的值为22,表示从PARTNO开始到PLENTH之前所含字节数。

4.6 有符号定义语句如下:

BUFF DB 1,2,3,‘123’

EBUFF DB 0

L EQU EBUFF-BUFF

问L的值是多少?

L值为6。

BUFF DB 1,2,3,‘123’

L EQU $-BUFF

EBUFF DB 0

4.7 假设程序中的数据定义如下:

LNAME DB 30 DUP(?)

ADDRESS DB 30 DUP(?)

CITY DB 15 DUP(?)

CODE_LIST DB 1,7,8,3,2

(1) 用一条MOV指令将LNAME的偏移地址放入AX。

(2) 用一条指令将CODE_LIST的头两个字节的内容放入SI。

(3) 写一条伪操作使CODE_LENGTH的值等于CODE_LIST域的实际长度。

(1) MOV AX,OFFSET LNAME

(2) MOV SI, WORD PTR CODE_LIST

(3) CODE_LENGTH EQU $-CODE_LIST

4.8 写完整数据段DATA,

把5赋一字节,把-1,0,2,5和4放10字数组DA TA_LIST前5个单元中。完整程序段。

把DATA_LIST前5数最大值和最小值分别存MAX和MIN单元

DA TA SEGMENT

LEN DB 5

MAX DW ?

MIN DW ?

DA TA_LIST DW -1,0,2,5,4,?,?,?

DA TA ENDS

CODE SEGMENT

ASSUME CS:CODE,DS:DA TA

MOV AX,DA TA

MOV DS,AX

MOV CX,4

LEA BX,DA TA_LIST

MOV MAX,[BX]

AGAIN1:INC BX

CMP MAX,[BX]

JG NEXT1

MOV MAX,[BX]

Next1: LOOP AGAIN1

MOV CX,4

LEA BX,DATA_LIST

MOV MIN,[BX]

AGAIN2:INC BX

CMP MIN,[BX]

JL NEXT2

MOV MIN,[BX] Next2: LOOP AGAIN2 CODE ENDS

END START

4.12 编程显示字符串‘THIS IS TEXT DISPLAY PROGRAM.’。 data segment

buffer db ‘THIS IS TEXT DISPLAY PROGRAM.$’ data ends

code segment

assume cs:code,ds:data

start: mov ax,data

mov ds,ax

mov dx,offset buffer

mov ah,9

int 21H

mov ah,4ch

int 21H

code ends

end start

第五章

5.1简述8086引脚信号

M/IO*、DT/R*、RD*、WR*、ALE、DEN*、BHE*/S7的作用。

M/IO* 若为1访问存储器,否则IO

DT/R* 若为1控制缓冲器方向为发送,否则接收

RD* 读引脚

WR* 写引脚

ALE 地址锁存引脚

DEN* 控制缓冲器能否工作

BHE*/S7 T1总线高允许/状态

5.2 什么是指令周期?什么是总线周期?什么是时钟周期?

指令周期:执行一条指令所需要的时间。

总线周期:CPU的每一个这种信息输入、输出过程需要的时间。

时钟周期:时钟脉冲的重复周期。

1指令周期=N总线周期

1总线周期=至少4个时钟周期

5.3 8086一个总线周期包括哪几个时钟周期?

若主时钟频率为4.77MHz,一个总线周期是多少时间?

怎样延长总线周期?

8086一个总线周期包括时钟周期:T1、T2、T3、T4

若主时钟频率为4.77MHz,一个总线周期是4/4.77微妙

用ready可延长总线周期。当被选中进行数据读/写的存储器或外设无法在三个T周期内完成数据读/写时,就由其发出一个请求延长总线周期的信号到8086 CPU的READY引脚,8086 CPU收到该请求后,就在T3与T4之间插入一个等待周期Tw,加入Tw 的个数与外部请求信号的持续时间长短有关,延长的时间Tw 也以时钟周期T为单位,在Tw期间,总线上的状态一直保持不变。

5.5 什么是总线?简述微机总线的分类。

总线是用来连接各部件的一组通信线,换言之,

总线是一种在多于两个模块(设备或子系统)间传送信息的公共通路。

总线按其功能可分为系统总线(内总线)和通信总线(外总线)。

内总线指微机系统内部模块或插件板间进行通信联系的总线,如S-100总线、PC总线、STD总线、MULTIBUS等。

外总线指把不同微机系统连接起来的通信线路。

按信号传输方式,通信线路可分为串行总线和并行总线。

串行总线(如RS-232、RS-422等)是按位串行方式传送信息;

并行总线(如IEEE-488)的信息以并行方式同时传送。

各种标准总线都在信号系统、电气特性、机械特性模板结构等多方面做了规范定义。

5.6 简述PCI总线的特点。

(1) 突出的高性能。

(2) 良好的兼容性。

(3) 支持即插即用。

(4) 支持多主设备能力。

(5) 适度数据的完整性。

(6) 优良的软件兼容性。

(7) 可选电源。PCI总线定义了5 V和3.3 V两种信号环境。

(8) 相对的低成本。

5.7 简述USB总线的应用场合与特点。

USB为所有的USB外设提供了单一的、易于操作的标准连接类型。

USB排除了各个设备,

像鼠标、调制解调器、键盘和打印机,去除系统资源需求,

因而减少了硬件的复杂性和对端口的占用,

整个的USB的系统只有一个端口和一个中断,节省了系统资源。

USB支持PNP(即插即用设备)。

USB支持热插拔(Hot Plug)。

USB在设备供电方面提供了灵活性。

(6) USB提供全速12 Mb/s的速率和低速1.5 Mb/s的速率,

来适应各种不同类型的外设。

(7) 针对不能处理突然发生的非连续传送的设备,

如音频和视频设备,USB可以保证其固定带宽。

(8) USB使得多个外围设备可以跟主机通信。

连接灵活。

支持多媒体。

第六章

6.6 内存地址从40000H到BBFFFH共有多少KB?

496KB

6.8 某以8088为CPU的计算机内存RAM区为00000H~3FFFFH,

若采用6264、62256、2164或21256各需要多少片芯片?

若采用6264 需要32个芯片 若采用62256需要 8个芯片 若采用2164 需要32个芯片 若采用21256需要 8个芯片

6.10 试判断8088系统中存贮系统译码器74LSl38的输出

第七章

7.1 CPU 同外设交换的信息有哪些类型? CPU 是如何同外设交换这些信息的?

CPU 同外设交换的信息:数据、控制、状态 CPU 通过接口同外设交换信息 7.2 简述条件传送方式的工作过程。

试画出条件传送方式输出数据的流程图。 有条件传送方式又称为程序查询方式。 这种传送方式在接口电路中,除具有数据缓冲器或数据锁存器外,还应具有外设状态标志位,用来反映外部设备数据的情况。

如,在输入时,若数据已准备好,则将该标志位置位;

&≥12A

G G 2B G C B A MEMR MEMW A 19A 17

A 16A 15

A 14A 13

0Y 4

Y 6Y 7

Y 138

输出时,若数据已空(数据已被取走),则将标志位置位。 在接口电路中,状态寄存器也占用端口地址号。

使用有条件传送方式控制数据的输入/输出,通常按图7.8流程。 即先读入设备状态标志信息,再根据所读入状态信息进行判断, 若设备未准备就绪,则程序转移去执行某种操作,或循环回去重新执行读入设备状态信息;

若设备准备好,则执行完成数据传送的I/O 指令。

数据传送结束后,CPU 转去执行其他任务,刚才所操纵的设备脱离CPU 控制。 7.2 简述条件传送方式的工作过程。

试画出条件传送方式输出数据的流程图。

7.3 简述中断传送方式的工作过程。

比如,当某个A/D 转换器的模拟量已转换为数字量后,这时它就可以立刻向CPU 发出中断请求,CPU 暂时中止处理当前的事务,而转去执行优先的中断服务程序,输入A/D 转换器的数字量数据。微型计算机都具有中断控制的能力,8086/8088CPU 的中断结构灵活,功能很强。

所以,微机系统采用中断控制I/O 方式是很方便的。

CPU 执行完每一条指令后,都会去查询外部是否有中断请求,若有,就暂停执行现行的程序,转去执行中断服务程序,完成传送数据的任务。当然,在一个具有多个外设的系统中,在同一时刻就往往不止一个外设提出中断请求,这就引入了所谓中断优先权管理和中断嵌套等问题(有关中断的详细讨论参见第8章)

7.4 简述8237三种基本传送类型的特点。

1) 单次传送方式也称单字节传送方式。每次DMA 操作只传送一个字节,即DMAC 发出一次占用总线请求,获得总线控制权后,进入DMA 传送方式,只传送一个字节的数据。然后,就自动把总线控制权交还给CPU ,让CPU 至少占用一个总线周期。若还有通道请求信号,DMAC 再重新向CPU 发出总线请求,获得总线控制权后,再传送下一个字节数据。

2) 成组传送方式也称为连续传送或块传送方式。在进入DMA 操作后,就连续传送数据,直到整块数据全部传送完毕。在字节计数器减到0或外界输入终止信号EOP 时,才会将总线控制权交还给CPU 而退出DMA 操作方式。如果在数据的传送过程中,通道请求信号DREQ 变为无效,DMAC 也不会释放总线,只是暂时停止数据的传送,等到DREQ 信号再次变为有效后,又继续进行数据传送,一直到整块数据全部传送结束,才会退出DMA 方式,把总线控制权交还给CPU 。

读入设备状态

准备好?

传送数据

N

Y

3) 请求传送方式也可以用于成块数据传输。当DMAC采样到有效的通道请求信号DREQ时,向CPU发去请求占用总线的信号HRQ(在Z80 DMA中是BUSRQ),CPU让出总线控制权后,就进入DMA操作方式。当DREQ变为无效后,DMAC立即停止DMA操作,释放总线给CPU,当DREQ再次变为有效后,它才再次发出HRQ请求信号,CPU再次让出总线控制权,DMAC又重新控制总线,继续进行数据传送,数据块传送结束就把总线归还给CPU。这种方式适用于准备好传送数据时,发出通道请求;若数据未准备好,则通道请求无效,并将总线控制权暂时交还给CPU。

7.5 简述8237的主要功能。

(1) 编程设定DMA的传输模式及其所访问内存的地址区域。

(2) 屏蔽或接受外部设备的DMA请求(DREQ)。

当有多个设备同时请求时,还要进行优先级排队,

首先接受最高级的请求。

(3) 向CPU转达DMA请求。

DMA控制器要向CPU发出总线请求信号HOLD(高电平有效),

请求CPU放弃总线的控制。

(4) 接收CPU的总线响应信号(HLDA)。

接管总线控制权,实现对总线的控制。

(5) 向相应外部设备转达DMA允许信号DACK。

在DMA控制器管理下,实现外部设备和存储器之间的数据直传。

(6) 在传送过程中进行地址修改和字节计数。

在传送完要求的字节数后,向CPU发出DMA结束信号(EOP),

撤消总线请求(HRQ),将总线控制权交还给CPU。

7.6 8237有哪些可以让CPU访问的寄存器?

这些寄存器有哪些功能?如何对它们进行寻址?

(1) 当前地址寄存器

(2) 当前字节计数器

(3) 基地址寄存器和基字节计数器

(4) 命令寄存器

(5) 模式寄存器

(6) 请求寄存器

(7) 屏蔽寄存器

(8) 状态寄存器

(9) 暂存寄存器

(10)命令寄存器

表7-5 8237内部寄存器口地址分配

表7-5 8237内部寄存器口地址分配

第八章

8.1 什么是中断?中断方式与程序查询方式有什么区别? 中断:指计算机在正常执行程序的过程中,

由于某事件的发生使CPU 暂时停止当前程序的执行, 而转去执行相关事件的处理程序,

结束后又返回原程序继续执行,这样的一个过程就是中断。

IOR IOW 主片的I/O 口地址(H) 从片的I/O 口地址(H) 寄存器

IN(读, ) OUT(写, ) 000 0C0 CH0当前地址寄存器 CH0基址与当前地址寄存器 001 0C2 CH0当前字节计数器 CH0基字节计数器与当前字节计数器

002 0C4 CH1当前地址寄存器 CH1基址与当前地址寄存器 003 0C6 CH1当前字节计数器 CH1基字节计数器与当前字节计数器

004 0C8 CH2当前地址寄存器 CH2基址与当前地址寄存器 005 0CA CH2当前字节计数器 CH2基字节计数器与当前字节计数器

006 0CC CH3当前地址寄存器 CH3基址与当前地址寄存器 007

0CE

CH3当前字节计数

CH3基字节计数器与当前字节计数器

008 0D0 状态寄存器 命令寄存器 009 0D2 请求寄存器

00A 0D4 写屏蔽寄存器单个屏蔽位 00B 0D6 模式寄存器

00C 0D8

清除字节指令器(软命令) 00D 0DA 暂存寄存器 主清除指令(软命令) 00E 0DC 清除屏蔽寄存器(软命令) 00F

0DE

写全部屏蔽位寄存器

中断方式与程序查询方式有什么区别:

在查询方式下,CPU 主动地查询所有外设以确定其是否准备好, 是否需要进行数据传送,会使CPU 的效率降低,

特别是与低速外设进行数据交换时,CPU 需要等待更多的时间。 另外在对多个外设进行I/O 操作时,如果有些外设的实时性要求较高,CPU 有可能因来不及响应而造成数据丢失。

而中断方式是CPU 忙于执行主要工作,由外设根据需要向CPU 发出中断请求,CPU 再根据中断请求的类型决定响应与否。这养CPU 效率高。

8.2 简述中断的处理过程。画出中断处理的流程图。 中断请求、中断响应、断点保护、

中断源识别、中断服务、断点恢复、中断返回。

8.3 说明8086/8088 CPU 响应中断的条件。 中断请求 中断屏蔽 中断的开放 中断请求的检测

8.4 确定中断优先级有哪两种方法?它们各有什么特点? 软件查询法: (1) 优点:

用软件完成中断优先权的检测,不需要硬件判优电路。 优先权由查询的次序来决定,首先查询的即为优先级最高。 (2) 缺点:

不管外设是否有中断请求都需要按次序逐一询问,效率较低。 特别在中断源较多的情况下,转至中断服务程序的时间较长。 硬件:

标志寄存器入栈

令TEMP =TF 清TF 和IF

CS 、IP 入栈

调用中断处理程序

当前指令执行结束?

软件中断

NMI ?

INTR ?

TF =1?执行下一条指令

形成中断类型码

进入中断响应取中断类型码

形成中断类型码

IF =1?

又有NMI ?

TF =1?

执行用户中断过程

IP 、CS 出栈

标志寄存器出栈返回被中断的主程序

IRET

IF =1?

(1)优点:确定中断源的时间短,效率高。

(2)缺点:需要硬件判优电路。

8.5 简述8086/8088的内部中断和外部中断两类中断的区别。

外部中断是由外部中断源对CPU产生的中断请求,

根据外部中断源是否受标志寄存器的中断允许标志位(IF)影响,

分为非屏蔽中断和可屏蔽中断两种。

内部中断是指CPU内部事件及执行软中断指令所产生的中断请求。

除法错中断。

单步中断。

断点中断。

溢出中断。

软件中断。

8.6 什么是中断向量?什么是中断向量表?

中断向量码(中断类型号):在8086/8088的中断系统中,

对每个中断都规定有一个中断类型号,共256个(0~255)。

中断向量表:按中断类型号由小到大的顺序将相应的各中断服务子程序的入口地址按每个入口地址占四个字节,(2字节偏移量、2字节段地址)存在内存的最低端。

8.7 8086怎么通过中断向量表得到中断处理程序的入口地址?

在一个中断向量的4个字节中,

高地址字为中断处理程序的段地址CS,低地址字则是偏移地址IP。

这样,在中断响应时,CPU就可以根据中断向量码n,通过简单的4×n运算,查找中断向量表,从表中4×n地址开始的连续4字节单元里获取中断处理程序的入口地址,从而转入相应中断服务程序。

8.8 中断向量表在内存中的什么位置?

每个中断向量在内存中占4个字节,共256个中断向量,

因此占存储器1 KB的空间。在00000H—00400H。

8.9 什么是非屏蔽中断?什么是可屏蔽中断?

它们的主要区别是什么?

8086/8088 CPU的NMI和INTR两个输入端有什么区别?

1.非屏蔽中断

非屏蔽中断不受CPU中断允许标志位IF影响,

一旦有中断请求,CPU必须响应。

2.可屏蔽中断

可屏蔽中断受中断允许标志位IF的限制,

当IF=1时,CPU才响应中断;

当IF=0时,CPU不会响应外部中断,即中断被屏蔽。

3.当外部中断请求信号加至NMI引脚时,就产生非屏蔽中断。

当外部中断请求信号加至INTR引脚上,即产生可屏蔽中断。

(完整版)微机原理及接口技术(习题答案)

范文范例学习指导 第1章微机运算基础 习题和思考题 1.请完成以下计算: 174.66D=(10101110.10101)B=(AE. A8)H 10101110101.01011B=(1397.344)D=(575.58)H 4BCH=(010*********)B=()BCD 2.设字长为8位,X=(2A)16,当X分别为原码、补码、反码和无符号数的时候,其真值 是多少? 答:当X表示原码时,其真值为:+101010 当X表示补码时,其真值为:+101010 当X表示反码时,其真值为:+101010 当X表示无符号数数时,其真值为:00101010 3.设字长为8位,用补码形式完成下列计算,要求有运算结果并讨论是否发生溢出? 120+18 -33-37 -90-70 50+84 答:120+18 其补码形式分别为:(120)补=01111000 (18)补=00010010 01111000 + 00010010 10001010 由于C s=0 ,C p=1,因此有溢出,结果错误 -33-37 其补码形式为:(-33)补=11011111 (-37)补=11011011 11011111 +11011011 10111010 由于C s=1, C p=1,所以没有溢出,结果正确 -90-70 其补码形式为:(-90)补=10011100 (-70)补=10111010 10011100 +10111010 01010110 由于C s=1, C p=0,所以有溢出,结果错误 50+84

其补码形式为:(50)补=00110010 (84)补=01010100 00110010 +01010100 10000110 由于C s=0, C p=1,所以有溢出,结果错误 4.请写出下列字符串的ASCII码值。 My name is Zhang san. 4D 79 6E 61 6D 65 69 73 5A 68 61 6E 67 73 61 6E 2E 第2章 80X86微机系统 习题与思考题 1.微型计算机主要由哪些基本部件组成?各部件的主要功能是什么? 答:微型计算机主要由输入设备、运算器、控制器、存储器和输出设备组成。 各部件的功能分别是:1、输入设备通过输入接口电路将程序和数据输入内存;2、运算器是进行算术运算和逻辑运算的部件,它是指令的执行部件;3、控制器是计算机的指挥中心,它负责对指令进行译码,产生出整个指令系统所需要的全部操作的控制信号,控制运算器、存储器、输入/输出接口等部件完成指令规定的操作;4、存储器用来存放程序、原始操作数、运算的中间结果数据和最终结果数据; 5、输出设备是CPU通过相应的输出接口电路将程序运行的结果及程序、数据送到的设备; 2.微处理器的发展过程是什么? 答:微型计算机的发展过程是: 第一代(1946~1957)——采用电子管为逻辑部件,以超声波汞延迟线、阴极射线管、磁芯和磁鼓等为存储手段;软件上采用机器语言,后期采用汇编语言。 第二代(1957~1965)——采用晶体管为逻辑部件,用磁芯、磁盘作内存和外存;软件上广泛采用高级语言,并出现了早期的操作系统。 第三代(1965~1971)——采用中小规模集成电路为主要部件,以磁芯、磁盘作内存和外存;软件上广泛使用操作系统,产生了分时、实时等操作系统和计算机网络。 第四代(1971~至今)——采用大规模集成电路(LSI)、超大规模集成电路(VLSI)为主要部件,以半导体存储器和磁盘为内、外存储器;在软件方法上产生了结构化程序设计和面向对象程序设计的思想。 3.简述80486微处理器的基本结构。 书12页 4.80486微处理器的工作模式有几种?当CS内容为1000H,IP内容为7896H,求在实地址 模式下的物理地址为多少? 答:实模式和保护模式及虚拟8086模式。当CS内容为1000H,IP内容为7896H,在实地

微机原理与接口技术(第二版) 清华大学出版社

习题1 1.什么是汇编语言,汇编程序,和机器语言? 答:机器语言是用二进制代码表示的计算机能直接识别和执行的一种机器指令的集合。 汇编语言是面向及其的程序设计语言。在汇编语言中,用助记符代替操作码,用地址符号或标号代替地址码。这种用符号代替机器语言的二进制码,就把机器语言编程了汇编语言。 使用汇编语言编写的程序,机器不能直接识别,要由一种程序将汇编语言翻译成机器语言,这种起翻译作用的程序叫汇编程序。 2.微型计算机系统有哪些特点?具有这些特点的根本原因是什么? 答:微型计算机的特点:功能强,可靠性高,价格低廉,适应性强、系统设计灵活,周期短、见效快,体积小、重量轻、耗电省,维护方便。 这些特点是由于微型计算机广泛采用了集成度相当高的器件和部件,建立在微细加工工艺基础之上。 3.微型计算机系统由哪些功能部件组成?试说明“存储程序控制”的概念。 答:微型计算机系统的硬件主要由运算器、控制器、存储器、输入设备和输出设备组成。 “存储程序控制”的概念可简要地概括为以下几点: ①计算机(指硬件)应由运算器、存储器、控制器和输入/输出设备五大基本部件组成。 ②在计算机内部采用二进制来表示程序和数据。 ③将编好的程序和原始数据事先存入存储器中,然后再启动计算机工作,使计算机在不需要人工干预的情况下,自动、高速的从存储器中取出指令加以执行,这就是存储程序的基本含义。 ④五大部件以运算器为中心进行组织。 4.请说明微型计算机系统的工作过程。 答:微型计算机的基本工作过程是执行程序的过程,也就是CPU自动从程序存

放的第1个存储单元起,逐步取出指令、分析指令,并根据指令规定的操作类型和操作对象,执行指令规定的相关操作。如此重复,周而复始,直至执行完程序的所有指令,从而实现程序的基本功能。 5.试说明微处理器字长的意义。 答:微型机的字长是指由微处理器内部一次可以并行处理二进制代码的位数。它决定着计算机内部寄存器、ALU和数据总线的位数,反映了一台计算机的计算精度,直接影响着机器的硬件规模和造价。计算机的字长越大,其性能越优越。在完成同样精度的运算时,字长较长的微处理器比字长较短的微处理器运算速度快。 6.微机系统中采用的总线结构有几种类型?各有什么特点? 答:微机主板常用总线有系统总线、I/O总线、ISA总线、IPCI总线、AGP总线、IEEE1394总线、USB总线等类型。 7.将下列十进制数转换成二进制数、八进制数、十六进制数。 ①(4.75)10=(0100.11)2=(4.6)8=(4.C)16 ②(2.25)10=(10.01)2=(2.2)8=(2.8)16 ③(1.875)10=(1.111)2=(1.7)8=(1.E)16 8.将下列二进制数转换成十进制数。 ①(1011.011)2=(11.375)10 ②(1101.01011)2=(13.58)10 ③(111.001)2=(7.2)10 9.将下列十进制数转换成8421BCD码。 ① 2006=(0010 0000 0000 0110)BCD ② 123.456=(0001 0010 0011.0100 0101 0110)BCD 10.求下列带符号十进制数的8位基2码补码。 ① [+127]补= 01111111

微机原理与接口技术(第二版)习题答案

第1章 1.1 微处理器、微型计算机和微型计算机系统三者之间有什么不同? 解: 把CPU(运算器和控制器)用大规模集成电路技术做在一个芯片上,即为微 处理器。微处理器加上一定数量的存储器和外部设备(或外部设备的接口)构成了 微型计算机。微型计算机与管理、维护计算机硬件以及支持应用的软件相结合就形成了微型计算机系统。 1.2 CPU在内部结构上由哪几部分组成?CPU应该具备哪些主要功能? 解: CPU主要由起运算器作用的算术逻辑单元、起控制器作用的指令寄存器、指令译码器、可编程逻辑阵列和标志寄存器等一些寄存器组成。其主要功能是进行算术和逻辑运算以及控制计算机按照程序的规定自动运行。 1.3微型计算机采用总线结构有什么优点? 解: 采用总线结构,扩大了数据传送的灵活性、减少了连线。而且总线可以标准化,易于兼容和工业化生产。 1.4数据总线和地址总线在结构上有什么不同之处?如果一个系统的数据和地址合用 一套总线或者合用部分总线,那么要靠什么来区分地址和数据? 解: 数据总线是双向的(数据既可以读也可以写),而地址总线是单向的。 8086CPU为了减少芯片的引脚数量,采用数据与地址线复用,既作数据总线也作为 地址总线。它们主要靠信号的时序来区分。通常在读写数据时,总是先输出地址(指定要读或写数据的单元),过一段时间再读或写数据。 1.8在给定的模型中,写出用累加器的办法实现15×15的程序。 DEC H JP NZ,LOOP HALT

第2章作业答案 2.1 IA-32结构微处理器直至Pentillm4,有哪几种? 解: 80386、30486、Pentium、Pentium Pro、PeruiumII、PentiumIII、Pentium4。 2.6IA-32结构微处理器有哪几种操作模式? 解: IA一32结构支持3种操作模式:保护模式、实地址模式和系统管理模式。操作模式确定哪些指令和结构特性是可以访问的。 2.8IA-32结构微处理器的地址空间如何形成? 解: 由段寄存器确定的段基地址与各种寻址方式确定的有效地址相加形成了线性地址。若末启用分页机制,线性地址即为物理地址;若启用分页机制,则它把线性地址转为物理地址。 2.15 8086微处理器的总线接口部件由哪几部分组成? 解: 8086微处理器中的总线接口单元(BIU)负责CPU与存储器之间的信息传 送。具体地说,BIU既负责从内存的指定部分取出指令,送至指令队列中排队(8086的指令队列有6个字节,而8088的指令队列只有4个字节);也负责传送执 行指令时所需的操作数。执行单元(EU)负责执行指令规定的操作。 2.16段寄存器CS=120OH,指令指针寄存器IP=FFOOH,此时,指令的物理地址为 多少? 解: 指令的物理地址=12000H+FFOOH=21FOOH 第3章作业答案 3.1分别指出下列指令中的源操作数和目的操作数的寻址方式。 (1)MOV SI, 30O (2)MOV CX, DATA[DI] (3)ADD AX, [BX][SI] (4)AND AX, CX (5)MOV[BP], AX (6)PUSHF 解: (l)源操作数为立即寻址,目的操作数为寄存器寻址。

《微机原理与接口技术》参考答案

《微机原理与接口技术》参考答案 《微机原理与接口技术》习题参考答案习题 2 1. 为何说8086CPU是16位CPU?答:16位指的是8086CPU的字长,而字长一般来说和运算器、寄存器、总线宽度一致。因为8086CPU的内部寄存器、内部运算部件以及内部操作都是按16位设计的,这决定了它的字长为16位。 2. 8086CPU哪两个单元组成?其中,指令队列在哪个单元中,有何作用?答:总线接口单元和执行单元。指令队列在BIU中。它的作用是当EU在执行指令时,空闲的BIU可以从内存读取后续指令到指令队列,这样就可以将取指令工作和执行指令工作重叠进行,从而提高CPU的工作效率,加快指令的执行速度。 3. 8086CPU中8位寄存器和16位寄存器是什么关系?答:8086的通用寄存器包括数据寄存器、指

针寄存器和变址寄存器。其中数据寄存器包含AX、BX、CX、DX四个16位寄存器,但他们每个都可以分开作为两个单独的8位寄存器使用。8086的指针寄存器和变址寄存器不可分割为8位寄存器。4. 8086CPU中的IP寄存器有何用途?答:IP寄存器是指令指针寄存器,用来存放下一条要执行的指令在代码段中的偏移地址。在程序运行过程中,IP寄存器始终指向下一条指令的首地址,与CS寄存器联合确定下一条指令的物理地址。8086就是通过IP寄存器来控制指令序列的执行流程。 5. 在标志寄存器中,用于反映运算结果属性的标志位有哪些?它们每一位所表示的含义是什么?答:有CF、PF、AF、ZF、SF、OF。它们的含义如下:CF:进位标志。它记录运算时从最高有效位产生的进位值或结果值。最高有效位有进位或有借位时CF=1,否则CF=0。PF:奇偶标志。它记录运算结果的奇偶检验条件。当结果操作数

微机原理与接口技术习题答案

《微机原理与接口技术》习题答案 一、单项选择题 1、80486CPU进行算术和逻辑运算时,可处理的信息的长度为( D )。 A、32位 B、16位 C、8位 D、都可以 2、在下面关于微处理器的叙述中,错误的是( C ) 。 A、微处理器是用超大规模集成电路制成的具有运算和控制功能的芯片 B、一台计算机的CPU含有1个或多个微处理器 C、寄存器由具有特殊用途的部分内存单元组成,是内存的一部分 D、不同型号的CPU可能具有不同的机器指令 3、若用MB作为PC机主存容量的计量单位,1MB等于( B )字节。 A、210个字节 B、220个字节 C、230个字节 D、240个字节 4、运算器在执行两个用补码表示的整数加法时,判断其是否溢出的规则为( D )。 A、两个整数相加,若最高位(符号位)有进位,则一定发生溢出 B、两个整数相加,若结果的符号位为0,则一定发生溢出 C、两个整数相加,若结果的符号位为1,则一定发生溢出 D、两个同号的整数相加,若结果的符号位与加数的符号位相反,则一定发生溢出 5、运算器的主要功能是( C )。 A、算术运算 B、逻辑运算 C、算术运算与逻辑运算 D、函数运算 6、指令ADD CX,55H[BP]的源操作数的寻址方式是(D )。 A、寄存器寻址 B、直接寻址 C、寄存器间接寻址 D、寄存器相对寻址 7、设(SS)=3300H,(SP)=1140H,在堆栈中压入5个字数据后,又弹出两个字数据,则(SP)=(A ) A、113AH B、114AH C、1144H D、1140H 8、若SI=0053H,BP=0054H,执行SUB SI,BP后,则( C)。 A、CF=0,OF=0 B、CF=0,OF=1 C、CF=1,OF=0 D、CF=1,OF=1 9、已知(BP)=0100H,(DS)=7000H,(SS)=8000H,(80100H)=24H,(80101H)=5AH,(70100H)=01H,(70101H)=02H,指令MOV BX,[BP]执行后,(BX)=(D ) 。 A、0102H B、0201H C、245AH D、5A24H 10、实模式下80486CPU对指令的寻址由(A )决定。 A、CS,IP B、DS,IP C、SS,IP D、ES,IP 11、使用80486汇编语言的伪操作指令定义: VAL DB 2 DUP(1,2,3 DUP(3),2 DUP(1,0)) 则

微机原理与接口技术 试题与答案

微机原理与接口技术试题 微型计算机原理与接口技术综合测试题一 一、单项选择题(下面题只有一个答案是正确的,选择正确答案填入空白处) 1.8086CPU通过(1 )控制线来区分是存储器访问,还是I/O 访问,当CPU执行IN AL,DX指令时,该信号线为(2 )电平。 (1) A. M/ B. C. ALE D. N/ (2) A. 高 B. 低 C. ECL D. CMOS 2.n+1位有符号数x的补码表示范围为()。 A. -2n < x < 2n B. -2n ≤ x ≤ 2n -1 C. -2n -1 ≤ x ≤ 2n-1 D. -2n < x ≤ 2n 3.若要使寄存器AL中的高4位不变,低4位为0,所用指令为()。 A. AND AL, 0FH B. AND AL, 0FOH C. OR AL, 0FH D. OR AL 0FOH 4.下列MOV指令中,不正确的指令是()。 A. MOV AX, BX B. MOV AX, [BX] C. MOV AX, CX D. MOV AX, [CX] 5.中断指令INT 17H的中断服务程序的入口地址放在中断向量表地址()开始的4个存贮单元内。

A. 00017H B. 00068H C. 0005CH D. 0005EH 6.条件转移指令JNE的条件是()。 A. CF=0 B. CF=1 C. ZF=0 D. ZF=1 7. 在8086/8088 CPU中,一个最基本的总线读写周期由(1 )时钟周期(T状态)组成,在T1状态,CPU往总线上发( 2 )信息。 ⑴ A. 1个 B. 2个 C. 4个 D. 6个 ⑵ A. 数据 B . 地址 C. 状态 D. 其它 8. 8086有两种工作模式, 最小模式的特点是(1 ),最大模式的特点是( 2 )。 ⑴ A. CPU提供全部控制信号 B. 由编程进行模式设定 C. 不需要8286收发器 D. 需要总线控制器8288 ⑵ A. M/ 引脚可直接引用 B. 由编程进行模式设定 C. 需要总线控制器8288 D. 适用于单一处理机系统 9.在8086微机系统的RAM 存储单元器0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是( )。 A. 0AH B. 0BH C. 0CH D. 0DH 10.真值超出机器数表示范围称为溢出,,此时标志寄存器中的( )位被置位 A. OF B AF C PF D CF

(完整版)微机原理与接口技术知识点总结整理

《微机原理与接口技术》复习参考资料 第一章概述 一、计算机中的数制 1、无符号数的表示方法: (1)十进制计数的表示法 特点:以十为底,逢十进一; 共有0-9十个数字符号。 (2)二进制计数表示方法: 特点:以2为底,逢2进位; 只有0和1两个符号。 (3)十六进制数的表示法: 特点:以16为底,逢16进位; 有0--9及A—F(表示10~15)共16个数字符号。 2、各种数制之间的转换 (1)非十进制数到十进制数的转换 按相应进位计数制的权表达式展开,再按十进制求和。(见书本1.2.3,1.2.4)(2)十进制数制转换为二进制数制 ●十进制→二进制的转换: 整数部分:除2取余; 小数部分:乘2取整。 ●十进制→十六进制的转换: 整数部分:除16取余; 小数部分:乘16取整。 以小数点为起点求得整数和小数的各个位。 (3)二进制与十六进制数之间的转换 用4位二进制数表示1位十六进制数 3、无符号数二进制的运算(见教材P5) 4、二进制数的逻辑运算 特点:按位运算,无进借位 (1)与运算 只有A、B变量皆为1时,与运算的结果就是1 (2)或运算 A、B变量中,只要有一个为1,或运算的结果就是1 (3)非运算 (4)异或运算 A、B两个变量只要不同,异或运算的结果就是1 二、计算机中的码制 1、对于符号数,机器数常用的表示方法有原码、反码和补码三种。数X的原码记作[X]原,反码记作[X]反,补码记作[X]补。

注意:对正数,三种表示法均相同。 它们的差别在于对负数的表示。 (1)原码 定义: 符号位:0表示正,1表示负; 数值位:真值的绝对值。 注意:数0的原码不唯一 (2)反码 定义: 若X>0 ,则[X]反=[X]原 若X<0,则[X]反= 对应原码的符号位不变,数值部分按位求反 注意:数0的反码也不唯一 (3)补码 定义: 若X>0,则[X]补= [X]反= [X]原 若X<0,则[X]补= [X]反+1 注意:机器字长为8时,数0的补码唯一,同为00000000 2、8位二进制的表示范围: 原码:-127~+127 反码:-127~+127 补码:-128~+127 3、特殊数10000000 ●该数在原码中定义为:-0 ●在反码中定义为:-127 ●在补码中定义为:-128 ●对无符号数:(10000000)2= 128 三、信息的编码 1、十进制数的二进制数编码 用4位二进制数表示一位十进制数。有两种表示法:压缩BCD码和非压缩BCD码。(1)压缩BCD码的每一位用4位二进制表示,0000~1001表示0~9,一个字节表示两位十进制数。 (2)非压缩BCD码用一个字节表示一位十进制数,高4位总是0000,低4位的0000~1001表示0~9 2、字符的编码 计算机采用7位二进制代码对字符进行编码 (1)数字0~9的编码是0110000~0111001,它们的高3位均是011,后4位正好与其对应的二进制代码(BCD码)相符。

微机原理与接口技术期末考试试题及答案

微机原理与接口技术期末考试题库 1.微机系统的硬件由哪几部分组成? 答:三部分:微型计算机(微处理器,存储器,I/0接口,系统总线),外围设备,电源。 2.什么是微机的总线,分为哪三组? 答:是传递信息的一组公用导线。分三组:地址总线,数据总线,控制总线。 3.8086/8088CPU的内部结构分为哪两大模块,各自的主要功能是什 么? 答:总线接口部件(BIU)功能:根据执行单元EU的请求完成CPU 与存储器或IO设备之间的数据传送。执行部件(EU),作用:从指令对列中取出指令,对指令进行译码,发出相应的传送数据或算术的控制信号接受由总线接口部件传送来的数据或把数据传送到总线接 口部件进行算术运算。 4.8086指令队列的作用是什么? 答:作用是:在执行指令的同时从内存中取了一条指令或下几条指令,取来的指令放在指令队列中这样它就不需要象以往的计算机那样让CPU轮番进行取指和执行的工作,从而提高CPU的利用率。 5.8086的存储器空间最大可以为多少?怎样用16位寄存器实现对 20位地址的寻址?完成逻辑地址到物理地址转换的部件是什么?

答:8086的存储器空间最大可以为2^20(1MB);8086计算机引入了分段管理机制,当CPU寻址某个存储单元时,先将段寄存器内的内容左移4位,然后加上指令中提供的16位偏移地址形成20位物理地址。 6.段寄存器CS=1200H,指令指针寄存器IP=FF00H,此时,指令 的物理地址为多少?指向这一物理地址的CS值和IP值是唯一的吗? 答:指令的物理地址为21F00H;CS值和IP值不是唯一的,例如:CS=2100H,IP=0F00H。 7.设存储器的段地址是4ABFH,物理地址为50000H,其偏移地址 为多少? 答:偏移地址为54100H。(物理地址=段地址*16+偏移地址) 8.8086/8088CPU有哪几个状态标志位,有哪几个控制标志位?其意 义各是什么? 答:状态标志位有6个:ZF,SF,CF,OF,AF,PF。其意思是用来反映指令执行的特征,通常是由CPU根据指令执行结果自动设置的;控制标志位有3个:DF,IF,TF。它是由程序通过执行特定的指令来设置的,以控制指令的操作方式。 9.8086CPU的AD0~AD15是什么引脚? 答:数据与地址引脚 10.INTR、INTA、NMI、ALE、HOLD、HLDA引脚的名称各是什么?

微机原理与接口技术试题库(含答案)汇总

一、问答题 1、下列字符表示成相应的ASCII码是多少? (1)换行0AH (2)字母“Q”51H (3)空格20H 2、下列各机器数所表示数的范围是多少? (1)8位二进制无符号定点整数; 0~255 (2)8位二进制无符号定点小数;0.996094 (3)16位二进制无符号定点整数;0~65535 (4)用补码表示的16位二进制有符号整数;-32768~32767 3、(111)X=273,基数X=?16 4、有一个二进制小数X=0.X1X2X3X4X5X6 (1)若使X≥1/2,则X1……X6应满足什么条件? X1=1 若使X>1/8,则X1……X6应满足什么条件?X1∨X2 ∨X3=1 (2) 5、有两个二进制数X=01101010,Y=10001100,试比较它们的大小。 (1)X和Y两个数均为无符号数;X>Y (2)X和Y两个数均为有符号的补码数。X

微机原理与接口技术

第二章 8086系统结构 一、 8086CPU 的内部结构 1.总线接口部件BIU (Bus Interface Unit ) 组成:20位地址加法器,专用寄存器组,6字节指令队列,总线控制电路。 作用:负责从内存指定单元中取出指令,送入指令流队列中排队;取出指令所需的操作 数送EU 单元去执行。 工作过程:由段寄存器与IP 形成20位物理地址送地址总线,由总线控制电路发出存储器“读”信号,按给定的地址从存储器中取出指令,送到指令队列中等待执行。 *当指令队列有2个或2个以上的字节空余时,BIU 自动将指令取到指令队列中。若遇到转移指令等,则将指令队列清空,BIU 重新取新地址中的指令代码,送入指令队列。 *指令指针IP 由BIU 自动修改,IP 总是指向下一条将要执行指令的地址。 2.指令执行部件EU (Exection Unit) 组成:算术逻辑单元(ALU ),标志寄存器(FR ),通用寄存器,EU 控制系统等。 作用:负责指令的执行,完成指令的操作。 工作过程:从队列中取得指令,进行译码,根据指令要求向EU 内部各部件发出控制命令,完成执行指令的功能。若执行指令需要访问存储器或I/O 端口,则EU 将操作数的偏移地址送给BIU ,由BIU 取得操作数送给EU 。 二、 8088/8086的寄存器结构 标志寄存器 ALU DI DH SP SI BP DL AL AH BL BH CL CH ES SS DS CS 内部暂存器输入 / 输出控制 电路1432EU 控制系 统20位16位8086总线指令 队列总线 接口单元执行 单元 6 516位 属第三代微处理器 运算能力: 数据总线:DB

微机原理与接口技术习题答案5章(供参考)

第5章 总线及其形成 1. 微处理器的外部结构表现为 数量有限的输入输出引脚 ,它们构成了微处理器级总线。 2. 微处理器级总线经过形成电路之后形成了 系统级总线 。 3. 简述总线的定义及在计算机系统中采用标准化总线的优点。 答:总线是计算机系统中模块(或子系统)之间传输数据、地址和控制信号的公共通道, 它是一组公用导线,是计算机系统的重要组成部分。 采用标准化总线的优点是: 1) 简化软、硬件设计。 2) 简化系统结构。 3) 易于系统扩展。 4) 便于系统更新。 5) 便于调试和维修。 4. 在微型计算机应用系统中,按功能层次可以把总线分成哪几类。 答:在微型计算机应用系统中,按功能层次可以把总线分成:片内总线、元件级总线、 系统总线和通信总线。 5. 简述RESET 信号的有效形式和系统复位后的启动地址。 答:RESET 为系统复位信号,高电平有效,其有效信号至少要保持四个时钟周期,且复 位信号上升沿要与CLK 下降沿同步。 系统复位后的启动地址为0FFFF0H 。即:(CS )=0FFFFH ,(IP )=0000H 。 6. 8086 CPU 的IO M/信号在访问存储器时为 高 电平,访问I/O 端口时为 低 电平。 7. 在8086系统总线结构中,为什么要有地址锁存器? 答:8086CPU 有20条地址线和16条数据线,为了减少引脚,采用了分时复用,共占了 20条引脚。这20条引脚在总线周期的T1状态输出地址。为了使地址信息在总线周期的其 他T 状态仍保持有效,总线控制逻辑必须有一个地址锁存器,把T1状态输出的20位地址信 息进行锁存。 8. 根据传送信息的种类不同,系统总线分为 数据总线 、 地址总线 和 控制总线 。 9. 三态逻辑电路输出信号的三个状态是 高电平 、 低电平 和 高阻态 。 10. 在8086的基本读总线周期中,在1T 状态开始输出有效的ALE 信号;在2T 状态开始输出

微机原理与接口技术

微机原理及接口技术 第一部分客观题 一、单项选择题(每小题2分,共10分) 1. 寄存器ECX勺低16位部分可以用 ____________ 达。 A EX B CX C CH D CL 2. 8086处理器执行“ OUT DX,AL指令时,AL的数据出现在_____________ 输出给外设。 A控制总线B地址总线C电源和地线D 数据总线 3. 与DRAM目比,SRAM勺特点是___________ 。 A集成度高、存取周期长B集成度低、存取周期长 C集成度高、存取周期短D集成度低、存取周期短 4. 使用语句“ var dword 3721 ”定义的变量var在主存占用___________ 字节存储空间。 A 1 B 2 C 4 D 8 5. 用8K>8结构SRAM芯片构成64000H H6FFFFH地址范围的存储器,需要使用__________ 。 A 4 B 6 C 8 D 10 二、对错判断题(每小题2分,共10分)(说明:正确的选“ A ,错误选“ B” 6. IA-32 处理器设置的中断标志IF = 0是关中断,表示禁止内部中断和外部中断的所有中断请求。X

7. 已知var是一个变量,语句“ add esi,byte ptr var ”没有语法错误。X 8. DMA传输由DMA控制器控制,无需处理器执行I/O指令。V 9. 高性能计算机中常使用Cache (高速缓冲存储器)提高主存性能。V 10. 向某个I/O端口写入一个数据,一定可以从该I/O端口读回这个数据。V 第二部分主观题 一、填空题(每空2分,共10分) 1. 8086处理器引脚有3个最基本的读写控制信号,它们是M/IO*,—RD* __________ 和____ /R* ______ 。 2. 逻辑地址由—段基地址_________ 口偏移地址两部分组成。代码段中下一条要执行的指令由CS和 _____ 指针IP ____ 寄存器指示,后者在实地址模型中起作用 的仅有_____ 指针 ____ 寄存器部分。 二、问答题(每小题6分,共30分) 1. 什么是JMP指令的近(near)转移和远(far )转移? jmp指令的近转移是指在同一个段里面的转移,也叫做段内近转移,用汇编编码就是这样的jmp near ptr标号 jmp指令的远转移是指段与段之间的转移,就是说不在同一个段的转移,用汇编编码就是这样的jmp far ptr 标号 2. 什么是存储访问的局部性原理,它分成哪两个方面的局部性? 程序局部性原理:虚拟存储管理的效率与程序局部性程序有很大关系。根据统计,进程运行时,在一段时间内,其程序的执行往往呈现岀高度的局限性,包括时间局部性和空间局部性。 1、时间局部性:是指若一条指令被执行,则在不久的将来,它可能再被执行。 2、空间局部性:是指一旦一个存储单元被访问,那它附近的单元也将很快被访问。

《微机原理与接口技术》习题解答5

习题5 5.1 什么叫总线?总线如何进行分类?各类总线的特点和应用场合是什么? 【解答】总线是指计算机中多个部件之间公用的一组连线,由它构成系统插件间、插件的芯片间或系统间的标准信息通路。 (1)微处理器芯片总线:元件级总线,是在构成一块CPU插件或用微处理机芯片组成一个很小系统时常用的总线,常用于CPU芯片、存储器芯片、I/O接口芯片等之间的信息传送。 (2)内总线:板极总线或系统总线,是微型计算机系统内连接各插件板的总线,用以实现微机系统与各种扩展插件板之间的相互连接,是微机系统所特有的总线,一般用于模板之间的连接。在微型计算机系统中,系统总线是主板上微处理器和外部设备之间进行通讯时所采用的数据通道。 (3)外部总线:通信总线,主要用于微机系统与微机系统之间或微机与外部设备、仪器仪表之间的通信,常用于设备级的互连。数据可以并行传输,也可以串行传输,数据传输速率低。 5.2 什么叫总线的裁决?总线分配的优先级技术有哪些?各自的特点是什么? 【解答】当总线上的某个部件要与另一个部件进行通信时,首先应该发出请求信号,有时会发生同一时刻总线上有多个请求信号的情况,就要根据一定的原则来确定占用总线的先后次序,这就是总线裁决。 (1)并联优先权判别法 通过优先权裁决电路进行优先级别判断,每个部件一旦获得总线使用权后应立即发出一个“总线忙”的信号,表明总线正在被使用。当传送结束后释放总线。 (2)串联优先级判别法 采用链式结构,把共享总线的各个部件按规定的优先级别链接在链路的不同位置上,位置越前面的部件,优先级别越高。 (3)循环优先权判别法 类似于并联优先权判别法,只是动态分配优先权,原来的优先权编码器由一个更为复杂的电路代替,该电路把占用总线的优先权在发出总线请求的那些部件之间循环移动,从而使每个总线部件使用总线的机会相同。 5.3 总线数据的传送方式有哪些?各自有何特点? 【解答】 (1)串行传送方式 只使用一条传输线,在传输线上按顺序传送信息的所有二进制位的脉冲信号,每次一位。适于长距离传输。 (2)并行传送方式 信息由多少个二进制位组成,机器就需要有多少条传输线,从而让二进制信息在不同的线上同时进行传送。 (3)并串行传送方式 是并行传送方式与串行传送方式的结合。传送信息时,如果一个数据字由两个字节组成,那么传送一个字节时采用并行方式,而字节之间采用串行方式。

微机原理与接口技术第五章课后答案

第五章参考答案 1.简述SRAM芯片与DRAM芯片的共同点与不同点。 答:SRAM与DRAM的共同点:都属于随机存取存储器,具有易失性。 SRAM与DRAM的共同点:SRAM利用双稳态触发器电路保存信息,集成度比DRAM低,功耗比DRAM大;DRAM利用MOS管栅极和源极之间的极间电容C保存信息,需要刷新电路保证信息较长时间保存。 2.叙述ROM芯片的常见分类,各种ROM芯片的特点及其适用场合。 答:ROM的常用分类结果: 掩膜ROM:生产完成的芯片已保存了信息,保存的信息无法修改,适用于大批量的定型产品中。 PROM:PROM可以一次写入信息,一旦写入无法更改,适用于小批量的定型产品中。 EPROM:紫外线擦除可多次编程的存储器,适用于新产品的开发。 EEPROM:电擦除可多次编程的存储器,适用于需要在线修改的场合。 3.利用4片6116(2K×8位)芯片设计连续存储器,采用全地址译码。设起始地址为60000H,求存储器的最后一个单元地址。 答:存储器的最后一个单元地址为:61FFFH. 4.用6264 RAM(8K×8位)芯片构成256K字节存储器系统,需要多少片6264芯片20位地址总线中有多少位参与片内寻址有多少位可用作片选控制信号 答:需要32片6264芯片。 20位地址总线中有13位参与片内寻址;有7位可用作片选控制信号。 5.某微机系统中ROM区有首地址为9000H,末地址为FFFFH,求其ROM区域的存储容量。答:其ROM区域的存储容量为28K。 6.在8088CPU的系统中扩展32K字节的RAM,其扩充存储空间的起始地址为08000H。设系统的地址总线为A19~A0,数据总线为D7~D0,存储器芯片选用6264。利用74LS138译码器设计译码电路,并画出扩充的存储器系统的连线图。 解: 8088 BUS D0~D7 MEMW MEMR

《微机原理与接口技术》参考答案完整版

《微机原理与接口技术》习题参考答案 习题2 1.为何说8086CPU是16位CPU? 答:16位指的是8086CPU的字长,而字长一般来说和运算器、寄存器、总线宽度一致。因为8086CPU的内部寄存器、内部运算部件以及内部操作都是按16位设计的,这决定了它的字长为16位。 2.8086CPU由哪两个单元组成?其中,指令队列在哪个单元中,有何作用? 答:总线接口单元(Bus Interface Unit,BIU)和执行单元(Execution Unit,EU)。指令队列在BIU中。它的作用是当EU在执行指令时,空闲的BIU可以从内存读取后续指令到指令队列,这样就可以将取指令工作和执行指令工作重叠进行,从而提高CPU的工作效率,加快指令的执行速度。 3.8086CPU中8位寄存器和16位寄存器是什么关系? 答:8086的通用寄存器包括数据寄存器、指针寄存器和变址寄存器。其中数据寄存器包含AX、BX、CX、DX四个16位寄存器,但他们每个都可以分开作为两个单独的8位寄存器使用。8086的指针寄存器和变址寄存器不可分割为8位寄存器。 4.8086CPU中的IP寄存器有何用途? 答:IP寄存器是指令指针寄存器,用来存放下一条要执行的指令在代码段中的偏移地址。在程序运行过程中,IP寄存器始终指向下一条指令的首地址,与CS寄存器联合确定下一条指令的物理地址。8086就是通过IP寄存器来控制指令序列的执行流程。 5.在标志寄存器中,用于反映运算结果属性的标志位有哪些?它们每一位所表示的含义是 什么? 答:有CF、PF、AF、ZF、SF、OF。它们的含义如下: CF:进位标志。它记录运算时从最高有效位产生的进位值或结果值。最高有效位有进位或有借位时CF=1,否则CF=0。 PF:奇偶标志。它记录运算结果的奇偶检验条件。当结果操作数中“1”的个数为偶数时PF=1,否则PF=0。 AF:辅助进位标志。在字节运算时,由低半字节(字节的低4位)向高半字节有进位或借位时,AF=1,否则AF=0。 ZF:零标志。运算结果为零时ZF=1,否则ZF=0。 SF:符号标志。它记录运算结果的最高位,即由符号数的符号。 OF:溢出标志。在运算过程中,如果运算结果已经超出了机器能表示的数值范围(指有符号数)称为溢出,此时OF=1,否则OF=0。 6.分别完成下面的8位运算,并说明各主要标志位的状态,以及结果是否产生溢出(提 示:需要分为有符号数和无符号数两种情况)。

微机原理与接口技术第五章-练习题及答案

第五章练习题及答案 一、填空题 1、常见的片选控制方法有____________________________________。线选法,全译码法,部分译码法 2、磁带是______存储器。顺序存储 3、为保证动态RAM中的内容的不消失,需要进行__________操作。刷新 4、全部存储系统分为四级,即寄存器组,____________,内存,外存。高速缓冲存储器 5、DRAM靠_______存储信息,所以需要定期_____。电容刷新 6、虚拟存储器由__________两级存储器组成。主存-辅存 7、存储器是计算机系统的记忆设备,它主要用来______。存储数据和指令 8、8086CPU的物理地址是指实际的20位主存单元地址,每个存储单元对应唯一的物理地址,其范围是_________________。00000H~FFFFFH 二、选择题 1、RAM是随机存储器,它分为( )两种。 A、ROM和SRAM B、DRAM和SRAM C、ROM和DRAM D、ROM和CD-ROM B 2、从存储器中读出或向存储器中写入一个信息所需要的时间称为( )。 A、等待时间 B、存取周期 C、查找时间 D、寄存器 B 3、在计算机的专业用语中,ROM表示( )。 A、外存储器 B、内存储器 C、只读存储器 D、随机存储器 C 4、在下列存储器中,若按记录密度从低到高的顺序播列,应为( )。 A、软盘、硬盘、光盘、磁带 B、磁带、硬盘、软盘、光盘 C、磁带、软盎、硬盘、光盘 D、硬盘、软盘、磁带、光盘 C 5、某计算机字长32位,存储容量为4MB,若按半字编址,它的寻址范围是()。 A、0-4MB B、0-2MB C、0-2M D、0-1MB C 6、下列因素中,与Cache命中率无关的是()。 A、主存的存取时间 B、快的大小 C、Cache的组织方式 D、cache 的容量 A 7、计算机的存储器采用分级存储体系的主要目的是()。 A、便于读写数据 B、减小机箱的体积 C、便于系统升级 D、解决存储容量、价格和存取速度之间的矛盾 D 8、磁盘存储器的数据存取速度与下列哪一组性能参数有关?( )。 A、平均等待时间,磁盘旋转速度,数据传输速串 B、平均寻道时间,平均等待时间,数据传输速串 C、数据传输速率,磁盘存储密度,平均等待时间 D、磁盘存储器容量,数据传输速率,平均等持时间 B

微机原理与接口技术考试复习题(有答案)

《微型计算机原理及接口技术》试题 (120分钟) 一. 单项选择题(在每小题的四个备选答案中选出一个正确的 1. 8086CPU芯片的外部引线中,数据线的条数为()。 A.6条 B.8条 C.16条 D.20条 2.8086CPU工作在总线请求方式时,会让出()。 A.地址总线 B.数据总线 C.地址和数据总线 D.地址、数据和控制总线 3.8086在执行OUT DX,AL指令时,AL寄存器的内容输出到()上。 A.地址总线 B.数据总线 C.存储器 D.寄存器 4.8086CPU的I/O地址空间为()字节。 A.64KB B.1MB C.256B D.1024B 5. 当8086CPU读I/O接口时,信号M/IO和DT/R的状态必须是()。 A.00 B.01 C.10 D.11 6. 在8088CPU中, 用于寄存器间接寻址输入输出指令的寄存器是()。 A. AX B. BX C. CX D. DX 7.两片8259A级联后可管理()级中断。 A.15 B.16 C.32 D.64 8.8086中断系统中优先级最低的的是()。 A.可屏蔽中断 B.不可屏蔽中断 C.单步中断 D.除法出错 9.CPU在执行IN AL,DX指令时,其()。 A. IO/M为高, RD为低 B. IO/M为高, WR为低 C. IO/M为低, RD为低 D. IO/M为低, WR为低 10. 内存从A4000H到CBFFFH,共有() A.124K B.160K C.180K D.224K 11. 8088CPU中的CS寄存器是一个多少位的寄存器?()。 A.8位 B.16位 C.24位 D.32位 12.地址译码器的输出一般可为接口的()信号。 A.片选 B.数据输入 C.地址 D.控制 13. 8255工作在方式0时,下面哪种说法正确() A. A、B、C三个口输入均有锁存能力 B. 只有A口输入有锁存能力 C. 只有C口输入有锁存能力 D. A、B、C三个口输入均无锁存能力 14. 实现DMA传送,需要() A.CPU通过执行指令来完成 B.CPU利用中断方式来完成 C.CPU利用查询方式来完成 D.不需要CPU参与即可完成 15.CPU在执行OUT DX,AL指令时,()寄存器的内容送到地址总线上。 A.AL B.DX C.AX D. DL 二、填空题 1. 分析与设计接口电路的基本方法有和。 2. DMA可以工作在状态和状态下,区分当前DMA工作在什么状态下。 3. 8086/8088的引脚用于决定其工作模式。 4.在译码过程中,如果有一根地址线没有用到,会有个重叠地址。 5.在总线上要完成一次数据传输一般要经历如下阶段:、 、和。 6. 8255A是芯片,有种工作方式; 7. 8253是芯片,内部有个端口地址,其中的每个计数器可作为进制和进制计数器使用。 8.从8253计数器中读出的计数值读出的减一计数器当前值。(是、不是) 9.串行通信包括和两种方式。 10. 158的16位二进制补码为,原码为,反码为。 11.-20的8位二进制补码为,原码为,反码为。 12.操作数寻址方式主要有、、和 4类。 13.中断过程包括、、和 4个阶段。 14. I/O端口地址的编制方式是和。 三.简答题 1.微型计算机接口一般应具有哪些功能? 2.8086有哪两种工作模式?其主要区别是什么? 3.什么是中断、中断向量和中断向量表?

相关文档
相关文档 最新文档