第一章
一、填空题
1.二进制数是以2为基数的计数体制,十进制数是以10 为基数的计数体制,十六进制数是以 16 为基数的计数体制。
2.二进制数只有 0 和 1 两个数码,其计数的基数是 2 ,加法运算进位关系为逢2进一。
3.十进制数转换为二进制数的方法是:整数部分是除2取余法,小数部分用乘2取整法。
4.十进制数(23.76)转换为二进制数为(10111.110)2,8421BCD码(00100011.01110110)8421BCD,余三码为(01010110.10101001)余3BCD。
5.二进制数转换为十进制数的方法为各位加权系数之和。
6.将二进制数(1011011)表示为加权系数之和的形式 2×1+2×1+2×1+2×1+2×1 。
7.格雷码的特点是相连不同,其余各位相邻两组代码只有一位代码不同,其余代码都相同。
8.数字电路主要是输出与输入之间的逻辑关系,故数字电路又称逻辑电路。
二、判断题。
1.二进制数是以2为基数的计数体制(√)
2.二进制数的权值是10的幂。(×)
3.十进制数整数转换为二进制数的方法是采用“除2取余法”(√)
4.BCD码是用4位二进制数表示1位十进制数。(√)
5.二进制数转换为十进制数的方法是各位加权系数之和。(√)
6.模拟电路又称逻辑电路。(×)
7.余3BCD码是用3位二进制数表示1位十进制数。(×)
8.二进制数整数最低位的权值为2。(×)
三、选择题。
1.1010的基数是(B)
A10 B2 C16 D任意数
2.下列数中,不是余3码的是(D)
A 1011 B1010 C 0110 D 0000
3.二进制数最低位的权值是(B)
A 0
B 1
C 2
D 4
4.十进制数的权值是(A)
A 10的幂B2的幂C16的幂 D 8的幂
5.二进制数的权值为(B)
A 10的幂B2的幂 C 16的幂 D 8的幂
6.在二进制计数系统中每个变量的取值为(A)
A 0和1
B 0—7
C 0—10
D 0—16
7.十进制计数系统包含(B)
A 六个数字
B 十个数字
C 十六个数字
D 三十二个数字
8.(1000100101110101)8421BCD对应的十进制数为(B)
A 8561
B 8975 C7AD3 7971
第二章
一、填空题。
1.逻辑变量和逻辑函数只有0,1两种取值,它们仅代表两种相反的逻辑状态。
2.描述逻辑函数值与对应变量取值关系的表格叫真值表。
3.基本逻辑关系有三种,它们是与,或,非。
4.常用的复合逻辑运算有与非,或非,与或非,异或,同或。
5.与或逻辑函数的标准表达式是最小项表达式。
6.逻辑函数Y=AB’+(A’B)’的反函数是Y=(A+B)(A+B) ,对偶式是Y=(A+B)(A+B) 。
7.摩根定律的两种形式是互为对偶式。
8.最简与或式的标准是逻辑式中的与项最少;每个乘积项中的变量最少。9.逻辑函数常用的化简方法有代数法和卡诺图法。
10、逻辑函数中任意二个最小项之积为0 。
二、判断题。
1.逻辑函数的标准与或式又称最小项表达式,它是惟一的。(√)
2.列逻辑函数真值表时,若变量在表中的位置变化,就可以列出不同的真值表。(×)
3.无论变量如何取值,几个最小项之和都是零,则这几个最小项须是无关项。(√)
4.卡诺图化简逻辑函数的本质就是合并相邻最小项。(√)
三、选择题。
1.逻辑函数Y=A B的反函数是(D)
A Y’=A’
B B Y’=A B’
C Y=(A B)’DA,B,C都是
2..逻辑函数Y1=A B和Y2=A⊙B满足(D)
A Y1与Y2互为反函数
B Y1与Y2互为对偶式
C Y1与Y2相等
D Y1和Y2既互反也对偶
3.n个变量最小项的个数共有(C)
A 2n
B n乘以n
C 2的n次方
D 2的n次方减1
4.使逻辑函数Y=(A+BC’)’(A+B)为1的变量取值是(C)
A 001
B 101
C 011
D 111
5.函数Y1=AB+BC+AC与Y2=A’B’+B’C’+A’C’(D)
A 互为对偶式
B 互为反函数
C 相等
D A,B,C都不对
第四章
一、填空题
1、组合逻辑电路的特点是输出状态只于输入信号有关,与电路原有状态无关,其基本单元电路是门电路。
2、编码器按功能的不同分为三种:二进制编码器、二-十进制编码器、优先编码器。
3、译码器按功能的不同分为三种:二进制译码器、二-十进制译码器、显示译码器。
4、输入3位二进制代码的二进制译码器应有8个输入端,共输出 8个最小项。
5、8选1数据选择器在所有输入数据都为1时,其输出标准与或表达式共有
8 个最小项。
6、全加器有三个输入端,它们分别为被加数,加数和相邻低位进数位;输出端有两个,分别为本位和、进位数。
7、数值比较器的功能是用以比较二组二进制数的大小或相等。
8、在组合逻辑电路中,消除竞争冒险现象的主要方法有:加选通脉冲、加封锁脉冲、输出端接滤波电容、修改设计增加冗余项。
二、判断题(正确的题在括号内填“√”,错误的题填“×”)
1、门电路是最简单的组合逻辑电路。(√)
2、组合逻辑电路全部由门电路组成。(√)
3、数据选择器用以将一个输入数据分配到多个指定输出端上的电路。(×)
4、显示译码器CC14547既可用以驱动半导体数码显示器,也可用以驱动液晶显示器。(×)
5、数值比较器是用于比较两组二进制数大小或相等的电路。(√)
6、加法器是用于对两组二进制数进行比较的电路。(×)
7、优先编码器只对多个输入编码信号中优先权最高的信号进行编码。(√)
三、选择题(将正确的答案填入括号内)
1、二—十制编码器的输入信号应有(D)
A、2个
B、4个
C、8个
D、10个
2、输入为n位二进制代码的译码器输出端个数为( C)
A、n2个
B、2n个
C、2n个
D、n个
3、8位串行进位加法器由( A )
A、8个全加器组成
B、8个半加器组成
C、4个全加器和4个半加器组成
D、16个全加器组成
4、从多个输入数据中选择其中一个输出的电路是(B)
A、数据分配器
B、数据选择器
C、数值比较器
D、编码器
5、能对二进制数进行比较的是(C)
A、数据分配器
B、数据选择器
C、数值比较器
D、编码器
6输出低电平有效的二—十进制译码器输出Y
5
’=0时它的输入代码为(A)A.0101 B、0011 C、1001 D、0111
第五章自我检测题
一,填空题
1.触发器具有_两个_稳定状态,其输出状态由触发器的___输入信号__和__原
有_状态组成。
2.基本RS触发器有_置0_,_置1__ ,_保持三种可使用的功能。对于有与非门
组成的基本RS触发器,在R
D ’=1.S
D
’=0时,触发器保持原状态;在
R
D ’=1,S
D
’=1时,触发器 _置0_ ;在R D’=0时.S D’=1时,触发器_;不允
许R
D =0,S
D
’=0存在,排除这种情况出现的约束条件是__R + S_=1_____.
3.由或非门组成的基本RS触发器在R
D =0,S
D
=1时,触发器___置1___;在
R
D =1.S
D
=0时,触发器_置0__;在R D=0,S D=0时,触发器保持原状态 ;不允许
R
D =1,S
D
=1存在,排除这种情况出现的约束条件是_R D S D_=0 .
4.边沿JK触发器具有_置0_,_置1_,_保持_,_计数_功能,其特性方程为_Q
=JQ + KQ_ .对于具有异步置0端R
D ’和置1端S
D
’的TTL边沿JK触发器,
在R
D ’=1,S
D
’=1,要使Q N+1=(Q N)’时,要求J为_高电平_.K为_高电平_;
如要求Q N+1=Q N时,则要求J为_低电平_.K为_低电平_;如要求Q N+1=1时,要求
J为_高电平_,K为_低电平_;如要求Q N+1=0时,要求J为_低电平_,K为_高电平.
5.维持阻塞D触发器具有_置0_和_置1_功能,其特性方程为_Q = D _.如将
输入D和输出Q’相连后,则D触发器处于_计数_状态.
6.特性表用以表示触发器的__次态_和_输入信号_与_现态_之间的关系。
二,判断题
1.一个触发器可保存1位二进制。(√)
2.由与非门组成的基本RS触发器可用R D’和S D’端输入的信号直接进行置0
或置1.( √)
3.上升沿触发器在时钟脉冲CP=1期间,输出状态随信号变化。(×)
4.同步RS触发器在CP=1期间,输出状态随输入R.S端的信号变化。(√)
5.上升沿JK触发器原状态为1,欲使其状态为0时,则在时钟脉冲CP上
升沿到来前置J= ,K=1. (√)
6.同步JK触发器在时钟脉冲CP=1期间,J。K输入信号发生变化时,
对输出Q的状态不会有影响。(×) 7.边沿JK触发器在时钟CP=1期间,J.K输入信号发生变化时,输出Q的状态随之变化。(×)
8.维持阻塞D触发器在输入D=1时,输入时钟脉冲CP上升沿后,触发器只能翻到1状态。(√)
三,选择题
1,有与非门组成的基本ES触发器在输入R
D,和S
D
’同时由0变1后,
触发器的输出状态为(D)
A,0状态B,1状态C,状态不变D,状态不定2有与非门组成的同步RS触发器在CP=1时,输入R和S信号同时由1变为0时,输出状态为( D)
A,0状态B,1状态C状态不变D状态不确定
3维持阻塞D触发器在时钟脉冲CP上升沿到来前D=1,而在CP上升沿以后D变为0,则触发器状态为(B)
A,0状态B,1状态C状态不变D状态不确定
4下降触出发的边沿JK触发器在时钟脉冲CP下降沿到来前J=1,K=0,而在CP下降沿到来后变为J=0,K=1,则触发器状态为( B) A,0状态B,1状态C状态不变D状态不确定
5,4个边沿JK触发器组成的二进制计数器最多能计(B)
A,0至7个数B,0至15个数C,0至9个数D,0至16个数
6,下降触发器边沿JK触发器CT74LS112的R D’=1,S D’=1,且J=1,K=1时,如时钟脉冲CP输入频率为110KHZ的方波,则Q端输出脉冲的频率为(B)
A,110KHZ B,55KHZ C,50KHZ D,220KHZ
7要将下降沿边沿JK触发器CT74LS112输出Q置为高电平1时,输入为(D)
A,J=1,K=1,R D’=1,S D’=1,输入CP正跃变
B,J=1,K=0,R D’=0,S D’=1,输入CP负跃变
C,J=1,K=1,R D’=1,S D’=1,输入CP负跃变
D,J=1,K=0,R D’=1,S D’=1,输入CP负跃变
8要将维持阻塞D触发器CT74LS74输入Q置为低电平0时,输入为(D )A,D=0,R D’=1,S D’=1,输入CP负跃变
B,D=1,R D’=1,S D’=1,输入CP正跃变
C,D=0,R D’=1,S D’=0,输入CP正跃变
D,D=1,R D’=0,S D’=1,输
第六章单元检测题
一,填空题
1.对于时序逻辑电路来说,某时刻电路的输出状态不仅取决于该时刻的而且还取决于电路的__原有状态_ ,因此,时序逻辑电路具有_记忆_ 性。
2时序逻辑电路由_存储__电路和_组合逻辑_电路两部分组成,__存储_电路必不可少。
3描述同步时序逻辑电路的三组方程分别是_输入方程_,_驱动方程_ ,_状态方程_。
4计数器按计数进制分,有_二进制计数器,_十_ 进制计数器和_任意_ 进制计数器。
5集成计数器的清零方式分为_异步置0_和_同步置0_,置数方式分为_异步置数_和_同步置数_.
6计数器中各触发器的时钟脉冲是同一个,触发器状态更新时同时的,这种计数器称为_同步计数_。
7一个4位二进制加法计数器的起始计数状态,Q3Q2Q1Q0=1010,当最低位接受到4个计数脉冲时,输出状态Q3Q2Q1Q0=__1110_。
8 求二进制计数器最大计数值:1位计数器__2-1=1___;2位计数器;_
2-1=3__;3位计数器_2-1=7_;4位计数器_2-1=15_;5位计数器_2-1=31_.
9.求二进制计数器的模:1位计数器__2 =2_;2位计数器_2 =4_;3位计数器2
=8_;4位计数器_2 =16_;8位计数器_2 =32_.
10.具有移位功能的寄存器称为_移位寄存器_;它又可分为_左移位寄存器_._右移位寄存器__和_双位移位寄存器_.
11.4位移位寄存器可寄存_4_个数码,若将这些数码全部从串行输出端输出
时,需输入_4_个移位脉冲
12.按事先规定的脉冲顺序输出的电路称为_顺序脉冲发生器__.
二.判断题
1由触发器组成的电路是时序逻辑电路。(√)
2时序逻辑电路由触发器和组合逻辑电路组成。(√)
3在同步计数器中,各触发器的时钟脉冲CP都相同。(√)
4同步时序逻辑电路的分析方法和异步时序逻辑的分析方法完全相同。(×)5十进制计数器由十个触发器组成。(×)
6异步计数器的计数速度最快。(×)
7异步计数器中的各个触发器必须具有翻转功能。(√)
8同步计数器和异步计数器串行级联后为异步计数器。(√)9.4位二进制计数器也是一个16分频电路。(√)
10.4位二进制计数器表示的数值范围为0~15。(√)
11.只有10进制计数器才能用反馈归零法或反馈置数法构成任意进制计数器。()
12.双向移位寄存器可同时执行左移和右移功能。(×)
三.选择题
1.时序逻辑电路主要组成电路是(B)
A.与非门和或非门
B.触发器和组合逻辑电路
C.施密特触发器和组合逻辑
电路 D.整形电路和多谐振电路
2.构成计数器的主要电路是(C )
A.与非门
B.或非门
C.触发器
D.组合逻辑电路
3.一个三进制计数器和一个八进制计数器串接起来后的最大计数值为(C)
A.7
B.19
C.23
D.31
4.十进制计数器的有效状态共有(B)
A.8个
B.9个
C.16个
D.10个
5.利用集成计时器异步置0功能构成N进制计数器时,写二进制代码的数是(A)
A.N
B.N-1
C.2N
D.2N
6.利用集成计数器的同步置数功能构成N进制计数器时,写二进制的代码是(B)
A.N
B.N-1
C.2N
D.2N
7加/减计数器的功能是(A)
A.既能进行加法计数又能进行减法计数
B.加法计数和减法计数同时进行
C.既能进行二进制计数又能进行十进制计数
D.既能进行同步计数又能进行异步计数
8由下降沿JK触发器构成异步二进制加法计数器时,最低位触发器CP端接计数脉冲,其它各触发器的CP端接(A)
A.相邻低位触发器的Q端
B.相邻低位触发器的Q’端
C.相邻高位触发器的Q端
D.相邻高位触发器的Q’端
9.由上升沿D触发器组成异步二进制减法计数器时,最低位触发器的CP端
接计数器脉冲,其它各触发器CP接(A)
A.相邻低位触发器的Q端
B.相邻低位触发器的Q’端
C.相邻高位触发器的Q端
D.相邻高位触发器的Q’端
10.输入时钟脉冲频率为100KHZ时,则十进制计数器最后一级输出脉冲的
频率为(A)
A.10KHZ
B.20KHZ
C.50KHZ
D.100KHZ
11.可以组成顺序脉冲发生器的电路是(C)
A.计数器和加法器
B.译码器和编码器
C.二进制计数器和二进制译码器
D.二进制计数器和数值比较器
12.组成移位寄存器的主要电路是(D)
A.与非门
B.锁存器
C.组合逻辑电路
D.边沿触发器