文档库 最新最全的文档下载
当前位置:文档库 › 计算机组成原理复习题及答案

计算机组成原理复习题及答案

计算机组成原理复习题及答案
计算机组成原理复习题及答案

计算机组成原理

至今为止,计算机中的所有信息仍以二进制方式表示,其理由是( c )

A 节约元件

B 运算速度快

C 物理器件性能决定

D 信息处理方便

计算机系统由(硬件)系统和(软件)系统构成

现在主要采用(总线)结构作为计算机硬件之间的连接方式对计算机的软件,硬件资源进行管理,是( a )的功能

A 操作系统

B 数据库管理系统

C 语言处理程序

D 用户程序

一、冯·诺依曼计算机的特点

1. 计算机由五大部件组成

2. 指令和数据以同等地位存于存储器,可按地址寻访

3. 指令和数据用二进制表示

4. 指令由操作码和地址码组成

5. 存储程序

6. 以运算器为中心

计算机中有(两股信息)在流动:一股是(控制信息),即操作命令,其发源地是(控制器),它分散流向各个部件;另一股是(数据信息),它受(控制信息)的控制,从一个部件流向另一个部件,边流动边加工处理。

( c )可区分存储单元中存放的是指令还是数据

A 存储器

B 运算器

C 控制器

D 用户

1 下列语句中( c )是正确的。

A 1KB=1024*1024

B B 1KB=1024MB

C 1MB=1024*1024B

D 1MB=1024B

2 存储单元是指( b )

A 存放一个字节的所有存储元集合

B 存放一个存储字的所有存储元集合

C 存放一个二进制信息位的存储元集合

D 存放一条指令的存储元集合

3 存储字是指( a )

A 存放在一个存储单元中的二进制代码组合

B 存放在一个存储单元中的二进制代码位数

C 存储单元的集合

D 机器指令

4 存储字长是指( b )

A 存放在一个存储单元中的二进制代码组合

B 存放在一个存储单元中的二进制代码位数

C 存储单元的个数

D 机器指令的位数

存放欲执行指令的寄存器是( d )

A MAR

B P

C C MDR

D IR

在CPU中跟踪指令后继地址的寄存器是( c )

A MAR

B IR

C PC

D MDR

冯●诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是( c )

A 指令操作码的译码结果

B 指令和数据的寻址方式

C 指令周期的不同阶段

D 指令和数据所在的存储单元

总线是连接各个部件的信息传输线,是各个部件共享的传输介质

1.CPU芯片中的总线属于(a )总线。

A 内部

B 局部

C 系统

D 板级

2.下面所列的( d )不属于系统总线接口的功能。

A 数据缓存

B 数据转换

C 状态设置

D 算术和逻辑运算

3.数据总线,地址总线,控制总线三类是根据( b )来划分。

A 总线所处的位置

B 总线传送的内容

C 总线的传送方式

D 总线的传送方向4.为协调计算机系统各部分工作,需有一种器件来提供统一的时钟标准,这个器件是( c )

A 总线缓冲器

B 总线控制器

C 时钟发生器

D 总线传送方向

5.系统总线中地址线的功能是( d )

A 用于选择主存单元地址

B 用于选择进行信息传输的设备

C 用于选择外存地址

D 用于指定主存和I/O设备接口地址

6.CPU的控制总线提供( d )

A 数据信号流

B 所有存储器和I/O设备的时序信号及控制信号

C 来自I/O设备和存储器的响应信号

D B和C

7.系统总线中控制线的功能是( a )

A 提供主存,I/O接口设备的控制信号和响应信号及时序信号

B 提供数据信息

C 提供主存,I/O接口设备的控制信号

D 提供主存,I/O接口设备的响应信号

8.组成总线不仅要有传输信息的传输线,还应有实现总线传输控制的器件,即总线缓存器和总线控制器(t )

假设总线的时钟频率为100MHz,总线的传输周期为4个时钟周期,总线的宽度为32位,试求总线的数据传输率。若想提高一倍的数据传输率,可采取什么措施?

提示:

总线的数据传输率即单位时间内总线上传输数据的位数。

总线宽度是指数据总线的根数,用bit(位)表示

根据总线时钟频率为100MHz,得

1个时钟周期为:1/100MHz=0.01us

总线传输周期为:0.01*4=0.04u

总线的宽度:32位=4B

故总线的数据传输率为:4B/0.04us=100MBps

若想提高一倍数据传输率,可以在不改变总线时钟频率的前提下,将数据线的宽度改为64位,也可以仍保持数据宽度为32位,但使总线的时钟频率增加到200MHz

计算机系统采用总线结构有何优点?

简述在物理层提高总线性能的主要方法?

简述在逻辑层提高总线性能的主要方法?

1.总线随着微机系统而不断发展。早期普遍采用ISA总线,其数据宽度可达B(1 )位,后来为了适应高速总线传输速率的要求又陆续退出了(2,3,4,5 AFED )等总线,其中,(2 A )和(3 F )的数据宽度都比ISA扩展了一倍,时钟频率也提高了,并可采用突发方式工作。(3 F )和原有的ISA是兼容的。(4 E )可直接挂连到微机的CPU总线上,故又称之为局部总线。

(1)A 8 B 16 C 32 D 64 E 24

(2)~(5)A.MCA B.STD C.STE D.VESA E.PCI F.EISA

2.在微型计算机中,将各个主要组成部件连接起来,并使它们组成一个可扩充的计算机基本系统的总线称为( D )

A外部总线B局部总线C内部总线D系统总线

3.在现在流行的PC系统中,能与外设进行高速数据传输的系统总线是( B )

A.ISA总线

B.PCI总线

C.EISA总线

D.MCA总线

1.在下列PC机总线中,传输速度最快的是( D )

A.ISA总线

B.EISA总线

C.PCI总线

D.CPU局部总线

2.在工业控制和检测系统中,比较理想的总线是( D )

A.ISA总线

B.EISA总线

C.PCI总线

D.STD总线

3.PCI总线的奔腾机中,内置式MODEM卡是挂在( A )

A.ISA总线上

B.PCI总线上

C.CPU-存储器总线上

D.VESA总线上

4.作为现行PC机的主要系统总线是( B )

A.ISA总线

B.PCI和ISA总线

C.EISA总线

D.PCI总线

5.使用奔腾处理器的PC机中,图形加速卡最好连接在(D )

A.ISA总线上

B.PCI总线上

C.EISA总线上

D.AGP总线上

6.目前采用奔腾处理器的PC机,其局部总线大多是( D )

A.VESA总线

B.ISA总线

C.EISA总线

D.PCI总线

7.使用奔腾处理器的PC机中的二级缓存是直接挂在( C )

A.PCI总线上

B.ISA总线上

C.CPU局部总线上

D.EISA总线上

判断

大多数微型机的总线由地址总线,数据总线和控制总线组成,

因此它们是三总线结构.F

填空

单处理器系统中的可以分为三类:CPU内部连接各寄存器及

运算部件之间的总线称为(片内总线)中,低速I/O设备之间

相互连接的总线称为(I/O总线)

.同一台计算机系统内的高速功能部件之间相互连接的总线

称为(系统总线)

1.在( A )的计算机系统中,外设可以和主存单元统一编址。A单总线B双总线C三总线D以上三种都可以

2.在采用( A )对设备进行编址情况下,不需要专门的I/O指令组。

A统一编址法B单独编址法C两者都是D两者都不是

3.从信息流的传送效率来看,( B )工作效率最低,从吞吐量来看,( A )最强。

A三总线系统B单总线系统C双总线系统D多总线系统在计数器定时查询方式下,若每次计数从上一次计数的终点开始,则( B ).

A.设备号小的优先级高

B.每个设备使用总线的机

会相等

C.设备号大的优先级高

D.无法确定

1.在三种集中式总线仲裁中,独立请求方式响应时间最快,但它是以( B )为代价的

A增加仲裁器开销B增加控制线数

C增加仲裁器开销和控制线数D 增加总线占用时间

2.在计数器定时查询方式下,若计数从0开始,则(A )

A设备号小的优先级高B设备号大的优先级高

C每个设备使用总线的机会相等D以上都不对

3.在独立请求方式下,若有几个设备,则( A )

A有几个总线请求信号和几个总线响应信号

B有一个总线请求信号和一个总线响应信号

C总线请求信号多于总线响应信号

D总线请求信号少于总线响应信号

4.在链式查询方式下,若有n个设备,则( B )

A有几条总线请求信号B共用一条总线请求信号

C有n-1条总线请求信号D无法确定

5.在集中总线仲裁中,( B )方式响应时间最快,( A )方式对电路故障最敏感

A串行连接B独立请求C计数器定时查询

总线的一次信息传送过程大致分哪几个阶段?

五个阶段:

1请求指令。总线仲裁。寻址。信息传送。状态返回(或错误报告1.在异步通信方式中,(C )速度最快。

A全互锁B半互锁C不互锁

2.在同步通信中,一个总线周期的传输过程是( B )

A先传送数据,再传送地址B先传送地址,再传送数据

C只传送数据

3.总线的异步通信方式( A )

A不采用时钟信号,只采用握手信号

B既采用时钟信号,又采用握手信号

C既不采用时钟信号,又不采用握手信号

4.同步通信比异步通信具有较高的传输速率,是因为(D )

A同步通信不需要应答信号且总线长度较短

B同步通信用一个公共的时钟信号进行同步C同步通信中,各个部件存取时间较接近

D以上因素的综合

5.同步控制是( C )

A只适用于CPU的控制方式B只适用于外设的控制方式

C由统一时序信号控制方式D所有指令执行时间相同方式

6.异步控制常用于( A )作为其主要控制方式

A在单总线结构计算机中访问主存与外设时

B微机的CPU控制中

C组合逻辑控制的CPU中

D微程序控制器中

7.异步串行通信的主要特点( B )

A通信双方不需要同步B传送的每个字符是独立发送的

C字符之间的间隔时间应相同D传输数据中不含控制信息

8.不同的信号共用同一条信号线,分时传输,这种方式属于( C )A串行传输B并行传输C复合传输D消息传输

在异步串行传输系统中,假设每秒传输120个数据帧,其字符格式规定包含1个起始位,7个数据位,1个奇校验位,1个终止位,试计算波特率。

波特率:衡量异步串行通信的数据传输率。

波特率:单位时间内传送二进制数据的位数

(1+7+1+1)*120=1200bps=1200波特率

在异步串行传输系统中,若字符的格式为:1位起始位,8位数据位,1位奇校验位,1位终止位。假设波特率为1200bps,求这时的比特率。

比特率:单位时间内传送二进制有效数据的位数。

1200*(8/11)=872.72bps

假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是( B )

A 10MB/S

B 20MB/S

C 40MB/S

D 80MB/S

在数据总线上接有A,B,C,D四个寄存器,画出满足下列要求的电路框图:

(1)在同一时间实现D→A,D→B,D→C寄存器间的传送。

(2)要求:T0时刻完成D→总线;T1时刻完成总线→A;T2时刻完成A→总线;T3时刻完成总线→B

第四章

设地址线24 根按字节寻址224 = 16 M

若字长为16 位按字寻址8 M

若字长为32 位按字寻址4 M

存储器中用(主存地址)来区分不同的存储单元.

机器字长32位,其存储容量为64MB,若按字编址,它的寻址范围是(0---16M-1)

某计算机字长16位,其存储容量为2MB,若按半字编址,它的寻址范围是(0---2M-1)

某计算机字长32位,存储容量是16MB,若按双字编址,它的寻址范围是(0---2M-1)

内存储器寻址范围为6K时,若首地址为00000H,那么末地址的十六进制表示是

(17FFH)

按配偶原则配置0011 的汉明码(见书101)

采用八体并行低位交叉存储器,设每个体的存储容量为32K*16位,存取周期为400ns,下述说法正确的是( A )

A 在400ns 内,存储器可向CPU 提供27位二进制信息

B 在100ns 内,每个体可向CPU 提供27位二进制信息

C 在400ns 内,存储器可向CPU 提供28位二进制信息

为解决计算机与打印机之间速度不匹配的问题,通常设置一个打印数据缓冲区,主机将要输出的数据依次写入该缓冲区,而打印机则依次从该缓冲区中取出数据。该缓冲区的逻辑结构是( B ) A 栈 B 队列 C 树 D 图

某计算机的Cache 共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入的Cache 组号是( C ) A 0 B 2 C 4 D 6

某计算机主存容量为64KB ,其中ROM 区为4KB ,其余为RAM 区,按字节编址。现要用2K*8位的ROM 芯片和4K*4位的RAM 芯片来设计该存储器,则需要上述规格的ROM 芯片数和RAM 芯片数( D )

A 1,15

B 2,15

C 1,30

D 2,30

假设某计算机的存储系统有Cache 和主存组成,某程序的执行过程中访存1000次,其中访问Cache 缺失(未命中)50次,则Cache 的命中率是( D ) A 5% B 9.5% C 50% D 95%

假设CPU 执行某段程序时,共访问Cache 命中2000次,访问主存50次。已知Cache 的存取周期为50ns ,主存的存取周期为200ns 。求Cache-主存系统的命中率,效率和平均访问时间。 (1)Cache 的命中率为:2000/(2000+50)=0.97 (2)由题可知,访问主存时间是访问Cache 时间的4倍(200/50=4) 设访问Cache 的时间为t ,访问主存的时间为4t ,Cache-主存系统的访问效率为e ,则:e=访问Cache 的时间/平均访问时间*100% =[t/0.97*t+(1-0.97)*4t]*100%=91.7%

(3)平均访问时间为:50ns*0.97+200ns*(1-0.97)=54.5ns

假设主存容量为512KB ,Cache 容量为4KB ,每个字块为16个字,每个字32位。

Cache 地址有多少位?可容纳多少块? 主存地址有多少位?可容纳多少块?

在直接映射方式下,主存的第几块映射到Cache 中的第5块(设起始字块为第1块)?

画出直接映射方式下主存地址字段中各段的位数

(1)根据Cache 容量为4KB (212=4K ),Cache 地址为12位。由于每个字32位,则Cache 共有4KB/4B=1K 字。因每个字块16个字,故Cache 中有1K/16=64块。

(2)根据主存容量为512KB (219=512K ),主存地址为19位。由于每个字32位,则主存共有512KB/4B=128K 字。因每个字块16个字,故主存中共128K/16=8192块。

(3)在直接映射方式下,由于Cache 共有64块,主存共有8192块,因此主存的5,64+5,2*64+5,…,213-64+5块能映射到Cache

设某机主存容量为16MB ,Cache 的容量为8KB 。每字块有8个字,

每字32位。设计一个四路组相联映射的Cache 组织。

画出主存地址字段中各段的位数。

设Cache 初态为空,CPU 依次从主存第0,1,2,…,99号单元读

出100个字(主存一次读出一个字),并重复此次序读10次,问命

中率是多少?

设Cache 的速度是主存速度的5倍,试问有Cache 和无Cache 相比,速度提高多少倍? 系统的效率为多少?

由于每个字块中有8个字,而且初态Cache 为空,因此CPU 读第0号单元时,未命中,必须访问主存,同时将该字所在的主存块调入Cache 第0组中的任一块内,接着CPU 读1~7号单元时均命中。同理,CPU 读第8,16,…,96号单元时均未命中。可见CPU 在连续读100个字中共有13次未命中,而后9次循环读100个字全部命中,命中率为:(100*10-13)/(100*10)=0.987 设主存存取周期为5t ,Cache 的存取周期为t ,没有Cache 的访问时间为5t*1000,有Cache 的访问时间为t (1000-13)+5t*13,则有Cache 和没有Cache 相比,速度提高的倍数为 {(5t*1000)/[t*(1000-13)+5t*13]}-1=3.75

根据命中率0.987,主存的存取周期为5t ,Cache 的存取周期为t ,得系统的效率为

t/[0.987*t+(1-0.987)*5t]*100%=95%

在程序查询方式的输入输出系统中,假设不考虑处理时间,每一次查询操作需要100个时钟周期,CPU 的时钟频率为50MHZ 。现有鼠标和磁盘两个设备,而且CPU 必须每秒对鼠标进行30次查询,硬盘以32位字长为单位传输数据,即每32位被CPU 查询一次,传输率为2MBps 。求CPU 对这两个设备查询所花费的时间比率,由此可得出什么结论?

设某机有4个中断源1,2,3,4,其硬件排队优先次序按1-2-3-4降序排列,各中断源的服务程序所对应的屏蔽字如表所示。 若4个中断源同时有中断请求,说明CPU 执行程序的过程 1-3(完)-1(完)-2-4(完)-2(完)

一个DMA 接口可采用周期窃取方式把字符传送到存储器,数据块的大小为400个字节,(注:DMA 方式是以数据块为单位传输的)。若存取周期为100ns ,每处理一次中断为5us ,现有字符设备的传输率为9600bps 。假设字符之间的传输是无间隙的,若忽略预处理所需的时间,试问采用DMA 方式每秒因数据传输需占用处理器多少时间?如果完全采用中断方式,有需占用处理器多少时间?

假设磁盘采用DMA 方式与主机交换信息,其传输速率为2MBps ,而且DMA 的预处理需1000个时钟周期,DMA 完成传送,后处理中断需500个时钟周期。如果平均传输的数据长度为4KB ,试问在硬盘工作时,50MHz 的处理器需用多少时间比率进行DMA 辅助操作(预处理和后处理)?

第六章(重点)

设机器数字长为 8 位(含 1 位符号位)

且 A = – 97,B = +41,用补码求 A – B A – B = + 1110110 = + 118 错

第七章

设相对寻址的转移指令占3个字节,第一字节为操作码,第二,三,而数据在存储器中用低字节的地每当CPU 从存储器取出一个字节时,

PC ,要求转移到290D ,则转移指令的第二三字

若PC 当前值为240D,要求转移到200D ,则转移指令的第二三字节

的机器代码是什么?

一条双字长直接寻址的子程序调用指令,其第一个字为操作码和寻

址特征,第二个字为地址码5000H 。假设当前值为2000H,SP 的内

容为0100H,栈顶内容为2746H ,设存储字长为一个字,而且进栈操

作是先执行(SP )-△->SP,后存入数据。回答在下列几种情况中,

PC,SP 及栈顶内容各为多少?

CALL指令被读取前

CALL指令被执行后

子程序返回后

假设指令字长为16位,操作数的地址码为6位,指令有零地址,一地址,二地址三种格式。

采用扩展操作码技术,若二地址指令有X种,零地址有Y种,则一地址指令最多有几种?

设某机配有基址寄存器和变址寄存器,采用一地址格式的指令系统,允许直接和间接寻址,且指令字长,机器字长和存储字长均为16位。

若采用单字长指令,共能完成105种指令。则指令可直接寻址的范围是多少?一次间址的寻址范围是多少?画出其指令格式并说明各字段的含义。

若存储字长不变,可采用什么方法直接访问容量为16MB的主存?

某模型机共有64种操作,操作码位数固定,且具有以下特点。

采用一地址或二地址格式

有寄存器寻址,直接寻址和相对寻址(位移量为-128~+127)三种寻址方式

有16个通用寄存器,算术运算和逻辑运算的操作数均在寄存器中,结果也在寄存器中。

取数或存数指令在通用寄存器和存储器之间传送数据。

存储器容量为1MB,按字节编址。

要求设计算逻指令,取数/存数指令和相对转移指令的格式

设某机共能完成110种操作,CPU有8个通用寄存器(16位),主存容量为4M字,采用寄存器-存储器型指令。

欲使指令可直接访问主存的任一地址,指令字长应取多少位?画出指令格式

若上述设计的指令字中设置一位寻址特征位X,且X=1表示某个寄存器作基址寄存器,画出指令格式。试问基址寻址可否访问主存的任一单元?为什么?若不能,提出一种方案,使其可访问主存的任一位置。

若主存容量扩大到4G字,且存储字长等于指令字长,则在不改变上述硬件结构的前提下,可采用什么方法访问存储器任一单元?

若主存容量扩大到4G字,且存储字长等于指令字长,则在不改变上述硬件结构的前提下,采用一次间址,形成有效地址32位,232=4G

第九章

一节拍脉冲持续的时间长短是( c ).

A.指令周期

B.机器周期

C.时钟周期

D.以上都不对

设某计算机的CPU主频(时钟信号的频率即为CPU主频)为8MHz,每个机器周期平均含有2个时钟周期,每条指令的指令周期平均有2.5个机器周期,试问该机的平均指令执行速度为多少MIPS(每秒执行百万条指令数)?

因为主频为8MHz

所以时钟周期为1/8=0.125us

又因为每个机器周期平均含2个时钟周期

所以机器周期为0.125*2=0.25us

而每条指令周期平均有2.5个机器周期

所以指令周期为0.25*2.5=0.625us

平均指令执行速度为1/0.625=1.6MIPS

若CPU主频不变,但每个机器周期平均含4个时钟周期,每条指令的指令周期平均有5个机器周期,则该机的平均指令执行速度又是多少MIPS?

指令周期为0.125*4*5=2.5us 所以平均指令执行速度为1/2.5=0.4MIPS

结论:机器的运行速度并不完全取决于主频,它还和其他很多因素有关。

1至今为止,计算机中的所有信息仍以二进制方式表示,其理由是( C ).

A.节约元件

B.运算速度快

C.物理器件性能决定

D.信息处理方便

2冯.诺依曼机工作方式的基本特点是( B ).

A.多指令流单数据流

B.按地址访问并顺序执行指令

C.堆栈操作

D.存储器按内容选择地址

3计算机中表示地址时使用( A).

A.无符号数

B.原码

C.反码

D.补码

4浮点数的表示范围和精度取决于( A).

A.阶码的位数和尾数的位数

B.阶码采用的编码和尾数的位数

C.阶码采用的编码和尾数采用的编码

D.阶码的位数和尾数采用的编码

5用以指定待执行指令所在地址的是( C ).

A.指令寄存器

B.数据计数器

C.程序计数器

D.累加器6在计数器定时查询方式下,若每次计数从上一次计数的终点开始,则( B ).

A.设备号小的优先级高

B.每个设备使用总线的机会相等

C.设备号大的优先级高

D.无法确定

7在链式查询方式下,若有N个设备,则( C ).

A.有N条总线请求线

B.无法确定有几条总线请求线

C.只有一条总线请求线

D.有N-1条总线请求线

8采用虚拟存储器的目的是( B ).

A.提高主存速度

B.扩大辅存存取空间

C.扩大存储器寻址空间

D.解决CPU瓶颈

9存取周期是指( C ).

A.存储器的写入时间

B.存储器进行连续写操作允许的最短间隔时间

C.存储器进行连续读或写操作所允许的最短间隔时间

D.主存速度10( D )类型的存储器速度最快.

A. DRAM

B. ROM

C. EPROM

D. SRAM

11可编程的只读存储器( B ).

A.不一定可以改写

B.可以改写

C.不可以改写

D.以上都不对

12能够改变程序执行顺序的是( D ).

A.数据传输类指令

B.移位操作类指令

C.输入输出类指令

D.转移类指令

13指令系统中采用不同寻址方式的主要目的是( D ).

A.可直接访问外存

B.提供扩展操作码并降低指令译码难度

C.实现存储程序和程序控制

D.缩短指令长度,扩大寻址空间,提高编程灵活性

15计算机使用总线结构的主要优点是便于实现积木化,同时( C ).

A.减少了信息传输量

B.提高了信息传输的速度

C.减少了信息传输线的条数

D.加重了CPU的工作量

16CPU组成中不包括( D ).

A.指令寄存器

B.指令译码器

C.地址寄存器

D.地址译码器

17CPU内通用寄存器的位数取决于( B ).

A.存储器容量

B.机器字长

C.指令的长度

D.CPU的管脚数

指令字中有哪些字段?各有何作用?如何确定这些字段的位数?

什么是总线通信控制?为什么需要总线通信控制?

2019年《计算机组成原理》试卷一

《计算机组成原理》试卷一 一.选择题(每小题1分,共20分) 1. 我国在______年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于 ______年完成。b5E2RGbCAP A. 1946,1958 B. 1950,1968 C. 1958,1961 D. 1959,1965 2. 目前大多数集成电路生产中,所采用的基本材料为______。 A. 单晶硅 B. 非晶硅 C. 锑化钼 D. 硫化镉 3. 下列数中最大的数是______。 A. (100110001)2 B. (227)8 C. (98)16 D. (152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 用32位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是______。 A. 0≤│N|≤1-2-32 B. 0≤│N|≤1-2-31p1EanqFDPw C. 0≤│N|≤1-2-30 D. 0≤│N|≤1-2-29DXDiTa9E3d 6. 定点运算器用来进行______。 A. 十进制数加法运算 B. 定点数运算 C. 浮点数运算 D. 即进行定点数运算也进行浮点数运算 7. 某SRAM芯片,其存储容量为64ⅹ16位,该芯片的地址线和数据线数目为______。 A. 64,16 B. 16,64 C. 64,8 D. 16,6RTCrpUDGiT 8. 闪速存储器称为______。 A. 光盘 B. 固态盘 C. 硬盘 D. 软盘 9. 二地址指令中,操作数的物理位置不可安排在______。 A. 栈顶和次栈顶 B. 两个主存单元 C. 一个主存和一个寄存器 D. 两个寄存器 10. 堆栈寻址方式中,设A为累加寄存器,SP为堆栈指示器,Msp为SP 指示器的栈顶单元,如果操作的动作是:(A)→Msp,(SP)-1→SP,那么出栈操作的动作为: A. (Msp)→A,(SP)+1→SP B. (SP)+1→SP,(Msp)→A C. (SP)-1→SP,(Msp)→A D. (Msp)→A,(SP)-1→SP 11. 中央处理器(CPU)是指______。 A. 运算器 B. 控制器 C. 运算器. 控制器和cache D. 运算器、控制器和主存储器 12. 指令寄存器的作用是______。 A. 保存当前指令的地址 B. 保存当前正在执行的指令 C. 保存下一条指令 D. 保存上一条指令 13. 下面描述的RISC机器基本概念中正确的表达是______。 A. RISC机器不一定是流水CPU B. RISC机器一定是流水CPU C. RISC机器有复杂的指令系统

计算机组成原理复习题

填空题 1. 计算机系统的层次结构由低级到高级为(微程序设计级)、(一般机器级)、操作系统级、汇编语言级、高级语言级。 2. 计算机系统中,传输信息基本有四种方式:(并行传送)、(串行传送)串并行传送、分时传送。 3. Cache的替换算法有(先进先出算法)和(最近最少使用算法) 4. 按CPU能否禁止中断的进入分类,中断分为(可屏蔽中断)和(不可屏蔽中断)。 5. CPU的操作控制器有(存储程序型)和(逻辑控制型)、组合型等几种。 6. 一个具有k级过程的流水线处理n个任务需要的时钟周期数为(k+n-1)。 7. 总线可分为(地址总线)(数据总线)和控制总线三类。 8. 输入输入设备的编址方式有(存储器映像编址)和(I/O独立编址)。 9. CISC指(复杂指令集计算机),RISC指(精简指令集计算机)。 10. 从机器指令的结构分,机器指令由(操作码)和(地址码)组成 21.存储器的访问有存储器的读和存储器两种操作。 22.标准的ASCII码用7位二进制表示,共有128个编码。 23.在cache的直接映像方式中主存的地址分为区号、块号和块内地址三部分。 24.在cache的全相联映像方式中主存的地址分为主存块号和块内地址两部分。 25.虚拟存储器主要解决主存储器的容量问题。 26.一条指令的格式通常由操作码确定,指令译码器对操作码译码后才能知道指令的功 能,同时也明确了指令中个字段的划分。 27.为了执行指令,控制器必须按照一定的时序生成控制信号,生成控制信号的方法主要 有硬件连线逻辑方式和微程序方式。 28.条件转移指令可以将比较操作设计成条件转移指令的一部分,优点是不需要寄存

计算机组成原理考试题库

计算机原理考试题库 一、选择题 1、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 2、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 3、完整的计算机系统应包括D。 A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统 4、计算机存储数据的基本单位为A。 A、比特Bit B、字节Byte C、字组Word D、以上都不对 5、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 6、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 7、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 8、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 9、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 10、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 11、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 12、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 13、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 14、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 15、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 16、存放欲执行指令的寄存器是D。 A、MAE B、PC C、MDR D、IR 17、用以指定待执行指令所在地址的是C。

计算机组成原理试题及答案

2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 1

计算机组成原理试题及答案 (1)#精选.

计算机组成原理试题及答案 一、填空(12分) 1.某浮点数基值为2,阶符1位,阶码3位,数符1位,尾数7位,阶码 和尾数均用补码表示,尾数采用规格化形式,用十进制数写出它所能表示的最大正数,非0最小正数,最大负数,最小负数。 2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提 供,指令提供;而在变址寻址中,变址寄存器提供,指令提供。 3.影响流水线性能的因素主要反映在和 两个方面。 4.设机器数字长为16位(含1位符号位)。若1次移位需10ns,一次加 法需10ns,则补码除法需时间,补码BOOTH算法最多需要时间。 5.CPU从主存取出一条指令并执行该指令的时间 叫,它通常包含若干个,而后者又包含若干个。组成多级时序系统。 二、名词解释(8分) 1.微程序控制 2.存储器带宽 3.RISC 4.中断隐指令及功能

三、简答(18分) 1. 完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。 2. 设主存容量为1MB,Cache容量为16KB,每字块有16个字,每字32位。 (1)若Cache采用直接相联映像,求出主存地址字段中各段的位数。 (2)若Cache采用四路组相联映像,求出主存地址字段中各段的位数。 3. 某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L0,L1,写出各中断源的屏蔽字。

4. 某机主存容量为4M ×16位,且存储字长等于指令字长,若该机的指令系统具备120种操作。操作码位数固定,且具有直接、间接、立即、相对四种寻址方式。 (1)画出一地址指令格式并指出各字段的作用; (2)该指令直接寻址的最大范围; (3)一次间址的寻址范围; (4)相对寻址的寻址范围。 四、(6分) 设阶码取3位,尾数取6位(均不包括符号位),按浮点补码运算规则 计算 [25169?] + [24)16 11 (-?] 五、画出DMA 方式接口电路的基本组成框图,并说明其工作过程(以输入设备为例)。(8分)

计算机组成原理复习题及答案

一、填空、选择或判断 1.多核处理机是空间并行计算机,它有___多__个CPU。 2.计算机的发展大致经历了五代变化,其中第四代是1972-1990 年的_大规模和超大规 模集成电路______计算机为代表。 3.计算机从第三代起,与IC电路集成度技术的发展密切相关。描述这种关系的是_摩尔__ 定律。 4.1971年,英特尔公司开发出世界上第一片4位微处理器__Intel 4004_____。首次将CPU 的所有元件都放入同一块芯片之内。 5.1978年,英特尔公司开发的___Intel 8086_______是世界上第1片通用16位微处理器, 可寻址存储器是_1MB______。 6.至今为止,计算机中的所有信息仍以二进制方式表示的理由是__物理器件性能所致___。 7.冯。诺依曼计算机工作方式的基本特点是__按地址访问并顺序执行指令_____。 8.20世纪50年代,为了发挥__硬件设备_____的效率,提出了_多道程序___技术,从而发 展了操作系统,通过它对__硬软资源______进行管理和调度。 9.计算机硬件能直接执行的只有__机器语言_________ 。 10.完整的计算机系统应包括__配套的硬件设备和软件系统______。 11.计算机的硬件是有形的电子器件构成,它包括_运算器__、_控制器_、_存储器__、_适配器_、_系统总线__、__外部设备__。 12.当前的中央处理机包括__运算器_____、_控制器_____、__存储器_____。 13.计算机的软件通常分为__系统软件_______和___应用软件_____两大类。 14.用来管理计算机系统的资源并调度用户的作业程序的软件称为__操作系统_____,负责将_高级____-语言的源程序翻译成目标程序的软件称为___编译系统____。 15.计算机系统中的存储器分为__内存____和__外存______。在CPU执行程序时,必须将 指令存放在__内存______中。 16.计算机存储器的最小单位为___位______。1KB容量的存储器能够存储___8192_____个这样的基本单位。 17.在计算机系统中,多个系统部件之间信息传送的公共通路称为_总线_____。就其所传送的信息的性质而言,在公共通路上传送的信息包括__数据__、__地址__和__控制____信息。 18.指令周期由__取指____ 周期和__执行_____周期组成。 19.下列数中最小的数为_______. A (101001)2 B(52)8 C (101001)BCD D(233)16 20.下列数中最大的数为 A ()2 B(227)8 C (96)16D(143)5 21.在机器数中,________的零的表示形式是唯一的。 A原码B补码C反码D原码和反码 22.某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正 小数为___C____,最小负小数为___D_____ A +(231-1) B -(1-2-32) C +(1-2-31)≈+1 D-(1-2-31)≈-1 23.某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则可表示的最大正 整数为___A____,最小负整数为___D_____ A +(231-1) B -(1-2-32)

计算机组成原理模拟试题

计算机组成原理 1.(45.75)10=(___________)16 2.若[X]补=1.0110,则[1/2X]补=___________。 3.若X补=1.1001,按舍入恒置1法舍去末位得__________。 4.运算器的核心部件是__________。 5.动态MOS存储器的刷新周期安排方式有____________、 _____________、_____________。 6.若地址码8位,按字节编址则访存空间可达___________,若地址码10位,则访存空间可达_____________,若地址码20位,则访存空间可达_____________。 7.CPU中用于控制的寄存器有_______________________、 __________________ 和_____________________三种;8.控制器的组成方式可分为______________________和微程序控制器两类。 9.按数据传送方式,外围接口可分为_________________和 __________________。 10.指令中的操作数一般可分为_______操作数和_______操作数。11.申请掌握使用总线的设备,被称为__________。 12.某CRT显示器,分辨率800列╳600行,如果工作在256色模式下,则至少需要_________字节的显示存储器。 选择题: 1、浮点加减中的对阶是() A.将较小的一个阶码调整到与较大的一个阶码相同 B.将较大的一个阶码调整到与较小的一个阶码相同 C.将被加数的阶码调整到与加数的阶码相同 D.将加数的阶码调整到与被加数的阶码相同 2、下列哪一个属于检错纠码() A. BCD码 B. ASCII码 C. 奇偶校验码 D. 8421码 3、指令格式可表示为()和地址码的形态 A.指令码 B. 操作码 C.微指令 D. 寄存器码 4、在不同速度的设备之间传送数据( )

计算机组成原理试题及答案

二、填空题 1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P23 2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P86 4 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P185 5 在计算机术语中,将ALU控制器和()存储器合在一起称为()。 6 数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P21 7 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P67 8 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P67 9 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P112 10 CPU从(主存中)取出一条指令并执行这条指令的时间和称为(指令周期)。 11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示

的整数范围是(-2的31次方到2的31次方减1 )。P20 12 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+[1+(1-2 )]×2 )。 13 浮点加、减法运算的步骤是(0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P54 14 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。64×1024KB=2048KB(寻址范32围)=2048×8(化为字的形式)=214 15一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。P131 17 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P13 18十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P19 19一个定点数由符号位和数值域两部分组成。按小数点位置不同,

计算机组成原理试卷A卷答案

华侨大学2012—2013学年第一学期期末考试 《计算机组成原理》考试试卷(A卷) 学院课程名称考试日期 姓名专业学号 一、选择题(本大题共15小题,每小题2分,共30分)) 1、完整的计算机系统应包括_______。 A.CPU和主存B.外部设备和主机 C.主机和实用程序D.配套的硬件系统和软件系统 2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。 A.硬件B.软件C.固件D.辅助存储器 3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。 A.指令操作码的译码结果B.指令和数据的寻址方式 C.指令周期的不同阶段D.指令和数据所在的存储单元 4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。 A.00111 1100010 B.00101 0001000 C.01000 0010001 D.发生溢出 5、下列关于RISC的叙述中,错误的是_______。 A.RISC普遍采用微程序控制器 B.RISC大多数指令在一个时钟周期内完成 C.RISC的内部通用寄存器数量相对CISC多 D.RISC的指令数、寻址方式和指令格式种类相对CISC少 6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。 A.Cache B.ROM C.EPROM D.CMOS 7、相对于微程序控制器,硬布线控制器的特点是_______。 A.指令执行速度慢,指令功能的修改和扩展容易 B.指令执行速度慢,指令功能的修改和扩展困难 C.指令执行速度快,指令功能的修改和扩展容易 D.指令执行速度快,指令功能的修改和扩展困难 8、下列有关RAM和ROM的叙述中,正确的是_______。 ① RAM是易失性存储器,ROM是非易失性存储器 ② RAM和ROM都是采用随机存取方式进行信息访问 ③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新 A.仅①②B.仅②③C.仅①②③D.仅②③④

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理试题及答案

计算机组成原理题集含答案 题库题目总数:293 第一章单选题 1、控制器、运算器和存储器合起来一般称为(主机): I/O部件 内存储器 外存储器 主机 2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令):按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作 3、输入、输出设备以及辅助存储器一般统称为(外围设备): I/O系统 外围设备 外存储器 执行部件 4、计算机硬件能直接识别和执行的语言是(机器语言): 高级语言 汇编语言 机器语言 符号语言 判断题

5、若某计算机字代表一条指令或指令的一部分,则称数据字(错)。 6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。 7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对) 8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对) 填空题 9、系统软件包括:服务程序、语言程序、(操作系统)、数据库管理系统。 10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管)、(晶体管)、(集成电路)、(大规模集成电路)、(巨大规模集成电路)五个部分。 11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由(微程序级)、(一般机器级)、(操作系统级)、(汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。 12、计算机的软件一般分为(系统软件)和(应用软件)两大部分。 13、计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五个部分。 简答题 14、什么是存储容量?什么是单元地址? 存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。 15、什么是外存?简述其功能。 外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。 16、什么是内存?简述其功能。 内存:一般由半导体存储器构成,装在底版上,可直接和CPU交换信息的存储器称为内存储器,简称内存。用来存放经常使用的程序和数据。。 17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。 18、什么是适配器?简述其功能。 适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。

计算机组成原理 试卷含答案

湖南师范大学2012—2013学年第一学期信息与计算科学专业2011年级期末/ 补考/重修课程 计算机组成原理考核试题 出卷人:毛禄广 课程代码:考核方式: 考试时量:分钟试卷类型:A/B/C/D 一、单选题(30分,每题2分) 1. 算术逻辑单元的简称为()B A、CPU。 B、ALU。 C、CU。 D、MAR。 2. EPROM是指()D A.读写存储器 B.只读存储器 C.闪速存储器 D.可擦除可编程只读存储器 3. 异步通信的应答方式不包括()D A、不互锁 B、半互锁 C、全互锁 D、以上都不包括 4. 三种集中式总线仲裁中,______方式对电路故障最敏感。A A、链式查询 B. 计数器定时查询 C. 独立请求D、以上都不正确 5. 下面说法正确的是:()B A、存储系统层次结构主要体现在缓存-主存层次上; B、缓存-主存层次主要解决CPU和主存速度不匹配的问题; C、主存和缓存之间的数据调动对程序员也是不透明的; D、主存和辅存之间的数据调动由硬件单独完成。 6. 动态RAM的刷新不包括( ) D A、集中刷新 B、分散刷新 C、异步刷新 D、同步刷新 7. 关于程序查询方式、中断方式、DMA方式说法错误的是()D A、程序查询方式使CPU和I/O设备处于串行工作状态,CPU工作效率不高; B、中断方式进一步提高了CPU的工作效率; C、三者中DMA方式中CPU的工作效率最高; D、以上都不正确。 第 1 页共5 页 8. 发生中断请求的条件不包括()D A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束 9. DMA的数据传送过程不包括()A A、初始化 B、预处理 C、数据传送 D、后处理 10. 下列数中最大的数为()B A.(10010101)2 B.(227)8 C.(96)8 D.(143)5 11. 设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规.格化正数为()B A +(2 – 2-23)×2+127B.[1+(1 – 2-23)]×2+127 C.+(2 – 223)×2+255D.2+127 -223 12. 定点运算中,现代计算机都采用_______做加减法运算。()B A、原码 B、补码 C、反码 D、移码 13._________中乘积的符号位在运算过程中自然形成。()C A、原码一位乘 B、原码两位乘 C、补码一位乘 D、以上都不是 14.设x为真值,x*为绝对值,则[-x*]补=[-x]补能否成立()C A、一定成立 B、不一定成立 C、不能成立 D、以上都不正确 15. 最少可以用几位二进制数即可表示任一5位长的十进制整数。()A A、17 B、16 C、15 D、18 二、填空题(共10分,每题1分) 1.总线控制分为判优控制和________。(通信控制) 2.总线通信常用四种方式________、异步通信、半同步通信、分离式通信。(同步通信) 3.按在计算机系统中的作用不同,存储器主要分为主存储器、辅助存储器、_________。(缓冲存 储器) 4.随机存取存储器按其存储信息的原理不同,可分为静态RAM和__________。(动态RAM) 5.I/O设备与主机交换信息的五种控制方式是程序查询方式、中断方式和、_________、I/O通道方 式和I/O处理机方式。(DMA方式) 6.程序查询方式中为了完成查询需要执行的三条指令分别为测试指令、________、转移指令。(传 送指令) 7.浮点数由阶码和________两部分组成。(尾数) 8.二进制数-0.1101的补码为__________。(10011) 9._______是补码一位乘中乘数符号为负时的方法。(校正法)

计算机组成原理试题库(含答案)

计算机组成原理试题 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 2.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C)。 A.64K B.32KB C.32K D.16KB 3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C)。 A.21 B.17 C.19 D.20 4.指令系统中采用不同寻址方式的目的主要是(C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度

5.寄存器间接寻址方式中,操作数处在(B)。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 6.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路 C.复杂指令计算机 D.超大规模集成电路 7.CPU响应中断的时间是_C_____。 A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。8.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。 9.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。10.浮点数的表示范围和精度取决于__C____。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理试卷

考试科目名称 计算机组织与系统结构 (A卷)2008——2009学年第 2 学期 教师 袁春风/窦万春考试方式:闭卷系(专业) 计算机科学与技术年级 2007班级 学号 姓名 成绩 题号一二三四五六 分数 一、填空题(本大题共10小题,每空1分,共20分) 得分 1. 在计算机系统层次结构中,指令集体系结构(或ISA,或指令系统)处于硬件和软件交界面, 硬件所有功能由它集中体现,软件通过它在硬件上执行。 2. 任何高级语言源程序或汇编语言源程序都必须翻译成机器代码才能在硬件上执行。完成这种翻译转 换任务的程序有汇编程序、解释程序(或解释器)和编译程序(或编译器)三类。 3. 响应时间和吞吐率(或带宽,或数据传输率)是衡量一个计算机系统好坏的两个基本性 能。不同应用场合,用户关心的性能不同。例如,对于银行、证券等事务处理系统来说,事务处理用户主要关心的是响应时间。 4. 一个变量在计算机内部用0或1编码表示的数被称为机器数,变量真正的值被称为真值。 5. 假定某变量x存放在寄存器R1中为1111 1111 1111 1111 1111 1011 1100 0000B,则变量x在屏 幕上用16进制显示为0x FFFFFBC0 。若x的类型为int,则x的值为 -1088; 对R1进行算术左移4位后的值在屏幕上显示为0x FFFFBC00 ;对R1算术右移4位后为0x FFFFFFBC ;对R1逻辑右移4位后为0x 0FFFFFBC 。 6. 与硬连线路控制器相比,微程序控制器的缺点是速度慢。 7. 假定某计算机采用小端方式,按字节编址。若某变量x的主存地址为00001000H,其数据类型为float, 已知x=-1.5,则主存地址00001000H和00001003H中存放的内容分别是00 H和BF H。 8. 可以用一个特殊的Cache来记录最近使用页的页表项,因为页表项主要用于地址转换,所以把这种 特殊的Cache称为转换后援缓冲器,简称TLB (或快表)。 9. 当处理器发现有未被屏蔽的中断请求发生时,通常通过执行一个“中断隐指令”进行中断响应。在 中断响应过程中,完成三个任务,它们是关中断(或清除中断允许标志)、保存断点(及机器状态)、将中断服务程序首地址送PC。 10. 现代计算机的主存大多采用字节编址方式。所以,假定一个分页虚拟存储器系统的虚拟地址位数为 48位,则虚拟(逻辑)地址空间大小应为256TB。若页面大小为512KB,则一个程序最多可以有512M (或229)个页面。

最新计算机组成原理作业练习题

第四章作业 1填空题 1. 计算机中的存储器是用来存放数据和程序的,随机访问存储器的访问速度与储存单元的 物理位置无关。 2. 对存储器的访问包括_直接访问_和_串行访问_两类。 3. 2计算机系统中的存储器分为内存_和_外存_。在CPU执行程序时,必须将指令存在_ 内存③____中。 4. 主存储器的性能指标主要是储存容量、存取速度②、存储周期和存储器带宽。 5. 存储器中用单元地址号来区分不同的存储单元,1GB=②KB。 6. 半导体存储器分为①、②、只读存储器(ROM)和相联存储器等。 7. RAM的访问时间与存储单元的物理位置①,任何存储单元的内容都能被② 8. 存储揣芯片由①、②、地址译码和控制电路等组成。 9. 地址译码分为①方式和②方式。 10.双译码方式采用①个地址译码器,分别产生②和③信号。 11.若RAM芯片内有1024个单元,用单译码方式,地址译码器将有①条输出线;用双译码方式,地址译码器有②条输出线。 12.静态存储单元是由晶体管构成的①,保证记忆单元始终处于稳定状态,存储的信息不需要②。 存储器芯片并联的目的是为了①,串联的目的是为了②。 14.计算机的主存容量与①有关,其容量为②。 1. 要组成容量为4MX8位的存储器,需要①片4MXl位的存储器芯片并联,或者需要②片 1MX3的存储器芯片串联。

16.内存储器容量为256K时,若首地址为00000H,那么末地址的十六进制表示是 17.主存储器一般采用①存储器件,它与外存比较存取速度②、成本③。 18.三级存储器系统是指______这三级: 19.表示存储器容量时KB=_①_,MB=_②_;表示硬盘容量时,KB=③,MB=④。 20.只读存储器ROM可分为①、②、③和④四种。 21.SRAM是①;DRAM是②;ROM是③;EPROM是④。 22.半导体SRAM靠①存储信息,半导体DRAM则是靠②存储信息。 23.广泛使用的①和②都是半导体③存储器。前者的速度比后者快,但④不如后者高,它们的共同缺点是断电后⑤保存信息。 24.CPU是按____访问存储器中的数据。 24.EPROM属于①的可编程ROM,擦除时一般使用②,写入时使用高压脉冲。 25.对存储器的要求是①,②,③。为了解决这三个方面的矛盾,计算机采用多级存储器体系结构。 26.动态MOS型半导体存储单元是由一个①和一个②构成的。

计算机组成原理试题及答案

《计算机组成原理》试题 一、(共30分) 1.(10分) (1)将十进制数+107/128化成二进制数、八进制数和十六进制数(3分) (2)请回答什么是二--十进制编码?什么是有权码、什么是无权码、各举一个你熟悉的有权码和无权码的例子?(7分) 2.已知X=0.1101,Y=-0.0101,用原码一位乘法计算X*Y=?要求写出计算过程。(10分) 3.说明海明码能实现检错纠错的基本原理?为什么能发现并改正一位错、也能发现二位错,校验位和数据位在位数上应满足什么条件?(5分) 4.举例说明运算器中的ALU通常可以提供的至少5种运算功能?运算器中使用多累加器的好处是什么?乘商寄存器的基本功能是什么?(5分) 二、(共30分) 1.在设计指令系统时,通常应从哪4个方面考虑?(每个2分,共8分) 2.简要说明减法指令SUB R3,R2和子程序调用指令的执行步骤(每个4分,共8分) 3.在微程序的控制器中,通常有哪5种得到下一条指令地址的方式。(第个2分,共10分) 4.简要地说明组合逻辑控制器应由哪几个功能部件组成?(4分) 三、(共22分) 1.静态存储器和动态存储器器件的特性有哪些主要区别?各自主要应用在什么地方?(7分) 2.CACHE有哪3种基本映象方式,各自的主要特点是什么?衡量高速缓冲存储器(CACHE)性能的最重要的指标是什么?(10分) 3.使用阵列磁盘的目的是什么?阵列磁盘中的RAID0、RAID1、RAID4、RAID5各有什么样的容错能力?(5分) 四、(共18分) 1.比较程序控制方式、程序中断方式、直接存储器访问方式,在完成输入/输出操作时的优缺点。(9分) 2.比较针式、喷墨式、激光3类打印机各自的优缺点和主要应用场所。(9分) 答案 一、(共30分) 1.(10分) (1) (+107/128)10 = (+1101011/10000000)2 = (+0.1101011)2 = (+0.153)8 = (+6B)16 (2) 二-十进制码即8421码,即4个基2码位的权从高到低分别为8、4、2、1,使用基码的0000,0001,0010,……,1001这十种组合分别表示0至9这十个值。4位基二码之间满足二进制的规则,而十进制数位之间则满足十进制规则。 1

相关文档
相关文档 最新文档