文档库 最新最全的文档下载
当前位置:文档库 › 数字电子技术期末复习题库及答案完整版

数字电子技术期末复习题库及答案完整版

数字电子技术期末复习题库及答案完整版
数字电子技术期末复习题库及答案完整版

数字电子技术期末复习

题库及答案

HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】

第1单元能力训练检测题

一、填空题

1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑

关系的数学工具称为逻辑代数。

2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和

非逻辑。

4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的

权不同。十进制计数各位的基数是10,位权是10的幂。

5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。

6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。

7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用

乘2取整法。

8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换

的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。

9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和

非非律。

10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。

13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。

14、在化简的过程中,约束项可以根据需要看作1或0。

二、判断正误题

1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对)

2、异或函数与同或函数在逻辑上互为反函数。

(对)

3、8421BCD码、2421BCD码和余3码都属于有权码。

(错)

4、二进制计数中各位的基是2,不同数位的权是2的幂。

(对)

3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。(对)

4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。(错)

5、逻辑函数F=A B+A B+B C+B C已是最简与或表达式。(错)

6、利用约束项化简时,将全部约束项都画入卡诺图,可得到函数的最简形式。(错)

7、卡诺图中为1的方格均表示逻辑函数的一个最小项。

(对)

8、在逻辑运算中,“与”逻辑的符号级别最高。

(对)

9、标准与或式和最简与或式的概念相同。

(对)

10、二极管和三极管在数字电路中可工作在截止区、饱和区和放大区。

(错)

三、选择题

1、逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为(B)。

A、逻辑加

B、逻辑乘

C、逻辑非

2.、十进制数100对应的二进制数为(C)。

A、1011110

B、1100010

C、1100100

D、

3、和逻辑式AB表示不同逻辑关系的逻辑式是(B)。

A、B

B

A+

A+ B、B

? D、A

A+

A? C、B

B

4、数字电路中机器识别和常用的数制是(A)。

A、二进制

B、八进制

C、十进制

D、十六进制

5、以下表达式中符合逻辑运算法则的是(D)。

A、C·C=C2

B、1+1=10

C、0<1

D、A+1=1

6、A+BC=(C)。

A、A+B

B、A+C

C、(A+B)(A+C)

D、B+C

7、在(D)输入情况下,“与非”运算的结果是逻辑0。

A、全部输入是0

B、任一输入是0

C、仅一输入是0

D、全部输入是1

四、简述题

1、逻辑代数与普通代数有何异同?

答:逻辑代数中仅含有0和1两个数码,普通代数含有的数码是0~9个,逻辑代数是逻辑运算,普通代数是加、减、乘、除运算。

2、什么是最小项最小项具有什么性质

答:一个具有n 个逻辑变量的与或表达式中,若每个变量以原变量或反变量形式仅出现一次,就可组成2n

个“与”项,我们把这些“与”项称为n 个变量的最小项,分别记为m n 。最小项具备下列性质:

①对于任意一个最小项,只有一组变量取值使它的值为1,而变量取其余各组值时,该最小项均为0。

②任意两个不同的最小项之积恒为0。 ③变量全部最小项这和恒等于1。

3、试述卡诺图化简逻辑函数的原则和步骤。 答:利用卡诺图化简逻辑函数式的步骤:

①根据变量的数目,画出相应方格数的卡诺图;

②根据逻辑函数式,把所有为“1”的项画入卡诺图中; ③用卡诺圈把相邻最小项进行合并,合并时就遵照卡诺圈最大化原则; ④根据所圈的卡诺圈,消除圈内全部互非的变量,每一个圈作为一个“与”项,将各“与”项相或,即为化简后的最简与或表达式。

五、计算题

1、用代数法化简下列逻辑函数 ①B A C B A F ++=)(

F ③ABC C B A C AB BC A C B A F

++++=解:④D C A C AB D C D C B B A F ++++=

2①F (A , B , C , D )= ∑m(3, 4, 5, 7, 9, 13, 14, 15)

在图中,m 5, m 7, m 13, m 15虽然可画成一个圈,但它的每一个最小项均被别的卡诺圈圈过,因此是多余圈。

②F (A ,B ,C ,D ) = ∑m(1,3,5,7,9,11,13) ③∑=)14,11,10,9,8,7,6,4,3,2,1,0(),,,(m D C B A Y

圈零法:本题0的数量远少于1的数量,使用圈零法较简便。

3、完成下列数制之间的转换

①(365)

10=()

2

=(555)

8

=(16D)

16

②()

2=()

10

=()

8

=()

16

③()

10=(

2

=()

8

=()

16

4、完成下列数制与码制之间的转换(6分)

①(47)

10=( 01000111)

8421码

②()

10=()

8421BCD

=()

8

第2单元能力训练检测题

一、填空题:

1、基本逻辑关系的电路称为逻辑门,其中最基本的有与门、或门和非门。常用的复合逻辑门有与非门、或非门、与或非门、异或门和同或门。

2、CMOS集成电路是由增强型PMOS 管和增强型NMOS管组成的互补对称MOS门电路,其中CC4000系列和高速系列是它的主要子系列。

3、功能为“有0出1、全1出0”的门电路是与非门;具有“有1出1,全0出0”功能的门电路是或门;实际中集成与非门应用的最为普遍。

4、普通的TTL与非门输出只有高电平“1”和低电平“0”两种状态;TTL 三态与非门除了具有1态和0态,还有第三种状态高阻态,三态门可以实现

总线结构。

5、集成电极开路的TTL与非门又称为OC门,其输出可以“线与。

6、TTL集成电路和CMOS集成电路相比较,TTL集成门的带负载能力较强,CMOS集成门的抗干扰能力较强。

7、当外界干扰较小时,TTL 与非门闲置的输入端可以悬空处理;TTL 或非门不使用的闲置输入端应与地相接;CMOS门输入端口为“与”逻辑关系时,闲置的输入端应接高电平,具有“或”逻辑端口的CMOS门多余的输入端应接低电平;即CMOS门的闲置输入端不允许悬空。

二、判断正误题

1、所有的集成逻辑门,其输入端子均为两个或两个以上。

(错)

2、根据逻辑功能可知,异或门的反是同或门。

(对)

3、具有图腾结构的 TTL 与非门可以实现“线与”逻辑功能。

(错)

4、逻辑门电路是数字逻辑电路中的最基本单元。

(对)

5、TTL和CMOS两种集成电路与非门,其闲置输入端都可以悬空处理。

(错)

6、74LS 系列产品是TTL集成电路的主流,应用最为广泛。

(对)

7、74LS系列集成芯片属于TTL型,CC4000系列集成芯片属于CMOS型。

(对)

8、OC门可以不仅能够实现“总线”结构,还可构成与或非逻辑。

(对)

9、CMOS电路的带负载能力和抗干扰能力均比TTL电路强。

(错)

三、选择题

1、具有“有1出0、全0出1”功能的逻辑门是(B)。

A、与非门

B、或非门

C、异或门

D、同或门

2、CMOS电路的电源电压范围较大,约在(B)。

A、-5V~+5V

B、3~18V

C、5~15V

D、+5V

3、若将一个TTL异或门当做反相器使用,则异或门的A和B输入端应:

(A)。

A、B输入端接高电平,A输入端做为反相器输入端

B、B输入端接低电平,A输入端做为反相器输入端

C、A、B两个输入端并联,做为反相器的输入端

D、不能实现

4、(C)的输出端可以直接并接在一起,实现“线与”逻辑功能。

A、TTL与非门

B、三态门

C、OC门

D、异或门

5、(A)在计算机系统中得到了广泛的应用,其中一个重要用途是构成数据总线。

A、三态门

B、TTL与非门 D、异或门

C、OC门

6、一个两输入端的门电路,当输入为1 0时,输出不是1的门电路为

(C)。

A、与非门

B、或门

C、或非门

D、异或门

7、一个四输入的与非门,使其输出为0的输入变量取值组合有(B)。

A、15种

B、1种

C、3种

D、7种

四、简述题

1、数字电路中,正逻辑和负逻辑是如何规定的?

答:数字电路中只有高、低电平两种取值。用逻辑“1”表示高电平,用逻辑“0”表示低电平的方法称为正逻辑;如果用逻辑“0”表示高电平,用逻辑“1”表示低电平,则称为负逻辑。

2、你能说出常用复合门电路的种类吗它们的功能如何

答:常用的复合门有与非门、或非门、与或非门、异或门和同或门。其中与非门的功能是“有0出1,全1出0”;或非门的功能是“有1出0,全0出1”;与或非门的功能是“只要1个与门输出为1,输出为0,两个与门全部输出为0时,输出为1”;异或门的功能是“相异出1,相同出0”;同或门的功能是“相同出1,相异出0”。

3、TTL与非门闲置的输入端能否悬空处理?CMOS与非门呢?

答:TTL 与非门闲置的输入端一般也不要悬空处理,但当外界干扰较小时,就可以把闲置的输入端悬空处理;而CMOS 与非门闲置的输入端是不允许悬空处理的。

4、试述TTL 与非门和OC 门、三态门的主要区别是什么?

答: TTL 与非门采用的推挽输出,通常不允许将几个同类门的输出端并联起来使用,正常情况下,TTL 与非门输出对输入可实现与非逻辑;集电极开路的TTL 与非门又称为OC 门,多个OC 门的输出端可并联起来使用,实现“线与”逻辑功能,还可用作与或非逻辑运算等;三态门和TTL 与非门相比,结构上多出了一个使能端,让使能端处有效状态时,三态门与TTL 与非门功能相同,若使能端处无效态,则三态门输出呈高阻态,这时无论输入如何,输出均为高阻态。

5、若把与非门、或非门、异或门当做非门使用时,它们的输入端应如何连接?

答:若把与非门做非门使用,只需将与非门的输入端并联起来即可;若把或非门当做非门使用,只需把其它输入端接地,让剩余的一个输入端作非门输入即可;若把异或门当做非门使用,只需把其它输入端接高电平,让剩余的一个输入端作非门输入即可。

6、提高CMOS 门电路的电源电压可提高电路的抗干扰能力,TTL 门电路能否这样做为什么

答:TTL 门电路是不能采取提高电源电压的方式来提高电路抗干扰能力的。因为,TTL 集成电路的电源电压是特定的,其变化范围很窄,通常在~。 五、分析题

1、已知输入信号A 、B 的波形和输出Y 1、Y

2、Y

3、Y 4的波形如,试判断各为哪种逻辑门,并画出相应逻辑门图符号,写出相应逻辑表达式。

解:观察图示波形,判

断出Y 1是与门;Y 2是异或

门;Y 3是与非门;Y 4是同或门。它们相应

的图符号如

下:

1

3

Y 3=AB Y 1=AB A B

Y 1

Y 3 Y 2 Y 4

t

t

2、电路如图(a)所示,其输入变量的波形如图(b)所示。试判断图中发光二极管在哪些时段会亮。(7分)

A

B

C

D

L

解:由电路图可得,当L为低电平时,发光二极管会亮,图中

1256

3、试写出图所示数字电路的逻辑函数表达式,并判断其功能。(8分)

解:电路的逻辑函数表达式为:

输入变量中有两个或两个以上为1时,输出才为1,因此电路功能为多数表决器电路。

第3单元 能力训练检测题

一、填空题:

1、能将某种特定信息转换成机器识别的 二进 制数码的 组合 逻辑电路,称之为

编码 器;能将机器识别的 二进 制数码转换成人们熟悉的 十进 制或某种特定信息的 组合 逻辑电路,称为 译码 器。

2、在多数数据选送过程中,能够根据需要将其中任意一路挑选出来的电路,称之为

数据选择 器,也叫做 多路 开关。

3、74LS147是 10 线— 4 线的集成优先编码器;74LS148芯片是 8 线— 3 线的集成优先编码器。

4、74LS148的使能端=S 为低电平 时允许编码;当=S 1 时各输出端及E O 、

S G 均封锁,编码被禁止。

5、两片集成译码器74LS138芯片级联可构成一个 4 线— 16 线译码器。

6、LED 是指 半导体 数码管显示器件。 二、判断正误题

1、组合逻辑电路的输出只取决于输入信号的现态。 ( 对 )

2、3线—8线译码器电路是三—八进制译码器。 ( 错 )

3、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。 ( 对 )

4、编码电路的输入量一定是人们熟悉的十进制数。 ( 错 )

5、74LS138集成芯片可以实现任意变量的逻辑函数。 ( 错 )

6、组合逻辑电路中的每一个门实际上都是一个存储单元。 ( 错 )

7、共阴极结构的显示器需要低电平驱动才能显示。 ( 错 )

8、只有最简的输入、输出关系,才能获得结构最简的逻辑电路。 ( 对 ) 三、选择题

1、下列各型号中属于优先编译码器是( C )。

A 、74LS85

B 、74LS138

C 、74LS148

D 、74LS48 2、七段数码显示管TS547是( B )。

A 、共阳极LED 管

B 、共阴极LED 管

C 、共阳极LC

D 管 D 、共阴极LCD 管 3、八输入端的编码器按二进制数编码时,输出端的个数是( B )。

A 、2个

B 、3个

C 、4个

D 、8个

4、四输入的译码器,其输出端最多为( D )。

A 、4个

B 、8个

C 、10个

D 、16个

5、当74LS148的输入端70~I I 按顺序输入时,输出02~Y Y 为( C )。 A 、101 B 、010 C 、001 D 、110

6、译码器的输入量是( A )。

A 、二进制

B 、八进制

C 、十进制

D 、十六进制 7、编码器的输出量是( A )。

A 、二进制

B 、八进制

C 、十进制

D 、十六进制 四、简述题

1、试述组合逻辑电路的特点?

答:组合逻辑电路的特点是:任意时刻,电路输出状态仅取决于该时刻的输入状态。

2、分析组合逻辑电路的目的是什么?简述分析步骤。 答:分析组合逻辑电路,目的就是清楚该电路的功能。分析步骤一般有以下几个步骤:①根据已知逻辑电路图写出相应逻辑函数式;②对写出的逻辑函数式进行化简。如果从最简式中可直接看出电路功能,则以下步骤可省略;③根据最简逻辑式写出相应电路真值表,由真值表输出、输入关系找出电路的功能;④指出电路功能。

3、何谓编码?二进制编码和二—十进制编码有何不同

答:编码就是将人们熟悉的十进制数或某个特定信息用相应的高、低电平输入,使输出转换成机器识别的十进制代码的过程。二进制编码就是以自然二进制码进行代码编制,而二-十进制编码则是用多位二进制数码表示1位十进制数码的代码编制。

4、何谓译码译码器的输入量和输出量在进制上有何不同

答:译码就是把机器识别的二进制码译为人们熟悉的十进制码或特定信息的过程。以二-十进制译码为例,译码器的输入量是十进制代码,输出量是人们熟悉的十进制。

五、分析题

1、根据表3-15所示内容,分析其功能,并画出其最简逻辑电路图。

分析:从真值表输入、输出关系可写出相应逻辑函数式为:

显然,电路输入相同时,输出才为1,否则为0。因此该电路是一个三变量一致电路。

2、写出图所示逻辑电路的最简逻辑函数表达式。

分析:(a )图的逻辑函数式为: (b )图的逻辑函数式为: 六、设计题

1、画出实现逻辑函数C A C B A AB F ++=的逻辑电路。 设计:对逻辑函数式进行化简: 根据上述最简式可画出逻辑电路为:

2

310分)

A F

B C D

(a A F

B

C

(b

4

B 、

C ,A 为裁判长,设按下按键输入为1

根据上述最简式画出相应逻辑电路图如下:

一、填空题

1触发器的功能有 置0 、 置1 和 保持 。电路中不允许两个输入端同时为 低电平 ,否则将出现逻辑混乱。

2、通常把一个CP 脉冲引起触发器多次翻转的现象称为 空翻 ,有这种现象

的触发器是 钟控的RS 触发器,此类触发器的工作属于 电平 触发方式。

3、为有效地抑制“空翻”,人们研制出了 边沿 触发方式的 主从型JK 触发器和 维持阻塞型D 触发器。

4、JK 触发器具有 置0 、 置1 、 保持 和 翻转 四种功能。欲使JK 触发器实现n n Q Q =+1的功能,则输入端J 应接 高电平1 ,K 应接 高电平1 。

5、D 触发器的输入端子有 1 个,具有 置0 和 置1 的功能。

6、触发器的逻辑功能通常可用 特征议程 、 状态转换图 、 功能真值表 和 时序波形图 等多种方法进行描述。

B C B

7、组合逻辑电路的基本单元是 门电路 ,时序逻辑电路的基本单元是 触发器 。

8、JK 触发器的次态方程为 Q n+1=j Q n ’+K ’ Q n ;D 触发器的次态方程为 Q n+1= D n 。

9、触发器有两个互非的输出端Q 和Q ,通常规定Q =1,Q =0时为触发器的 1 状态;Q =0,Q =1时为触发器的 0 状态。

10==S R 0 ,其

11R=S= 1 ,其特征方

,约束条件为 SR=0 。

触发器 两个输入端子连在一起作为一个输入 就构成了T 触发器,T 触发器具有的逻辑功能是 保持 和 翻转 。

13、让 T 触发器恒输入“1”就构成了T'触发器,这种触发器仅具有 翻转 功能。

二、正误识别题

1、仅具有保持和翻转功能的触发器是RS 触发器。 ( 错 )

2、基本的RS 触发器具有“空翻”现象。 ( 错 )

3、钟控的RS 触发器的约束条件是:R +S=0。 ( 错 )

4、JK 触发器的特征方程是:n n

1n KQ Q J Q +=+。 ( 错 )

5、D 触发器的输出总是跟随其输入的变化而变化。 ( 对 )

6、CP=0时,由于JK 触发器的导引门被封锁而触发器状态不变。 ( 对 )

7、主从型JK 触发器的从触发器开启时刻在CP 下降沿到来时。 ( 对 )

8、触发器和逻辑门一样,输出取决于输入现态。 ( 错 )

9、维持阻塞D 触发器状态变化在CP 下降沿到来时。 ( 错 )

10、凡采用电位触发方式的触发器,都存在“空翻”现象。

( 错 )

三、选择题

1、仅具有置“0”和置“1”功能的触发器是( C )。

A 、基本RS 触发器

B 、钟控RS 触发器

C 、

D 触发器 D 、JK 触发器

2、由与非门组成的基本RS 触发器不允许输入的变量组合R S ?为

( A )。

A 、00

B 、01

C 、10

D 、11 3、钟控RS 触发器的特征方程是( D )。 A 、n 1n Q R Q +=+ B 、n 1n Q S Q +=+ C 、n 1n Q S R Q +=+ D 、n n Q R S Q +=+1 4、仅具有保持和翻转功能的触发器是( B )。

A 、JK 触发器

B 、T 触发器

C 、

D 触发器 D 、T ˊ触发器

5、触发器由门电路构成,但它不同门电路功能,主要特点是具有( C )

A 、翻转功能

B 、保持功能

C 、记忆功能

D 、置0置1功能 6、TTL 集成触发器直接置0端D R 和直接置1端D S 在触发器正常工作时应( C )

A 、D R =1,D S =0

B 、D R =0,D S =1

C 、保持高电平“1”

D 、保持低电平“0”

7、按触发器触发方式的不同,双稳态触发器可分为( C )

A 、高电平触发和低电平触发

B 、上升沿触发和下降沿触发

C 、电平触发或边沿触发

D 、输入触发或时钟触发 8、按逻辑功能的不同,双稳态触发器可分为( D )。

A 、RS 、JK 、D 、T 等

B 、主从型和维持阻塞型

C 、TTL 型和MOS 型

D 、上述均包括

9、为避免“空翻”现象,应采用( B )方式的触发器。

A 、主从触发

B 、边沿触发

C 、电平触发 10、为防止“空翻”,应采用( C )结构的触发器。

A 、TTL

B 、MOS

C 、主从或维持阻塞

四、简述题

1、时序逻辑电路的基本单元是什么组合逻辑电路的基本单元又是什么

答:时序逻辑电路的基本单元是触发器,组合逻辑电路的基本单元是门电路。 2、何谓“空翻”现象?抑制“空翻”可采取什么措施?

答:在时钟脉冲CP =1期间,触发器的输出随输入发生多次翻转的现象称为空翻。抑制空翻的最好措施就是让触发器采取边沿触发方式。

3、试分别写出钟控RS 触发器、JK 触发器和D 触发器的特征方程。 答:钟控RS

SR=0(约束条件);

JK

D 触发器的特征方程:Q n +1= D n 。 4、你能否推出由两个或非门组成的基本RS 触发器的功能?写出其真值表。

答:由两个或非门组成的基本RS 触发器如

图所示,其功能与钟控RS 触发器相同,所不同点

是或非门构成的基本RS触发器是电平触发方式,没有时钟脉冲控制。

功能真值表也与钟控RS触发器完全相同。

五、分析题

1、已知TTL主从型JK触发器的输入控制端J和K及CP脉冲波形如图所示,试根据它们的波形画出相应输出端Q的波形。

3、分析图所示逻辑功能。

解:(1)驱动方程:J

=1 , K

=1

n

Q

J

1

==

1

K

(2)状态方程:

(3)输出方程:Y=n Q1n Q0

(4)状态转换图 (右图所示):

(5)功能:同步的、穆尔型的、四进制加法器。

4、电路如图所示:

(1) 图示电路中采用什么触发方式;

(2) 分析下图所示时序逻辑电路,并指出其逻辑功能;

(3) 设触发器初态为0,画出在CP脉冲下Q0和Q1的波形。

(a)(b)(c)

Q

1

(d)

Q

CP

(e)

Q

CP

(f)

由功能真值表可看出,这是一个2位四进制加计数器。 ③电路初态为0,画出其时序波形图如下: 第5单元 能力训练检测题

一、填空题

1、时序逻辑电路通常由 组合逻辑电路 和 存储电路 两部分组成。

2、根据时序逻辑电路按各位触发器接受 时钟脉冲控制 信号的不同,可分为 同 步时序逻辑电路和 异 步时序逻辑电路两大类。

3、通常用 驱动方程 、 状态方程 和 输出方程 来描述时序逻辑电路。

4、时序逻辑电路按照各位触发器触发器的时钟脉冲是否相同可分为 同步时序逻辑电路 和 异步时序逻辑电路 两大类。

5、时序逻辑电路中仅有存储电路输出时,构成的电路类型通常称为 莫尔 型时序逻辑电路;如果电路输出除存储电路输出外,还包含组合逻辑电路输出端时,构成的电路类型称为 米莱 型时序逻辑电路。

6、可以用来暂时存放数据的器件称为 寄存器 ,若要存储4位二进制代码,该器件必须有 4位 触发器。

7、时序逻辑电路中某计数器中的无效码若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入 有效循环体 ,使无效码不再出现的能力称为 自启动 能力。

8、若构成一个六进制计数器,至少要采用 三 位触发器,这时构成的电路有 6 个有效状态, 2 个无效状态。

9、移位寄存器除有 存储代码 的功能外,还有 移位 功能。

10、用四位移位寄存器构成环行计数器时,有效状态共有 4 个;若构成扭环计数器时,其有效状态是 8 个。

11、寄存器是可用来存放数码、运算结果或指令的电路,通常由具有存储功能的多位 触发 器组合起来构成。一位 触发 器可以存储1个二进制代码,存放n 个二进制代码的寄存器,需用n 位 触发 器来构成。

12、74LS194是典型的四位 TTL 型集成双向移位寄存器芯片,具有 左移和右移 、并行输入、 保持数据 和 清除数据 等功能。

CP

Q 0

Q 1

13、通常模值相同的同步计数器比异步计数器的结构复杂,工作速度快。

二、判断题

1、集成计数器通常都具有自启动能力。

(对)

2、使用3个触发器构成的计数器最多有8个有效状态。

(对)

3、同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。

(错)

4、利用一个74LS90可以构成一个十二进制的计数器。

(错)

5、用移位寄存器可以构成8421BCD码计数器。(错)

6、555电路的输出只能出现两个状态稳定的逻辑电平之一。

(对)

7、施密特触发器的作用就是利用其回差特性稳定电路。

(错)

8、莫尔型时序逻辑电路,分析时可以不写输出方程。

(对)

9、十进制计数器是用十进制数码“0~9”进行计数的。

(错)

10、利用集成计数器芯片的预置数功能可获得任意进制的计数器。

(对)

三、选择题

1、描述时序逻辑电路功能的两个必不可少的重要方程式是(B)。

A、次态方程和输出方程

B、次态方程和驱动方程

C、驱动方程和时钟方程

D、驱动方程和输出方程

2、用8421BCD码作为代码的十进制计数器,至少需要的触发器个数是(C)。

A、2

B、3

C、4

D、5

3、按触发器状态转换与时钟脉冲CP的关系分类,计数器可分为(A)两大类。

A、同步和异步

B、加计数和减计数

C、二进制和十进制

4、能用于脉冲整形的电路是(C)。

A、双稳态触发器

B、单稳态触发器

C、施密特触发器

5、由3级触发器构成的环形和扭环形计数器的计数模值依次为(D)。

A、模6和模3

B、模8和模8

C、模6和模8

D、模3和模6

6、下列叙述正确的是(D)

A、译码器属于时序逻辑电路

B、寄存器属于组合逻辑电路

C、555定时器是典型的时序逻辑电路

D、计数器属于时序逻辑电路

7、利用中规模集成计数器构成任意进制计数器的方法是(B)

A 、复位法

B 、预置数法

C 、级联复位法

8、设计1个能存放8位二进制代码的寄存器,需要( A )触发器。

A 、8位

B 、2位

C 、3位

D 、4位 9、在下列器件中,不属于时序逻辑电路的是( C )

A 、计数器

B 、序列信号检测器

C 、全加器

D 、寄存器 10、改变555定时电路的电压控制端CO 的电压值,可改变( C )

A 、555定时电路的高、低输出电平

B 、开关放电管的开关电平

C 、比较器的阈值电压

D 、置“0”端R 的电平值 四、简述题

1、说明同步时序逻辑电路和异步时序逻辑电路有何不同?

答:同步时序逻辑电路的各位触发器是由同一个时钟脉冲控制的;异步时序逻辑电路的各位触发器的时钟脉冲控制端各不相同,状态变化发生的时间通常也不相同。

2、钟控的RS 触发器能用作移位寄存器吗为什么

答:移位寄存器除寄存数据外,还能将数据在寄存器内移位,因此钟控的RS 触发器不能用做这类寄存器,因为它具有“空翻”问题,若用于移位寄存器中,很可能造成一个CP 脉冲下多次移位现象。用作移位寄存器的触发器只能是克服了“空翻”现象的边沿触发器。

3、何谓计数器的自启动能力?

答:所谓自启动能力:指时序逻辑电路中某计数器中的无效状态码,若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入有效循环体,使无效状态码不再出现的能力。

4、施密特触发器具有什么显着特征主要应用有哪些

答:施密特触发器的显着特征有两个:一是输出电压随输入电压变化的曲线不是单值的,具有回差特性;二是电路状态转换时,输出电压具有陡峭的跳变沿。利用施密特触发器可对电路中的输入电信号进行波形整形、波形变换、幅度鉴别及脉冲展宽等。 五、分析题

1、试用74LS161集成芯片构成十二进制计数器。要求采用反馈预置法实现。

000”。试画

K 3

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

电力电子技术期末考试试题及答案(1)

电力电子技术试题 第 1 章电力电子器件 1.电力电子器件一般工作在 __开关__状态。 2.在通常情况下,电力电子器件功率损耗主要为 __通态损耗 __,而当器件开关频率较高时,功率损耗主要为 __开关损耗 __。 3.电力电子器件组成的系统,一般由 __控制电路 __、_驱动电路 _、 _主电路 _三部分组成,由于电路中存在电压和电流的过冲,往往需添加 _保护电路 __。 4.按内部电子和空穴两种载流子参与导电的情况,电力电子器件可分为 _单极型器件 _ 、 _双极型器件_ 、_复合型器件 _三类。 5.电力二极管的工作特性可概括为 _承受正向电压导通,承受反相电压截止 _。 6.电力二极管的主要类型有 _普通二极管 _、_快恢复二极管 _、 _肖特基二极管 _。 7. 肖特基二极管的开关损耗 _小于快恢复二极管的开关损耗。 8.晶闸管的基本工作特性可概括为__正向电压门极有触发则导通、反向电压则截止__ 。 9.对同一晶闸管,维持电流 IH与擎住电流 IL 在数值大小上有 IL__大于__IH 。 10.晶闸管断态不重复电压 UDSM与转折电压 Ubo数值大小上应为, UDSM_大于 __Ubo。 11.逆导晶闸管是将 _二极管_与晶闸管 _反并联_(如何连接)在同一管芯上的功率集成器件。 12.GTO的__多元集成 __结构是为了便于实现门极控制关断而设计的。 13.MOSFET的漏极伏安特性中的三个区域与GTR共发射极接法时的输出特性中的三个区域有对应关系,其中前者的截止区对应后者的 _截止区 _、前者的饱和区对应后者的 __放大区 __、前者的非饱和区对应后者的 _饱和区 __。 14.电力 MOSFET的通态电阻具有 __正 __温度系数。 15.IGBT 的开启电压 UGE(th )随温度升高而 _略有下降 __,开关速度 __小于__电力 MOSFET。 16.按照驱动电路加在电力电子器件控制端和公共端之间的性质,可将电力电子器件分为 _电压驱动型 _和_电流驱动型_两类。 17.IGBT的通态压降在 1/2 或1/3 额定电流以下区段具有 __负___温度系数,在1/2 或 1/3 额定电流以上区段具有 __正___温度系数。

数电期末模拟题及答案

《数字电子技术》模拟题一 一、单项选择题(2×10分) 1.下列等式成立的是( ) A 、 A ⊕1=A B 、 A ⊙0=A C 、A+AB=A D 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( ) A 、F=∑m(1,3,4,7,12) B 、F=∑m(0,4,7,12) C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.属于时序逻辑电路的是( )。 A 、寄存器 B 、ROM C 、加法器 D 、编码器 4.同步时序电路和异步时序电路比较,其差异在于后者( ) A 、没有触发器 B 、没有统一的时钟脉冲控制 C 、没有稳定状态 D 、输出只与内部状态有关,与输入无关 5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需( )片256×4的RAM 。 A 、 16 B 、2 C 、4 D 、8 6.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有( ) 。 A 、 B 、 C 、 D 、 7.函数F=A C+AB+B C ,无冒险的组合为( )。 A 、 B=C=1 B 、 A=0,B=0 C 、 A=1,C=0 D 、 B=C=O 8.存储器RAM 在运行时具有( )。 A 、读功能 B 、写功能 C 、读/写功能 D 、 无读/写功能 9.触发器的状态转换图如下,则它是: ( ) A 、T 触发器 B 、RS 触发器 C 、JK 触发器 D 、D 触发器 10.将三角波变换为矩形波,需选用 ( ) A 、多谐振荡器 B 、施密特触发器 C 、双稳态触发器 D 、单稳态触发器 二、判断题(1×10分) ( )1、在二进制与十六进制的转换中,有下列关系: (1001110111110001)B =(9DF1)H ( )2、8421码和8421BCD 码都是四位二进制代码。 ( )3、二进制数1001和二进制代码1001都表示十进制数9。 ( )4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度。 ( )5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L 1+L 2 ( )6、CMOS 门电路中输入端悬空作逻辑0使用。 ( )7、数字电路中最基本的运算电路是加法器。 ( )8、要改变触发器的状态,必须有CP 脉冲的配合。

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

电工电子技术期末考试试题及答案汇总

成绩统计表 专业班级____________ 考生姓名:____________ 学号_______ 请将选择题答案填入下表: 一.选择(20分、2分/题) 1.变压器降压使用时,能输出较大的____b_____。 A、功率 B、电流 C、电能 D、电功 2.三相异步电动机旋转磁场的旋转方向是由三相电源的________b_决定。 A、相位 B、相序 C、频率 D、相位角3.电气控制线路原理图中,触头的位置是处于______a___。A、未通电状态B、通电状态C、根据情况确定状态4.为保证机床操作者的安全,机床照明灯的电压应选____d_____。 A、380V B、220V C、110V D、36V以下5.关于提高功率因数的说法,正确的是( c ) A.在感性负载上并联电感可以提高功率因数 B.在感性负载上并联电容可以降低功率因数

C.在感性负载上并联电容可以提高功率因数 6.乙类互补对称式功放电路,其输出波形的交越失真是指( c )。A.频率失真B、相位失真C、波形过零时出现的失真D、幅度失真 7.稳压管的动态电阻(b )稳压性能越好。 A、越大 B、越小 C、较合适 D、不一定 8.运算放大器电路如图所示,该电路中反馈类型为( )。a (A) 串联电压负反馈(B) 串联电流负反馈 (C) 并联电压负反馈(D) 并联电流负反馈 ∞ 9.单稳态触发器的输出状态有(a) A、一个稳态、一个暂态 B、两个稳态 C、只有一个稳态 D、没有稳态 10.一个8选1多路选择器,输入地址有 c 。

A、2位 B、3位 C、4位 D、8位 二、计算题(70分) 1.已知图5所示电路中U S1=24V,U S2=6V,R1=12Ω,R2=6Ω,R3=2Ω,试用戴维宁定理求流过电阻R3中的电流I3。(10分) a I3 b 2.如图所示R-L串联电路,R=280Ω,R L=20Ω,L=1.65H,电源电压U=220V,电源频率为50H Z。(10分)

数字电子技术 期末考试试题

数字电子技术期末考试试题 期末考试试题 课程名称《数字电子技术》适用专业自动化、测控考试时间 ( 120 )分钟 一、填空题(22分每空2分) A,0,A,1,1、 , 。 2、JK触发器的特性方程为: 。 3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为 态,施密特触发器两个状态都为态. 4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无 关。 5、某数/模转换器的输入为8位二进制数字信号(~D),输出为D0~25.5V的模拟电压。若数字信70号的最低位是“1”其余各位是“0”,则输出的模拟电压为。 6、一个四选一数据选择器,其地址输入端有个。二、化简题(15分每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1) Y(A,B,C,D)=?m(0,1,2,3,4,5,6,7,13,15) 2)L(A,B,C,D),m(0,13,14,15),d(1,2,3,9,10,11) ,, 利用代数法化简逻辑函数,必须写出化简过程 __________________________________________________ 3) F(A,B,C),AB,ABC,A(B,AB) 三、画图题(10分每题5分) 据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、

2、 四、分析题(17分) 1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分) 2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分) 五、设计题(28分) 1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不 正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用 74LS138和适当的与非门实现此电路(20分)

数字电子技术期末复习题库及答案完整版

数字电子技术期末复习 题库及答案 HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】

第1单元能力训练检测题 一、填空题 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑 关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和 非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的 权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用 乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换 的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和 非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。 (对) 3、8421BCD码、2421BCD码和余3码都属于有权码。 (错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。 (对)

数字电子技术基础试题及答案 (1)

. 数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度 T ,振荡频率f 和占空比q 。 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号

图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 ………………封…………………………装…………………订………………………线………………………

D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 三、设计题:(每10分,共20分) 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求: (1)列出计数器状态与V01、V02的真值表;

电力电子技术期末考试试题及答案(史上最全)

电力电子技术试题 第1章电力电子器件 1.电力电子器件一般工作在__开关__状态。 2.在通常情况下,电力电子器件功率损耗主要为__通态损耗__,而当器件开关频率较高 时,功率损耗主要为__开关损耗__。 3.电力电子器件组成的系统,一般由__控制电路__、_驱动电路_、 _主电路_三部分组成, 由于电路中存在电压和电流的过冲,往往需添加_保护电路__。 4.按内部电子和空穴两种载流子参与导电的情况,电力电子器件可分为_单极型器件_ 、 _ 双极型器件_ 、_复合型器件_三类。 5.电力二极管的工作特性可概括为_承受正向电压导通,承受反相电压截止_。 6.电力二极管的主要类型有_普通二极管_、_快恢复二极管_、 _肖特基二极管_。 7.肖特基 二极管的开关损耗_小于_快恢复二极管的开关损耗。 8.晶闸管的基本工作特性可概括为 __正向电压门极有触发则导通、反向电压则截止__ 。 9.对同一晶闸管,维持电流IH与擎住电流IL在数值大小上有IL__大于__IH 。 10.晶闸管断态不重复电压UDSM与转折电压Ubo数值大小上应为,UDSM_大于__Ubo。 11.逆导晶闸管是将_二极管_与晶闸管_反并联_(如何连接)在同一管芯上的功率集成器件。的__多元集成__结构是为了便于实现门极控制关断而设计的。 的漏极伏安特性中的三个区域与GTR共发射极接法时的输出特性中的三个区域有对应关系,其中前者的截止区对应后者的_截止区_、前者的饱和区对应后者的__放大区__、前者的非饱和区对应后者的_饱和区__。 14.电力MOSFET的通态电阻具有__正__温度系数。 的开启电压UGE(th)随温度升高而_略有下降__,开关速度__小于__电力MOSFET 。 16.按照驱动电路加在电力电子器件控制端和公共端之间的性质,可将电力电子器件分为_电压驱动型_和_电流驱动型_两类。 的通态压降在1/2或1/3额定电流以下区段具有__负___温度系数,在1/2或1/3额定电流以上区段具有__正___温度系数。 18.在如下器件:电力二极管(Power Diode)、晶闸管(SCR)、门极可关断晶闸管(GTO)、电力晶体管(GTR)、电力场效应管(电力MOSFET)、绝缘栅双极型晶体管(IGBT)中,属

数字电子技术期末试题库

【数字电子技术】【试题库】 一、填空题 1.电子电路中的信号可分为两大类,即模拟信号和。 2.数字信号是时间上和上都不连续的信号。 3.十进制数176转换成二进制数为。 4.二进制数11010011转换成十进制数为。 5.所谓二-十进制编码,就是用若干位二进制码元按一定的规律排列起来表示十进制数的过程,也称为码。 6.目前,国际最通用的处理字母、专用符号和文字的二进制代码就是美国标准信息交换码,即码。 ?+?=。 7.二进制数的逻辑运算0111 8. 二进制数的逻辑运算11=。 ⊕=。 9. 二进制数的逻辑运算11 +?=。 10.利用逻辑代数公式,对右式进行化简,A A B ++?=。 11.利用逻辑代数公式,对右式进行化简,A B A B 12.逻辑代数的三条重要规则分别是代入规则、反演规则和。 13.由n个逻辑变量组成的不同最小项个数为个。 14.由n个变量组成的“与或”逻辑表达式,若其中每一项均是关于n个逻辑变量的最小项,则称这一表达式为。 15.利用卡诺图求解最简逻辑表达式时,需要画方格圈,其中有三条要求:将2n个值为1的方格划为一个方格圈,方格圈的数量应(越少/越多)越好,方格圈所含的方格数应(越少/越多)越好。 16.三极管作为开关元件,通常工作在截止区和。 17.集成门电路主要有TTL门电路和。 18.三态门电路的输出有高电平、低电平和共3种状态。 19.TTL集成门电路是由半导体构成的,由于它工作速度快,带负载和抗干扰能力强,因而在数字电路中应该广泛。 20.根据逻辑功能的不同特点,数字逻辑电路可以分为两大类:组合逻辑电路和。 21.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现干扰脉冲,从而导致逻辑电路产生错误输出的现象,称为。 22.触发器有两种稳定状态,即0状态和。 23.RS触发器由两个门电路首尾相连构成。 24.为了避免基本RS触发器输出存在不确定的情况,对其输入端设置了相应的约束条件是。

数字电子技术试题及答案题库

《 数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1

数字电子技术基础习题及答案

数字电子技术基础考题 一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。 2.将2004个“1”异或起来得到的结果是(0 )。 3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。4.TTL器件输入脚悬空相当于输入(高)电平。 5.基本逻辑运算有: (and )、(not )和(or )运算。 6.采用四位比较器对两个四位数比较时,先比较(最高)位。 7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器 9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。 10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。 11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。 13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。 14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。 15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。 16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。 17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。 18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。 19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。20.把JK触发器改成T触发器的方法是 j=k=t 。 21.N个触发器组成的计数器最多可以组成2n 进制的计数器。 22.基本RS触发器的约束条件是rs=0 。

电子技术期末考试试卷及答案

2、射极输出器电路中,输出电压U o 与输入电压u i 之间的关系是( )。 (a ) 两者反相,输出电压大于输出电压 (b ) 两者同相,输出电压近似等于输入电压 (c ) 两者相位差90 ,且大小相等 3、为了放大变化缓慢的信号或直流信号,多级放大器级与级之间必须采 用( )。 (a ) 阻容耦合 (b ) 变压器耦合 (c ) 直接耦合 汁侶吗llTFF (咏宀、 方 亠z-r /咏宀\ 命题教帅(签字) 试做教师(签字) 系、室土任(签字) )匚记标修重 ................ 名姓 题号 -一- _ 二 _ 三 四 五 七 八 合计 满分 32 10 8 10 6 7六 10 12 丿八 12 100 实得分 评阅人 得分 、单项选择题:在下列各题中,将唯一正确的答案代码填 入括号内(本大题共16小题,总32分) 1、 电 路如图 所 示, 所有二极管 状 态为 ( )。 ⑻ D 1导 通,D 2、 D 3 截 止 (b) D 1、 D 2截止 D 3导通 (c) D 1、 D 3截止, D 2导 通 (d) D 1、 D 2、D 3均 截 止 均为理想元件,则D ,、D 2、D 3的工作 12V +6V J 1 ----------------- W D2 Ld D3 白R 0V D i

⑻L i、C i组成的电路 (b)L、C组成的电路 (c)L2、&组成的电路 +U cc 5、正弦波振荡器如图所示,为了获得频率可调的输出电压,则应该调节的电阻是()。 ⑻R i (b)R F(c)R U o 6、模拟电路中晶体管大多工作于()。 ⑻放大状态(b)开关状态(c)击穿状态 7、数字电路中的工作信号为()。 ⑻随时间连续变化的电信号(b)脉冲信号(c)直流信号 8、逻辑电路如图所示,分析图中C, J, K的波形。当初始状态为“ 0” 时,输出Q是“1”的瞬间为()。 ⑻t i (b) t2 (c) t3

数字电子技术试题库

数 字 电 子 技 术 2011年7月23日星期六

1 1 : 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为()。 (2分) A:0 B:1 C:Q' D:不确定 您选择的答案: 正确答案: A 知识点:JK触发器的特性为:J=1, K=1时,Q状态为翻转,即Q= Q’ -------------------------------------------------------------------- 2 : 已知Y=A+AB′+A′B,下列结果中正确的是() (2分) A:Y=A B:Y=B C:Y=A+B D:Y=A′+B′ 您选择的答案: 正确答案: C 知识点:利用公式A+AB′=A和A+A′B=A+B进行化简 -------------------------------------------------------------------- 3 : (1001111)2的等值十进制数是() (2分) A:97 B:15.14 C:83 D:79 您选择的答案: 正确答案: D 知识点:把二进制数转换为等值的十进制数,只需将二进制数按多项式展开,然后把所有各项的数值按十进制数相加。 -------------------------------------------------------------------- 4 : 图中为CMOS门电路,其输出为()状态 (2分) A:高电平 B:低电平 C:高阻态 D:不确定 您选择的答案: 正确答案: A 知识点:对于CMOS门电路,输入端接负载时,输入电平不变 -------------------------------------------------------------------- 5 : 四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=() (2分) A:A1′A0′D0+ A1′A0D1+ A1A0′D2+ A1A0D3 B:A1′A0′D0

数字电子技术基础试卷及答案套

数字电子技术基础1 一.1.(15分) 试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。 二.(15分) 已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。 八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。 三.(8分) 试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。要求用三个3输入端与门和一个或门实现。 四.(12分) 试按步骤用74LS138和门电路产生如下多输出逻辑函数。 74LS138逻辑表达式和逻辑符号如下所示。 五.(15分) 已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。 六.(18分) 按步骤完成下列两题 1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。 2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。 图5-1

图5-2 七. 八.(10分) 电路下如图所示,按要求完成下列问题。 1.指出虚线框T1中所示电路名称. 2.对应画出V C 、V 01、A 、B 、C 的波形。并计算出V 01波形的周期T=?。 数字电子技术基础2 一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。 (1)求电路的静态工作点; (2) 画出微变等效电路图, 求Au 、r i 和r o ; (3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、b U 、b U 、c U 及L I 。 三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。设各触发器初始状态为“0”态。 四.(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性符号)。如为负反馈,则进一步指明反馈的组态。 (a ) (b )

电力电子技术期末考试试题及答案最新版本

电力电子技术试题
第 1 章 电力电子器件 1.电力电子器件一般工作在__开关__状态。 5.电力二极管的工作特性可概括为_承受正向电压导通,承受反相电压截止_。 6.电力二极管的主要类型有_普通二极管_、_快恢复二极管_、 _肖特基二极管_。 8.晶闸管的基本工作特性可概括为 __正向电压门极有触发则导通、反向电压则截止__ 。 18.在如下器件:电力二极管(Power Diode)、晶闸管(SCR)、门极可关断晶闸管(GTO)、电力晶体管(GTR)、电力场效应管(电力 MOSFET)、绝缘 栅双极型晶体管(IGBT)中,属于不可控器件的是_电力二极管__,属于半控型器件的是__晶闸管_,属于全控型器件的是_ GTO 、GTR 、电力 MOSFET 、 IGBT _;属于单极型电力电子器件的有_电力 MOSFET _,属于双极型器件的有_电力二极管、晶闸管、GTO 、GTR _,属于复合型电力电子器件得有 __ IGBT _;在可控的器件中,容量最大的是_晶闸管_,工作频率最高的是_电力 MOSFET,属于电压驱动的是电力 MOSFET 、IGBT _,属于电流驱动的是_晶闸管、
GTO 、GTR _。2、可关断晶闸管的图形符号是 ;电力场效应晶体管的图形符号是
绝缘栅双极晶体管的图形符号是
;电力晶体管的图形符号是

第 2 章 整流电路 1.电阻负载的特点是_电压和电流成正比且波形相同_,在单相半波可控整流电阻性负载电路中,晶闸管控制角 α 的最大移相范围是_0-180O_。 2.阻感负载的特点是_流过电感的电流不能突变,在单相半波可控整流带阻感负载并联续流二极管的电路中,晶闸管控制角 α 的最大移相范围是__0-180O
_ ,其承受的最大正反向电压均为_ 2U2 __,续流二极管承受的最大反向电压为__ 2U2 _(设 U2 为相电压有效值)。
3.单相桥式全控整流电路中,带纯电阻负载时,α 角移相范围为__0-180O _,单个晶闸管所承受的最大正向电压和反向电压分别为__ 2U2 2 和_ 2U2 ;
带阻感负载时,α 角移相范围为_0-90O _,单个晶闸管所承受的最大正向电压和反向电压分别为__ 2U2 _和__ 2U2 _;带反电动势负载时,欲使电阻上的电
流不出现断续现象,可在主电路中直流输出侧串联一个_平波电抗器_。
5.电阻性负载三相半波可控整流电路中,晶闸管所承受的最大正向电压 UFm 等于__ 2U2 _,晶闸管控制角 α 的最大移相范围是_0-150o_,使负载电流连
续的条件为__ 30o __(U2 为相电压有效值)。
6.三相半波可控整流电路中的三个晶闸管的触发脉冲相位按相序依次互差_120o _,当它带阻感负载时, 的移相范围为__0-90o _。 7.三相桥式全控整流电路带电阻负载工作中,共阴极组中处于通态的晶闸管对应的是_最高__的相电压,而共阳极组中处于导通的晶闸管对应的是_最低_
的相电压;这种电路
角的移相范围是_0-120o _,ud 波形连续的条件是_ 60o _。
8.对于三相半波可控整流电路,换相重迭角的影响,将使用输出电压平均值__下降_。
11.实际工作中,整流电路输出的电压是周期性的非正弦函数,当
从 0°~90°变化时,整流输出的电压 ud 的谐波幅值随
的增大而 _增大_,

从 90°~180°变化时,整流输出的电压 ud 的谐波幅值随
的增大而_减小_。
12. 逆 变 电 路 中 , 当 交 流 侧 和 电 网 连 结 时 , 这 种 电 路 称 为 _ 有 源 逆 变 _ , 欲 实 现 有 源 逆 变 , 只 能 采 用 __ 全 控 _ 电 路 ; 对 于 单 相 全 波 电 路 , 当 控制 角
0<
<
时,电路工作在__整流_状态;
时,电路工作在__逆变_状态。
13.在整流电路中,能够实现有源逆变的有_单相全波_、_三相桥式整流电路_等(可控整流电路均可),其工作在有源逆变状态的条件是_有直流电动势,
其极性和晶闸管导通方向一致,其值大于变流器直流侧平均电压_和__晶闸管的控制角 a > 90O,使输出平均电压 Ud 为负值_。 第 3 章 直流斩波电路
1.直流斩波电路完成得是直流到_直流_的变换。
2.直流斩波电路中最基本的两种电路是_降压斩波电路 和_升压斩波电路_。
3.斩波电路有三种控制方式:_脉冲宽度调制(PWM)_、_频率调制_和_(ton 和 T 都可调,改变占空比)混合型。
6.CuK 斩波电路电压的输入输出关系相同的有__升压斩波电路___、__Sepic 斩波电路_和__Zeta 斩波电路__。
7.Sepic 斩波电路和 Zeta 斩波电路具有相同的输入输出关系,所不同的是:_ Sepic 斩波电路_的电源电流和负载电流均连续,_ Zeta 斩波电路_的输入、输
出电流均是断续的,但两种电路输出的电压都为__正_极性的 。
8.斩波电路用于拖动直流电动机时,降压斩波电路能使电动机工作于第__1__象限,升压斩波电路能使电动机工作于第__2__象限,_电流可逆斩波电路能
编辑版 word

数字电子技术试题和答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1 2.下列几种TTL电路中,输出端可实现线和功能的电路是()。 A、或非门 B、和非门 C、异或门 D、OC门 3.对CMOS和非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器

数字电子技术基础试卷及答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为()。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

相关文档
相关文档 最新文档