文档库 最新最全的文档下载
当前位置:文档库 › 计算机组成原理a卷资料

计算机组成原理a卷资料

计算机组成原理a卷资料
计算机组成原理a卷资料

试卷A

一.选择题(每小题1分,共10分)

1.用于科学计算的计算机中,标志系统性能的主要参数是__________。

A 主时钟频率

B 主存容量

C MFLOPS

D MIPS 2.在规格化浮点数表示中,保持其它方面不变,将阶码部分的移码表示改为补码表示,将会使数的表示范围__________。

A 增大B减少 C 不变 D 以上三种都不对

3.两补码数相加,采用1位符号位,当__________时,表示结果溢出。

A 符号位有进位

B 符号位进位和最高数位进位异或结果为0

C 符号位为 1

D 符号位进位和最高数位进位异或结果为1

4.若动态RAM每毫秒必须刷新100次,每次刷新需100ns,一个存储周期需要200ns,则刷新占存储器总操作时间的百分比是____________.

A 0.5%

B 1.5%

C 1%

D 2%

5.在计算机系统中,表征系统运行状态的部件是____________.

A 程序计数器

B 累加寄存器

C 中断寄存器

D 程序状态字

6.具有自同步能力的记录方式是___。

A NRZ

B NRZ1

C FM

D RZ

7.冯·诺依曼(Von Neumann)机工作方式的基本特点是。

A 多指令流单数据流

B 按地址访问并顺序执行指令

C 堆栈操作

D 存储器按内容选择地址

8.磁盘是一种以方式存取数据的存储设备。

A 随机存取

B 顺序存取

C 直接存取

D 只读存取

9.掉电后所存信息不会丢失的是。

A SRAM

B DRAM

C VRAM

D EPROM

10.加法器采用先行进位的目的是。

A 提高加法器速度

B 简化加法器设计

C 优化加法器结构

D 增强加法器功能

二、填空题(每空1分,共20分)

1.在可变长度的指令系统的设计中,到底用何种扩展方法有一个重要的原则,就是的指令应分配短的操作码。

2.计算机中的数据可分为和两大类。

3. RISC指令系统的最大的特点是:固定,

种类少,种类少,

数量多。

4.一条相对转移指令长1个字,存储在存储器中字地址为(150)16的地方,转移目标字地址为(50)16。指令读取后PC的值为,指令的相对地址字段的值为。

5.主存和Cache的地址映像方法很多,常采用的是、

和。

6.补码定点小数所能表示的绝对值最大的负数的值是。

7.机器周期时间应大于或等于执行时间最长的时间。

8.实现机器指令的微程序一般是存放在中的。

9.信息码为1010时,偶校验码为(校验码在后)。

10.在控制打入脉冲的机器中,总是尽量将CP信号送到控制门的。

11.在存储管理上常用的替换算法是和。12.将编写的源程序全部语句翻译成机器语言程序后再执行,称为。

得分评卷人

三、简答题(每小题5分,共20分)

1、请列出主存和磁盘的速度指标并分别加以说明。

2、在Cache和主存构成的两级存储体系中,Cache的存取时间是100ns,主存的存取时间是1000ns,如果希望有效(平均)存取时间不超过Cache存取时间的15%,则Cache的命中率至少为多少?

3、比较DRAM与SRAM的优缺点。

4、需要一个16M字×8位的存储器,现有存储芯片为1M字×8位。问:

(1)计算需要多少个存储芯片。

(2)存储器芯片和主存储器的地址长度各需要多少位?

四、问答题(前3小题每题12分,第4小题14分,共50分)

1、已知X=-0.10010,Y=0.10101,用补码一位乘法计算[X]补×[Y]补,要写出详细的运算

过程。

2、某计算机指令长度固定为n位,具有双操作数、单操作数和无操作数三类指令,每个操

作数的地址码长为m位。问:

(1)若操作码长度固定,则三类指令最多可以有多少条?

(2)在双操作数指令条数取最大值的条件下,单操作数条数也取最大值时,这三类指令最多

可以有多少条?

3、某机有8条微指令I1-I8,每条微指令所包含的微命令控制信号如表所示。

a-j分别对应10种不同性质的微命令信号。假设一条微指令的控制字段为8位,请安排微指令的控制字段格式。

。设主存

4、某程序对页面要求的序列为P3P4P2P6P4P3P7P4P3P6P3P4P3P6P3

容量为2个页面,求使用FIFO和LRU替换算法时各自的命中率(假设开始时

主存为空)。

一、选择题(每小题1分,共10分)

1 2 3 4 5 6 7 8 9 10

C C

D C D C B C D A

二、填空题(每空1分,共20分)

1.使用频度高

2.数值数据、非数值数据

3.指令长度,指令格式,寻址方式,通用寄存器

4.(151)16,(-100)16

5.直接映像、全相联映像、组相联映像

6.-1

7.微操作

8.ROM

9.10100

10.最后一级

11. FIFO、LRU

12. 编译

三、简答题(每小题5分,共20分)

1、存取时间:又称存储访问时间,是指从启动一次存储器操作到完成该操作,将数据读入

缓冲寄存器为止所历经的时间。(3分)

存储周期:连续两次读操作所需间隔的最小时间。

存储器带宽:单位时间里存储器所存取的信息量。(2分)

2、98%。设Cache的命中率为x,则100×x+1000×(1-x)≤100×(1+15%),解得,x≥0.98(5分)

3、DRAM有很多优点。首先,由于它使用简单的单管单元作为存储单元,因此,每片存储

容量较大,约是SRAM的4倍;由于DRAM的地址是分批进入的,所以它的引脚数比SRAM 要少很多,它的封装尺寸也可以比较小。这些特点使得在同一块电路板上,使用DRAM的存储容量要比用SRAM大4倍以上。其次,DRAM的价格比较便宜,大约只有SRAM的1/4。第三,由于使用动态元件,DRAM所需功率大约只有SRAM的1/6。(2分)

由于上述优点,DRAM作为计算机主存储器的主要元件得到了广泛的应用,DRAM的存取速度以及存储容量正在不断改进提高,目前,每片容量为64M位的DRAM已经上市,更大容量的RAM也已研制出来。

DRAM存在不少缺点。首先,也是由于使用动态元件,它的速度比SRAM要低。其次,DRAM 需要再生,这不仅浪费了宝贵的时间,还需要有配套的再生电路,它也要用去一部分功率。

SRAM一般用作容量不大的高速存储器。(2分)

4、(1) 需要存储芯片的数量为[16M/1M][8/8]=16片(2分)

(2)存储芯片的地址长度为log21M=20位,主存储器的长度为log216M=24位(3分)

四、问答题(前3小题每题12分,第4小题14分,共50分)

1、1.1010000110(12分)

2、(1)若操作码长度固定,则要满足:操作码长度≤n-2m,即要求允许双操作数指令的存在。最多可有指令条数为2n-2m。(6分)

(2) 若操作码长度可变,则使用扩展操作码技术。双操作数指令条数最多(2n-2m-1)的条件下,单操作数指令条数也取最大,即2m-1条,此时无操作数指令条数最多为2m,所以三类指令

条数最多为:2n-2m+2m +2m-2条。(6分)

3、允许出现其他格式,但不能发生冲突的情况

g

d c a。(12分)

其中译码信号同时受1

控制

4、采用LRU算法的命中率为3/15=20%,(7分)采用FIFO算法的命中率为2/15=13.3%。(7分)

计算机组成原理试卷A卷答案

华侨大学2012—2013学年第一学期期末考试 《计算机组成原理》考试试卷(A卷) 学院课程名称考试日期 姓名专业学号 一、选择题(本大题共15小题,每小题2分,共30分)) 1、完整的计算机系统应包括_______。 A.CPU和主存B.外部设备和主机 C.主机和实用程序D.配套的硬件系统和软件系统 2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。 A.硬件B.软件C.固件D.辅助存储器 3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。 A.指令操作码的译码结果B.指令和数据的寻址方式 C.指令周期的不同阶段D.指令和数据所在的存储单元 4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。 A.00111 1100010 B.00101 0001000 C.01000 0010001 D.发生溢出 5、下列关于RISC的叙述中,错误的是_______。 A.RISC普遍采用微程序控制器 B.RISC大多数指令在一个时钟周期内完成 C.RISC的内部通用寄存器数量相对CISC多 D.RISC的指令数、寻址方式和指令格式种类相对CISC少 6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。 A.Cache B.ROM C.EPROM D.CMOS 7、相对于微程序控制器,硬布线控制器的特点是_______。 A.指令执行速度慢,指令功能的修改和扩展容易 B.指令执行速度慢,指令功能的修改和扩展困难 C.指令执行速度快,指令功能的修改和扩展容易 D.指令执行速度快,指令功能的修改和扩展困难 8、下列有关RAM和ROM的叙述中,正确的是_______。 ① RAM是易失性存储器,ROM是非易失性存储器 ② RAM和ROM都是采用随机存取方式进行信息访问 ③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新 A.仅①②B.仅②③C.仅①②③D.仅②③④

计算机组成原理a卷

试卷A 一.选择题(每小题1分,共10分) 1.用于科学计算的计算机中,标志系统性能的主要参数是__________。 A 主时钟频率 B 主存容量 C MFLOPS D MIPS 2.在规格化浮点数表示中,保持其它方面不变,将阶码部分的移码表示改为 补码表示,将会使数的表示范围__________。 A 增大B减少 C 不变 D 以上三种都不对 3.两补码数相加,采用1位符号位,当__________时,表示结果溢出。 A 符号位有进位 B 符号位进位和最高数位进位异或结果为0 C 符号位为1 D 符号位进位和最高数位进位异或结果为1 4.若动态RAM每毫秒必须刷新100次,每次刷新需100ns,一个存储周期 需要200ns,则刷新占存储器总操作时间的百分比是____________. A 0.5% B 1.5% C 1% D 2% 5.在计算机系统中,表征系统运行状态的部件是____________. A 程序计数器 B 累加寄存器 C 中断寄存器 D 程序状态字 6.具有自同步能力的记录方式是___。 A NRZ B NRZ1 C FM D RZ 7.冯〃诺依曼(V on Neumann)机工作方式的基本特点是。 A 多指令流单数据流 B 按地址访问并顺序执行指令 C 堆栈操作 D 存储器按内容选择地址 8.磁盘是一种以方式存取数据的存储设备。 A 随机存取 B 顺序存取 C 直接存取 D 只读存取 9.掉电后所存信息不会丢失的是。 A SRAM B DRAM C VRAM D EPROM 10.加法器采用先行进位的目的是。 A 提高加法器速度 B 简化加法器设计 C 优化加法器结构 D 增强加法器功能 二、填空题(每空1分,共20分) 1.在可变长度的指令系统的设计中,到底用何种扩展方法有一个重要的原则,就是的指令应分配短的操作码。 2.计算机中的数据可分为和两大类。 3. RISC指令系统的最大的特点是:固定,

计算机组成原理试卷A及答案

《计算机组成原理》试卷A 一、单项选择题(本大题共15小题,每小题1分,共15分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在题后的括号内。 1.若十进制数为13 2.75,则相应的十六进制数为( )。 A.21.3 B.84.c C.24.6 D.84.6 =( )。 2.若x=1011,则[x] 补 A.01011 B.1011 C.0101 D.10101 3.某机字长8位,含一位数符,采用原码表示,则定点小数所能表示的非零最小正数为( )。 A.2-9 B.2-8 C.1-2-7 D.2-7 4.设某浮点数共12位。其中阶码含1位阶符共4位,以2为底,初码表示;尾数含1位数符共8位,补码表示,规格化。则该浮点数所能表示的最大正数是( )。 A.27 B.28 C.28-1 D.27-1 5.原码乘法是指( ) A.用原码表示乘数与被乘数,直接相乘 B.取操作数绝对值相乘,符号位单独处理 C.符号位连同绝对值一起相乘 D.取操作数绝对值相乘,乘积符号与乘数符号相同 6.一般来讲,直接映象常用在( ) A.小容量高速Cache B.大容量高速Cache C.小容量低速Cache D.大容量低速Cache 7.下列存储器中,( )速度最快。 A.硬盘 B.光盘 C.磁带 D.半导体存储器 8.采用直接寻址方式,则操作数在( )中。

A.主存 B.寄存器 C.直接存取存储器 D.光盘 9.零地址指令的操作数一般隐含在( )中。 A.磁盘 B.磁带 C.寄存器 D.光盘 10.微程序存放在( ) A.主存中 B.堆栈中 C.只读存储器中 D.磁盘中 11.在微程序控制方式中,机器指令和微指令的关系是( )。 A.每一条机器指令由一条微指令来解释执行 B.每一条机器指令由一段(或一个)微程序来解释执行 C.一段机器指令组成的工作程序可由一条微指令来解释执行 D.一条微指令由若干条机器指令组成 12.异步传送方式常用于( )中,作为主要控制方式。 A.微型机的CPU内部控制 B.硬连线控制器 C.微程序控制器 D.串行I/O总线 13.串行总线主要用于( )。 A.连接主机与外围设备 B.连接主存与CPU C.连接运算器与控制器 D.连接CPU内部各部件 14.在常用磁盘中,( )。 A.外圈磁道容量大于内圈磁道容量 B.各道容量不等 C.各磁道容量相同 D.内圈磁道容量大于外圈磁道容量 15.在下列存储器中,( )可以作为主存储器。 A.半导体存储器 B.硬盘 C.光盘 D.磁带 二、改错题(本大题共5小题,每小题2分,共10分)针对各小题的题意,改正其结论中的错误,或补充其不足。 1.在计算机中,各指令周期的时间长度是相同的。 2.CPU只是计算机的控制器。 3.按时序控制方式分,总线可分为串行总线和并行总线。 4.显示适配器中的显示缓冲存储器用于存放显示器将要向CPU输入的信息。 5.对外设统一编址是指给每个外设设置一个地址码。

计算机组成原理试卷

13计算机一班赵宇 20130610040109

三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.以上都不对。 6.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。 A.128K;B.64K;C.64KB;D.128KB。 7.某一RAM芯片,其容量为512K×8位,除电源和接地端外,该芯片引出线的最少数目是______。 A.21;B.17;C.19;D.20。 8.指令寄存器的位数取决于______。 A.存储器的容量;B.指令字长;C.机器字长;D.存储字长。9.CPU中的译码器主要用于____ 。 A.地址译码;B.指令译码;C.选择多路数据至ALU;D.数据译码。 10.直接寻址的无条件转移指令功能是将指令中的地址码送入______。 A.PC; B.地址寄存器;C.累加器;D.ALU。 11.堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示的栈顶单元,如果进栈操作的动作顺序是(SP – 1) → SP,(A) → MSP,那么出栈操作的动作顺序应为_____。 A.(MSP) → A,(SP) + 1 → SP;B.(SP) + l → SP,(MSP) → A;C.(SP) – 1 → SP,(MSP) → A;D.以上都不对。 12.一个节拍信号的宽度是指______。 A.指令周期; B.机器周期; C.时钟周期; D.存储周期。13.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址; D.以上都不对。

2009计算机组成原理期末考试A卷

信息学院本科生2008——2009学年第2学期计算机组成原理课程期末考试试卷(A卷) 一、选择题(本题共30分,每小题1.5分) 1.冯·诺伊曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是________。 A.指令操作码的译码结果B.指令和数据的寻址方式 C.指令周期的不同阶段D.指令和数据所在的存储单元 2.IEEE754标准32位浮点数格式中,符号位为1位,阶码为8位,尾数为23位,则它所能表示的最大规格化正数为___。 A.+(2-2-23)×2+127B.+(1-2-23)×2+127 C.+(2-2-23)×2+225D.2+127-2-23 3.4片74181ALU和1片74182CLA器件配合,具有如下进位传递功能________。 A.行波进位B.组内先行进位,组间先行进位 C.组内先行进位,组间行波进位D.组内行波进位,组间先行进位 4.在规格化数表示中,保持其它方面不变,将阶码部分的移码表示改为补码表示,将会使数的表示范围________。 A.增大B.减少C.不变D.以上都不对 5.动态RAM的刷新是以__________为单位进行的。 A.存储单元B.行C.列D.存储位 6.某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。 主存129号单元所在主存块应装入到Cache的组号是______。 A.0 B.2 C.4 D.6 7.假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次, 则Cache的命中率是_______。 A.5%B.9.5%C.50%D.95%

计算机组成原理试卷及标准答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同 6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时 间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间

计算机组成原理期末考试A卷-含答案

广东外语外贸大学信息学院计算机系 2004—2005学年第2学期 《计算机组成原理》期末考试试卷A 考卷适用班级:计算机专业03级考试时间:120分钟 班级_______ 学号_____________姓名_________成绩_______ 一、填空题(每空1分,共20分) 1.8位二进制补码表示整数的最小值为__-128____,最大值为__127___。 2.计算机常用的校验码有奇偶校验码、海明校验码、____CRC码_____。 3.一个浮点数,当其补码尾数右移1位时,为使其值不变,阶码应该__加1____。4.ALU的基本逻辑结构是__快速进位__加法器,它比行波进位加法器优越,具有先行进位逻辑,不仅可以实现高速运算,还能完成逻辑运算。 5.采用双符号位的方法进行溢出检测时,若运算结果中两个符号位__不相同__,则表明发生了溢出。 6.要组成容量为4M×8位的存储器,需要__8__片4M×1位的存储器芯片并联,或者需要__4____片1M×8位的存储器芯片串联。 7.一台计算机所具有的各种机器指令的集合称为该计算机的__指令系统__。 8.指令编码中,操作码用来指定__操作的类型__,n位操作码最多可以表示___2n____条指令。 9.CPU中,保存当前正在执行的指令的寄存器为__指令寄存器IR_,保存下一条指令地址的寄存器为_程序计数器PC__,保存CPU访存地址的寄存器为__内存地址寄存器AR__。10.控制器在生成各种控制信号时,必须按照一定的__时序__进行,以便对各种操作实施时间上的控制。 11.微程序控制器的核心部件是存储微程序的__控制存储器____,它一般用_只读存储器_构成。 12.任何指令周期的第一步必定是__取指__周期。 13.异步方式下,总线操作周期时间不固定,通过_握手(就绪/应答)_信号相互联络。14.输入输出操作实现的CPU与I/O设备的数据传输实际上是CPU与__IO设备接口寄存器__之间的数据传输。 二、选择题(每小题1分,共20分) 1.冯·诺曼机工作方式的基本特点是___________。 A.多指令流单数据流B.按地址访问并顺序执行指令 C.堆栈操作D.存储器按内容选择地址 2.主机中能对指令进行译码的器件是_________。 A.ALU B.运算器 C.控制器D.存储器 3.运算器的主要功能是进行_______。 A.逻辑运算B.算术运算

2009计算机组成原理试卷A卷及答案

计算机组成原理试卷(A卷) 班级姓名学号 一、选择题(每题2分,共18分) 1、下列关于冯?诺依曼型计算机的描述,不正确的是__C____。 A)计算机硬件系统由运算器、存储器、控制器、输入设备、输出设备五大部件组成 B)指令和数据在存储器中都是二进制码存储 C)指令存储器和数据存储器独立分设在不同的存储器 D)存储程序并按地址顺序执行是CPU自动工作的关键 2、若机器数为补码,某寄存器中的内容为BF(十六进制),则该寄存器存储的数据真值是__B____(用十进制表示)。1011 1111 1100 0001 A)65 B)-65 C)64 D)-64 3、下列关于存储器的描述,不正确的是__C____。 A)SRAM和DRAM都是易失性存储器 B)ROM存储器内容是预置的,固定的,无法改写 C)多模块交叉存储器主要是解决主存空间不够大的问题(时间) D)cache存储器是为了解决CPU和主存之间在速度上不匹配的问题4、下列关于RISC的描述中,不正确的是___C___。 A)指令条数比CISC少

B)指令长度固定,指令格式种类少,寻址方式种类少 C)在程序中出现频率占80%的指令占指令总数的20% D)只有取数/存数指令访问存储器 5、设机器数字长为16位,一个容量为32MB的存储器,CPU按半字长寻址,其寻址范围是___C____。32÷(16÷8)*2 A)223 B)224 C)225 D)226 6、在程序的执行过程中,cache与主存的地址映射是由__D____。A)程序员调度的 B)操作系统管理的 C)由程序员和操作系统共同协调完成的 D)硬件自动完成的 7、下列关于指令的描述,不正确的是___A____。 A)指令周期是指CPU执行某条指令的时间(取指+执指) B)一个指令周期常常包含若干个CPU周期 C)一个CPU周期包含若干时钟周期 D)一条机器指令对应一个微程序,微程序是由若干条微指令序列组成 8、在多总线结构中,用于连接高速I/O设备模块的总线是___C____。A)CPU总线 B)系统总线 C)PCI总线 D)ISA总线 9、下列关于磁盘存储器的描述,不正确的是___D____。 A)数据的写入和读出是合用一个磁头,称为读写磁头 B)磁盘控制器是主机和磁盘驱动器之间的接口 C)磁盘的道密度指沿磁盘半径方向单位长度上的磁道数 D)磁盘记录面外圈的扇区比内圈的扇区要长,因此每个扇区记录的

计算机组成原理试卷及答案

期末试卷一 一. 选择题(每小题1分,共20分) 1. 目前我们所说的个人台式商用机属于_____。 A.巨型机 B.中型机 C.小型机 D.微型机 2. (2000)10化成十六进制数是______。 A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16 3. 下列数中最大的数是______。 A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器,Pentium是______位微处理器。 A.16B.32C.48D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。 A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。 A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 11. 信息只用一条传输线,且采用脉冲传输的方式称为______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。 A. RR型 B. RS型 C. SS型 D.程序控制指令 13. 下列______属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。 A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址

计算机组成原理试卷含答案)

提示:答案一律在答题纸上书写! 一、选择题:(每题1分,共20分) 1.已知Cache的容量为16KB,内存的容量为1MB,每块16B,则在直接映像方式下一个Cache块可以 与个内存块对应。 A.1 B. 32 C. 128 D. 64 2.下列_____是正确的。 A.为了充分利用存储器空间,指令的长度通常可取字节的整数倍 B.一地址指令是固定长度的指令 C.单字长指令会降低取指令的速度 3.冯诺依曼结构的计算机由以下组成部分______。 A.控制器和存储器 B.运算器和控制器 C.运算器、控制器和主存 D. CPU、主存和I/O 4.下列说法中_______不正确的。 A.指令周期等于机器周期整数倍 B.指令周期大于机器周期 C.指令周期是机器周期的两倍 5.在CPU的寄存器中,____对用户是完全透明的。 A.PC B.MAR C.PSW 6.已知 100H: MOV A,#30 (双字节指令,100H为该指令的首地址)在取指令操作之后,PC的 值是_____. A. 0FFH B.101H C. 102H 7.磁盘的转速为3600转/分,则平均等待时间是秒。 A.1/60 B. 1/120 C. 60 D.120 8.在对W寄存器的实验中,将数据11H存储到W寄存器,则要求WEN为。 A. 1 B. 0 9.下列叙述中是正确的 A.控制器产生的所有控制信号称为微命令 B.组合逻辑控制器比微程序控制器更加灵活C.微处理器的程序称微程序 10.在浮点加减运算中,结果的溢出判断方法是______。 A.尾数运算是否产生溢出 B.阶码运算是否产生溢出 C.尾数最后一位舍去 11.CPU响应中断的时间是_______。 A.一条指令执行结束 B.外设提出中断 C.取指周期结束 12.在总线的独立请求方式下,若N个设备,则。 A.有一个总线请求信号和一个总线响应信号 B.有N个总线请求信号和N个总线响应信号 C.有一个总线请求信号和N个总线响应信号 13.系统总线中的数据线、地址线和控制线是根据来划分的。 A.总线所处的位置 B.总线的传输方向 C.总线传输的内容14.和主存相比,辅存的特点是 A.容量大,速度快,成本低 B.容量小,速度慢,成本低 C.容量大,速度慢,成本低 15.组合逻辑控制器是由____构成的。 A.硬件电路 B.RAM C. 微程序 16.某一RAM芯片,其容量为64K×16位(行列地址不复用),除电源和接地端外,该芯片引出线最 少数目是 A.33 B.34 C.32 17.设【x】补=1.0000000,则【x】原= 。 A.-1 B.无值 C.-128 D. -127 18.某8位微型计算机地址码为20位,使用8K*4b的RAM芯片组成最大空间的存储器,则需要 个RAM芯片。 A.256 B.128 C. 64 D.32 19.上题中,需要根片选信号线。 A.256 B.128 C. 64 D.32 20.在异步通信方式中,一帧包含:1位起始位,8位数据位,1位偶校验位,2位停止位。当所传输 的数据为10111000(二进制),则校验位是。 A.1 B. 0 二、简答题(每题5分,共30分) 1.为什么需设置总线判优控制。常见的总线控制方式有哪些? 答:当有多个设备同时请求使用总线时,必须有总线控制器判断,确定优先级别高的设备优先使用总线,否则会引起总线争用而出现数据传输错误。 常见的集中式总线控制方式有:链式、定时计数式以及独立请求方式。 2.什么是存取周期和存取时间,并加以区别。 存取周期是指两次相邻的存储器存取操作的时间间隔。存取时间是指对存储器从发出读写指令开始到存取相应的数据的时间。存取周期大于存取时间。 3.比较程序查询方式和程序中断方式。 程序查询方式都是由CPU执行查询指令,CPU的占有率100%; 中断方式中,中断设备与CPU可以并行工作,只有当需要CPU为其服务时CPU才会执行中断服务程序。效率高于前者。 4.比较计算机组成和计算机体系结构。 计算机组成研究的是计算机的内部属性,包括计算机的组成、计算机的数据流以及工作的基本原理。计算机体系结构研究计算机的为外部特性,汇编语言程序员或编译程序员所看到的计算机的属性,包括指令系统、数据表示等 专业:计算机科学与技术 课程名称:计算机组成原理学分:3.5 试卷编号(G)课程编号: 1311082 考试方式:闭卷考试时间: 100 分钟拟卷人(签字):拟卷日期: 2011-05-29 审核人(签字):

计算机组成原理试卷2含答案

计算机组成原理试题2 一、选择题(共20分,每题1分) 1.冯·诺伊曼机工作方式的基本特点是______。 A.多指令流单数据流; B.按地址访问并顺序执行指令; C.堆栈操作; D.存储器按内容选择地址。 2.程序控制类指令的功能是______。 A.进行主存和CPU之间的数据传送; B.进行CPU和设备之间的数据传送; C.改变程序执行的顺序; D.一定是自动加+1。 3.水平型微指令的特点是______。 A.一次可以完成多个操作; B.微指令的操作控制字段不进行编码; C.微指令的格式简短; D.微指令的格式较长。 4.存储字长是指______。 A.存放在一个存储单元中的二进制代码组合; B.存放在一个存储单元中的二进制代码位数; C.存储单元的个数; D.机器指令的位数。 5.CPU通过______启动通道。 A.执行通道命令; B.执行I/O指令; C.发出中断请求; D.程序查询。 6.对有关数据加以分类、统计、分析,这属于计算机在______方面的应用。A.数值计算; B.辅助设计; C.数据处理; D.实时控制。 7.总线中地址线的作用是______。 A.只用于选择存储器单元; B.由设备向主机提供地址; C.用于选择指定存储器单元和I/O设备接口电路的地址; D.即传送地址又传送数据。 8.总线的异步通信方式______。 A.不采用时钟信号,只采用握手信号; B.既采用时钟信号,又采用握手信号;

C.既不采用时钟信号,又不采用握手信号; D.既采用时钟信号,又采用握手信号。 9.存储周期是指______。 A.存储器的写入时间; B.存储器进行连续写操作允许的最短间隔时间; C.存储器进行连续读或写操作所允许的最短间隔时间; D.指令执行时间。 10.在程序的执行过程中,Cache与主存的地址映射是由______。 A.操作系统来管理的; B.程序员调度的; C.由硬件自动完成的; D.用户软件完成。 11.以下叙述______是正确的。 A.外部设备一旦发出中断请求,便立即得到CPU的响应; B.外部设备一旦发出中断请求,CPU应立即响应; C.中断方式一般用于处理随机出现的服务请求; D.程序查询用于键盘中断。 12.加法器采用先行进位的目的是______ 。 A.优化加法器的结构; B.节省器材; C.加速传递进位信号; D.增强加法器结构。 13.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.寄存器内容加上形式地址。 14.指令寄存器的位数取决于______。 A.存储器的容量; B.指令字长; C.机器字长; D.存储字长。 15.在控制器的控制方式中,机器周期内的时钟周期个数可以不相同,这属于______。A.同步控制; B.异步控制; C.联合控制; D.人工控制。 16.下列叙述中______是正确的。 A.控制器产生的所有控制信号称为微指令; B.微程序控制器比硬连线控制器更加灵活;

杭电_计算机组成原理组成样卷A卷[免费]

组成样卷A 卷 杭州电子科技大学学生考试卷(A )卷 题号 一 二 三 三 总分 1 2 分数 20 15 18 20 27 100 得分 一.单项选择题(20分,每题1分) 1. 完整的计算机系统应包括( ) A . 运算器、存储器、控制器 B . 外设和主机 C . 主机和实用程序 D . 配套的硬件设备和软件系统 2. 计算机中CPU 可以直接访问的程序和数据存放在( )中。 A .硬盘 B .光盘 C .主存 D .运算器 E .控制器 3. 在机器数( )中,零的表示形式是唯一的。 A .原码 B .补码 C .补码和移码 D .原码和反码 4. 在定点二进制运算中,减法运算一般通过( )来实现。 A .原码运算的二进制减法器 B .补码运算的二进制减法器 C .补码运算的十进制加法器 D .补码运算的二进制加法器 5. 带有1位奇偶校验位的校验码能检测出( )位错误。 A .1 B .2 C .奇数 D .偶数 考试课程 计算机组成原理 考试日期 05年01月19日 成绩 课 程 号 A050409 教 师 号 任课教师姓名 冯建文、戴钧 考生姓名 学号(8位) 年级 02 专业 软件 座位号

6.下列校验码中,正确的奇校验码是()。 A.11011011 B.11010010 C.10000001 D.11011001 7.在浮点数编码表示中()在机器数中不出现,是隐含的。 A.基数B.符号C.尾数D.阶码 8.下面哪一种不是冯?诺依曼体系结构的基本特点:()。 A.采用二进制表示数据B.采用存储程序的方式 C.硬件系统由五大部件组成D.机器以存储器为中心交换数据 9.8位的定点小数的补码所能表示的数据范围是()。 A.[-(1-2-8),1-2-8] B.[-1,1-2-7] C.[-1,1-2-8] D.[-(1-2-7),1-2-7] 10.存储周期是指()。 A.从存储器读写操作开始到读写操作完成为止的时间 B.存储器的存取时间 C.存储器的写入时间 D.存储器进行连续读和写操作所允许的最短时间间隔 11.下面有关交叉存储器的说法中,()是错误的。 A.交叉存储器实质上是一种模块式存储器,它能并行执行多个独立的读写操作。 B.交叉存储器的每个模块的体选信号通常是由地址总线的高位经过译码产生的。 C.交叉存储器的每个模块都有自己的MAR和MDR。 D.交叉存储器的每个模块的地址是不连续的,相邻地址的单元位于相邻的模块。 12.存储系统采用Cache-主存-辅存的三级层次结构,其目的主要是()。 A.提高存储器的访问速度 B.扩大存储器的容量 C.便于存储器管理 D.解决存储器容量、速度、价格之间的矛盾 13.下面哪一种存储器是非易失性的、随机存取的存储器:()。 A.EEPROM B.DRAM C.SRAM D.磁盘 14.在计算机系统中,()是软件和硬件的交界面。它既是软件设计者的依据,也是硬件设计者的目标。 A.CPU B.指令系统C.操作系统D.体系结构 15.74LS181 ALU,具有功能,其片内进位链结构为。() A.8种算术运算和8种逻辑运算,并行进位 B.8种算术运算和8种逻辑运算,串行进位 C.16种算术运算和16种逻辑运算,并行进位

2015计算机组成原理考试试卷(A卷)

武 汉 纺 织 大 学 课程名称:计算机组成原理(A 卷) 考试时间:2015-7-7 考核方式:考试 [ ] 考查 [ ] 考试方式:开卷 [ ] 闭卷 [ ] 使用班级:计算机类2013级 一、 单项选择题(每小题1.5分,共30分) (选择正确答案填入下表中,填错或不填均不得分) 1. 下列数中为八进制数的是: A. 101001B B. 52Q C. 29D D. 233H 2. 在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用( )来实现 A. 与非门 B. 或非门 C. 异或门 D. 与或非门 3. 某程序执行过程中CPU 共访问存储器1000次,其中访问Cache 缺失(即未命中)50次,则Cache 的命中率是: A. 5% B. 9.5% C. 50% D. 95% 4. 下面说法正确的是: A. RAM 可读可写,且断电后仍能保持记忆 B. 静态RAM 存储信息是非挥发性的 C. 无论静态RAM 还是动态RAM ,断电后存储的信息将消失 D. ROM 不用刷新,且集成度RAM 高,断电后存储的信息将消失 5. 在下述指令中,执行( )指令所需时钟周期数最多。 A. RR 型 B. RS 型 C. SS 型 D. 零地址 6. 计算机使用总线结构的主要优点是便于实现积木化,同时: A. 减少了信息传输线的条数 C. 提高了信息传输的速度 学 号 姓 名 班 级

B.增加了系统的规模 D. 减少了信息传输量 7.中断源不包括: A.外部中断 B. 中间中断 C. 不可屏蔽中断 D. 可屏蔽中断 8.用某个寄存器的值做操作数地址的寻址方式称为()寻址方式。 A.直接 B. 间接 C. 寄存器 D. 寄存器间接 9.在总线的计数器定时查询方式下,若每次计数从0开始,则: A.设备号小的优先级高 C.设备号大的优先级高 B.每个设备使用的机会相同 D.以上都不对 10.算术/ 逻辑运算单元74181ALU可完成: A.16种算术运算功能 B.16种逻辑运算功能 C.16种算术运算功能和16种逻辑运算功能 D.4位乘法运算和除法运算功能 11.在CPU中跟踪指令后继地址的寄存器是: A.MAR B. PC C. IR D.PSW 12.某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为: A.+(1 -2-31) B. +(1 -2-32) C. 2-32 D. 2-31 13.下列部件中不属于控制器的是: A.IR B. 操作控制器 C. PC D. PSW 14.在主存和CPU之间增加cache的目的是: A.增加内存容量 B.提高内存的可靠性 C.解决CPU与内存之间的速度匹配问题 D.增加内存容量,同时加快存取速度 15.寄存器寻址方式中,操作数处在()中。 A.寄存器 B. 堆栈 C. 主存储器 D. 程序计数器 16.一个8位二进制整数,采用补码表示,且由2个“1”和6个“0”组成,则其最大值是: A.-127 B. 64 C. -128 D. 3 17.指令流水线中主要存在三种相关冲突,以下哪种不是。

计算机组成原理A卷(wo)

2010-2011学年第1学期考试试题(A)卷 课程名称《计算机组成基础》任课教师签名王会清,李浩 出题教师签名外校专家审题教师签名 考试方式(闭)卷适用专业计算机各专业 考试时间(120 )分钟 一、单项选择题(每小题2分,共20分) 1.将二进制数左移一位,则数值。 A) 增大一倍B) 减少一倍C) 增大十倍D) 减少十 倍 2. 8位二进制无符号定点整数能表示的数值范围是。 A) -128~127 B) 0~127 C) 0~255 D) 0~256 3.以下类型的存储器速度最快。 A)EPROM B)DRAM C)DDR RAM D)SRAM 4.如果一个存储单元被访问,这个存储单元有可能很快会再被访问,称为。 A) 时间局部性B) 空间局部性 C) 程序局部性D) 数据局部性 5.在指令的寻址方式中,如果操作数地址在寄存器中,是寻址方式。 A) 直接寻址B) 寄存器寻址 C) 间接寻址D) 寄存器间接寻址 6.控制存储器用来存放。 A) 机器指令和数据B) 微程序和数据 C) 机器指令和微程序D) 微程序 7.采用串行接口进行7位ASCII码传送,带有一位寄校验位和1位起始位和2位停止位,当波特率为9600波特时,字符传送速率为。 A) 960 B) 873 C) 1371 D) 480 8.计算机的外围设备是指。 A) 输入/输出设备B) 输入输出设备和外存储器 C) 外存储器D) 除了CPU和内存以外的其他设备 9.中断向量地址是指。 A) 子程序入口地址B) 中断服务程序入口地址 C) 例行程序入口地址D) 中断服务程序入口地址指示器 10.指令周期是。 A)CPU从主存取出一条指令的时间 B)CPU执行一条指令的时间 C)CPU从主存取出一条指令加上执行该指令的时间 D)CPU时钟周期时间 二、填空题(每空1分,共15分) 1.在计算机中,经常采用的数据校验码是、和校验。 2.并行存储器结构有和两种。 3.复杂指令系统的计算机简称为,精简指令系统的计算机简称为。 4. 控制器中必须有的两个寄存器是和。 5.总线仲裁的方式有和两种。 6.磁盘存储器的访问时间主要包括时间、时间和数据传输时间。7.主机与外设间的数据交换方式有程序查询方式、程序中断方式、和等。 三、计算题(本大题共4小题,每题5分,共20分) 1.已知x = -0.10110,y = -0.00001,用变形补码计算x+y,同时指出结果是否溢出。2.设阶为3位, 尾数为6位, 阶码、尾数均用补码表示, 已知X=2-011×0.100101 Y=2-010×(-0.011110) 按浮点运算方法计算[X+Y]运算。 3.已知Cache存储周期40ns,主存存储周期200ns,Cache/主存系统平均访问时间为50ns,求Cache的命中率是多少? 4.已知某磁盘存储器转速为2400转/分,每个记录面道数为200道,平均找道时间为60ms,每道存储容量为96Kbit,求磁盘的数据传输率。

计算机组成原理试卷A卷答案讲课稿

华侨大学2012—2013学年第一学期期末考试《计算机组成 原理》考试试卷(A卷) 学院课程名称考试日期 姓名专业学号 一、选择题(本大题共15小题,每小题2分,共30分)) 1、完整的计算机系统应包括_______。 A.CPU和主存B.外部设备和主机 C.主机和实用程序D.配套的硬件系统和软件系统 2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。 A.硬件B.软件C.固件D.辅助存储器 3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。 A.指令操作码的译码结果B.指令和数据的寻址方式 C.指令周期的不同阶段D.指令和数据所在的存储单元 4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。 A.00111 1100010 B.00101 0001000 C.01000 0010001 D.发生溢出 5、下列关于RISC的叙述中,错误的是_______。 A.RISC普遍采用微程序控制器 B.RISC大多数指令在一个时钟周期内完成 C.RISC的内部通用寄存器数量相对CISC多 D.RISC的指令数、寻址方式和指令格式种类相对CISC少 6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。 A.Cache B.ROM C.EPROM D.CMOS 7、相对于微程序控制器,硬布线控制器的特点是_______。 A.指令执行速度慢,指令功能的修改和扩展容易 B.指令执行速度慢,指令功能的修改和扩展困难 C.指令执行速度快,指令功能的修改和扩展容易 D.指令执行速度快,指令功能的修改和扩展困难 8、下列有关RAM和ROM的叙述中,正确的是_______。

2007秋季计算机组成原理试卷(A卷)

华南农业大学期末考试试卷(A卷) 2007学年第一学期考试科目:计算机组成原理 考试类型:(闭卷)考试时间: 120__分钟 学号 _ 姓名 ___ 年级专业________________ 一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分) 1.下列不属于计算机科学奠基人冯·诺伊曼思想的是____。 A. 存储程序 B. 二进制运算 C. 流水线 D. 将指令从存储器中逐条取出并执行 2.关于数据表示和编码,下列说法正确的是____。 A. 奇偶校验码是一种功能很强的检错纠错码 B. 在计算机中用无符号数来表示内存地址 C. 原码、补码和移码的符号编码规则相同 D. 用拼音从键盘上敲入汉字时,使用的拼音码是汉字的字模码 3.用户向厂家定做的只读存储器是____。 A. 掩模ROM B. PROM C. EPROM D. EEPROM 4.有两种cache地址映射方式,一种命中率最高但比较电路很复杂,而另一种比较电路与cache容量大小无关,适合于大容量cache。则这两种方式应分别为____。 A. 全相联映射,组相联映射 B. 组相联映射,直接映射 C. 全相联映射,直接映射 D. 段相联映射,组相联映射 5.从主存读入到CPU的指令和操作数都是先暂存在DR中,主要是通过____区分的。 A. 地址 B. CPU周期 C. 指令周期 D. 操作码 6.下列叙述正确的是____。 A. 不同指令的指令周期包含的机器周期数可能不同 B. 可用字段译码法表示的微命令必须是相容的 C. 指令周期等价于微指令周期 D. 节拍脉冲等价于CPU周期 7.下列情况中,属于流水线中数据相关冲突的是____。 A. 取操作数和取指令之间 B. 由于指令的转移导致流水线断流 C. 读后读相关RAR D. 写后写相关WAW 8.下列说法错误的是____。 A. 主存和外设统一编址减少了主存的最大可寻址容量 B. 硬盘存储器的最小寻址单位是扇区

计算机组成原理期末考试A卷.docx

精品文档 信息学院本科生2008—— 2009 学年第 2 学期计算机组成原理课程期末考试试卷( A 卷) 一、选择题(本题共 30 分,每小题 1.5 分) 1.冯·诺伊曼计算机中指令和数据均以二进制形式存放在存储器中,CPU 区分它们的依据是 ________。 A .指令操作码的译码结果B.指令和数据的寻址方式 C.指令周期的不同阶段D.指令和数据所在的存储单元 2.IEEE754 标准 32 位浮点数格式中,符号位为 1 位,阶码为 8 位,尾数为 23 位,则它所能表示的最大规格化正数为 ___。 - 23+ 127.+(-- 23+ 127 A .+( 2-2)×2B2)×2 1 C.+( 2-2-23)×2+225D.2+ 127-2- 23 3. 4 片 74181ALU 和 1 片 74182CLA 器件配合,具有如下进位传递功能 ________。 A .行波进位B.组内先行进位,组间先行进位 C.组内先行进位,组间行波进位D.组内行波进位,组间先行进位 4.在规格化数表示中,保持其它方面不变,将阶码部分的移码表示改为补码表示,将会使数的表示范围________。 A .增大B.减少C.不变D.以上都不对 5.动态 RAM 的刷新是以 __________为单位进行的。 A .存储单元B.行C.列D.存储位 6.某计算机的 Cache共有 16 块,采用 2 路组相联映射方式(即每组 2 块)。每个主存块大小为 32 字节,按字节编址。主 存 129 号单元所在主存块应装入到 Cache的组号是 ______。 A .0B.2C.4D.6 7.假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存1000 次,其中访问 Cache缺失(未命中) 50 次, 则Cache的命中率是 _______。

相关文档
相关文档 最新文档