文档库 最新最全的文档下载
当前位置:文档库 › 硬件工程师面试数电部分问题及答案总结

硬件工程师面试数电部分问题及答案总结

硬件工程师面试数电部分问题及答案总结
硬件工程师面试数电部分问题及答案总结

判断反馈组态的方法: 1、判断是并联反馈还是串联反馈:把输入端对地短路,如果反馈消失则是并联反馈,如果反馈加强则是串联反馈。结合本图:如果把输入端(运放的-)对地短路,则反馈信号也被短路了(消失了),所以本电路是并联型反馈。 2、判断是电压反馈还是电流反馈:把输出端对地短路,如果反馈消失则是电压反馈,否则是电流反馈。本电路如果把UO对地短路后反馈信号也短路了,所以是电压型反馈。 3、判断是正反馈还是负反馈:断开反馈电阻RF后,电路的增益变大了,所以是负反馈。 综上所述,本电路是并联电压负反馈。

模拟电路

1、基尔霍夫定理的内容是什么?(仕兰微电子)

基尔霍夫电流定律(KCL)是一个电荷守恒定律,即在一个电路中流入一个节点的电荷与流出同一个节点的电荷相等。

基尔霍夫电压定律(KVL)是一个能量守恒定律,即在一个回路中回路电压之和为零.

2、平板电容公式

(C=εS/4πkd)。(未知)

3、最基本的如三极管曲线特性。(未知)

答:https://www.wendangku.net/doc/415293986.html,/view/e5ffedefaeaad1f346933f28.html

4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)

答:反馈就是指把放大电路的输出量(电压或电流)的一部分或者全部通过一定的网络反送回输入回路,与输入信号进行相比得到一个净输入量加到放大电路的净输入端,以影响放大电路性能的措施。

按其电路结构又分为:电流反馈电路和电压反馈电路.正反馈电路多应用在电子振荡电路上,而负反馈电路则多应用在各种高低频放大电路上.因应用较广,负反馈对放大器性能有四种影响: 1.负反馈能提高放大器增益的稳定性. 2.负反馈能使放大器的通频带展宽. 3.负反馈能减少放大器的失真. 4.负反馈能提高放大器的信噪比. 5.负反馈对放大器的输出输入电阻有影响.

5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)

6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)

答:放大电路中频率补偿的目的有二:一是改善放大电路的高频特性,而是克服由于引入负反馈而可能出现自激振荡现象,使放大器能够稳定工作。在放大电路中,由于晶体管结电容的存在常常会使放大电路频率响应的高频段不理想,为了解决这一问题,常用的方法就是在电路中引入负反馈。然后,负反馈的引入又引入了新的问题,那就是负反馈电路会出现自激振荡现象,所以为了使放大电路能够正常稳定工作,必须对放大电路进行频率补偿。频率补偿是采用一定的手段改变集成运放的频率响应,产生相位和频率差的消除。

使反馈系统稳定的主要方法就是频率补偿.

常用的办法是在基本电路或反馈网络中添加一些元件来改变反馈放大电路的开环频率特性(主要是把高频时最小极点频率与其相近的极点频率的间距拉大),破坏自激振荡条件,经保证闭环稳定工作,并满足要求的稳定裕度,实际工作中常采用的方法是在基本放大器中接入由电容或RC元件组成的补偿电路,来消去自激振荡

频率补偿的方法可以分为超前补偿和滞后补偿,主要是通过接入一些阻容元件来改变放大电路的开环增益在高频段的相频特性,目前使用最多的就是锁相环。

7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知)

右半平面无极点,虚轴无二阶以上极点即算稳定

答:由于放大器件(双极结型三极管或场效应三极管)本身具有极间电容,此外,

放大电路中有时存在电抗性元件,所以,当放大电路输入不同频率的正弦波信号时,电路的放大倍数将有所不同,而成为频率的函数。这种函数关系称为放大电路的频率响应或频率特性。系统对正弦信号的稳态响应特性称为频率响应。

在放大电路中,由于电抗元件(如电容、电感线圈等)及晶体管极间电容的存在,当输入信号的频率过低或过高时,放大电路的放大倍数的数值均会降低,而且还将产生相位超前或之后现象。也就是说,放大电路的放大倍数(或者称为增益)和输入信号频率是一种函数关系,我们就把这种函数关系成为放大电路的频率响应或频率特性。

放大电路的频率响应可以用幅频特性曲线和相频特性曲线来描述,如果一个放大电路的幅频特性曲线是一条平行于x轴的直线(或在关心的频率范围内平行于x轴),而相频特性曲线是一条通过原点的直线(或在关心的频率范围是条通过原点的直线),那么该频率响应就是稳定的。

改变频率响应的方法主要有:(1) 改变放大电路的元器件参数;(2) 引入新的元器件来改善现有放大电路的频率响应;(3) 在原有放大电路上串联新的放大电路构成多级放大电路。

8、给出一个差分运放,如何相位补偿,并画补偿后的波特图。(凹凸)

答:一般对于两级或者多级的运放才需要补偿。一般采用密勒补偿。 例如两级的全差分运放和两级的双端输入单端输出的运放,都可以采用密勒补偿,在第二级(输出级)进行补偿。区别在于:对于全差分运放,两个输出级都要进行补偿,而对于单端输出的两级运放,只要一个密勒补偿。

随着工作频率的升高,放大器会产生附加相移,可能使负反馈变成正反馈而引起自激。进行相位补偿可以消除高频自激。相位补偿的原理是:在具有高放大倍数的中间级,利用一小电容C(几十~几百微微法)构成电压并联负反馈电路。可以使用电容校正、RC校正分别对相频特性和幅频特性进行修改。

9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点

,特别是广泛采用差分结构的原因。(未知)

答:基本放大电路按其接法的不同可以分为共发射极放大电路、共基极放大电路和共集电极放大电路,简称共基、共射、共集放大电路。

共射放大电路既能放大电流又能放大电压,输入电阻在三种电路中居中,输出电阻较大,频带较窄。常做为低频电压放大电路的单元电路。

.具有较高的放大倍数;

?输入和输出信号相位相反;

?输入电阻不高;

?输出电阻取决于Rc的数值。若要减小输出电阻,需要减小Rc的阻值,这将影响电路的放大倍数。

共基放大电路只能放大电压不能放大电流,输入电阻小,电压放大倍数和输出电阻与共射放大电路相当,频率特性是三种接法中最好的电路。常用于宽频带放大电路。

共集放大电路只能放大电流不能放大电压,是三种接法中输入电阻最大、输出电阻最小的电路,并具有电压跟随的特点。常用于电压放大电路的输入级和输出级,在功率放大电路中也常采用射极输出的形式。

。电压放大倍数小于1;

?输入和输出信号同相;

?输入电阻较高,信号源内阻不很低时仍可获取较大输入信号;

?输出电阻较小,所以带负载能力较强。因此,它多用于输入级或输出级。

对由于衬底耦合产生的输入共模噪声有着抑制作用

广泛采用差分结构的原因是差分放大电路利用电路的对称性和发射极电阻的负反馈抑制了温度漂移现象。

10、给出一差分电路,告诉其输出电压 Y+和 Y-,求共模分量和差模分量。(未知) 答:设共模分量是Yc ,差模分量是Yd ,则可知其输出为

Y+=Yc+Yd

Y-=Yc-Yd

可知

Yc=(Y+ + Y-)/2

Yd=(Y+ - Y-)/2

共模信号:两个输入信号大小相等,极性相同。

差模信号:两个输入信号大小相等,极性相反。 https://www.wendangku.net/doc/415293986.html,/p-67811047534.html

11、画差放的两个输入管。(凹凸) (数电P116)

.

12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的 运放电路。(仕兰微电子) P189

https://www.wendangku.net/doc/415293986.html,/gujunyi6688/1058846/Message.aspx

13、用运算放大器组成一个 10倍的放大器。(未知)

电压并联负反馈:反相输入比例放大器

电压串联负反馈:同相输入比例放大器 闭环电压放大倍数:121R R R U U A i

o uf +≈=?

?

14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点 的 rise/fall 时间。(Infineon 笔试试题)

15、电阻 R 和电容 C 串联,输入电压为 R 和 C 之间的电压,输出电压分别为 C 上电压和 R 上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。当 RC<

电路的频率响应为:

16、有源滤波器和无源滤波器的原理及区别 ?(新太硬件) 答:无源滤波器:这种电路主要有无源元件R 、L 和C 组成。

有源滤波器:集成运放和R 、C 组成,具有不用电感、体积小、重量轻等优点。集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。

无源滤波装置

该装置由电容器、电抗器,有时还包括电阻器等无源元件组成,以对某次谐波或其以上次谐波形成低阻抗通路,以达到抑制高次谐波的作用;由于SVC 的调节范围要由感性区扩大到容性区,所以滤波器与动态控制的电抗器一起并联,这样既满足无功补偿、改善功率因

数,又能消除高次谐波的影响。

国际上广泛使用的滤波器种类有:各阶次单调谐滤波器、双调谐滤波器、二阶宽颇带与三阶宽频带高通滤波器等。

1)单调谐滤波器:一阶单调谐滤波器的优点是滤波效果好,结构简单;缺点是电能损耗比较大,但随着品质因数的提高而减少,同时又随谐波次数的减少而增加,而电炉正好是低次谐波,主要是2~7次,因此,基波损耗较大。二阶单调谐滤波器当品质因数在50以下时,基波损耗可减少20~50%,属节能型,滤波效果等效。三阶单调谐滤波器是损耗最小的滤波器,但组成复杂些,投资也高些,用于电弧炉系统中,2次滤波器选用三阶滤波器为好,其它次选用二阶单调谐滤波器。

2)高通(宽频带)滤波器,一般用于某次及以上次的谐波抑制。当在电弧炉等非线性负荷系统中采用时,对5次以上起滤波作用时,通过参数调整,可形成该滤波器回路对5次及以上次谐波的低阻抗通路。

有源滤波器

虽然无源滤波器具有投资少、效率高、结构简单及维护方便等优点,在现阶段广泛用于配电网中,但由于滤波器特性受系统参数影响大,只能消除特定的几次谐波,而对某些次谐波会产生放大作用,甚至谐振现象等因素,随着电力电子技术的发展,人们将滤波研究方向逐步转向有源滤波器(Active PowerFliter,缩写为APF)。

APF即利用可控的功率半导体器件向电网注入与谐波源电流幅值相等、相位相反的电流,使电源的总谐波电流为零,达到实时补偿谐波电流的目的。它与无源滤波器相比,有以下特点:

a.不仅能补偿各次谐波,还可抑制闪变,补偿无功,有一机多能的特点,在性价比上较为合理;

b.滤波特性不受系统阻抗等的影响,可消除与系统阻抗发生谐振的危险;

c.具有自适应功能,可自动跟踪补偿变化着的谐波,即具有高度可控性和快速响应性等特点

17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+2sin(2pif3t+90),当其通过低通、带通、高通滤波器后的信号表示方式。(未知)

18、选择电阻时要考虑什么?(东信笔试题)

电阻的封装,耐压值、阻值、功率以及精度。

19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管还是N管,为什么?(仕兰微电子)

20、给出多个mos管组成的电路求5个点的电压。

(Infineon笔试试题)

21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述其优缺点。(仕兰微电子)

22、画电流偏置的产生电路,并解释。(凹凸)

23、史密斯特电路,求回差电压。(华为面试题)

24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....)(

华为面试题)

25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)

答:变压器反馈电感、电容三点式正弦振荡电路(数电P249)

26、VCO是什么,什么参数(压控振荡器?)(华为面试题)

27、锁相环有哪几部分组成?(仕兰微电子)

锁相环由鉴相器、环路滤波器和压控振荡器组成。鉴相器用来鉴别输入信号Ui与输出信号Uo之间的相位差,并输出误差电压Ud 。Ud 中的噪声和干扰成分被低通性质的环路滤波器滤除,形成压控振荡器(VCO)的控制电压Uc。Uc作用于压控振荡器的结果是把它的输出振荡频率fo拉向环路输入信号频率fi ,当二者相等时,环路被锁定,称为入锁。维持锁定的直流控制电压由鉴相器提供,因此鉴相器的两个输入信号间留有一定的相位差。

28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知)

29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)

30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(未知)

31、一电源和一段传输线相连(长度为L,传输时间为

T),画出终端处波形,考虑传输线无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)

32、微波电路的匹配电阻。(未知)

33、DAC和ADC的实现各有哪些方法?(仕兰微电子)

数模转换电路,采用两块DAC0832 集成块,它是一个8 位数/模转换电路,这里只使用高4 位数字量输入端。由于DAC0832 不包含运算放大器,所以需要外接一个运算放大器相配,才构成完整的D/A转换器,低位DAC 输出模拟量经9:1 分流器分流后与高位DAC 输出模拟量相加后送入运放,具体实现,由900Ω和100Ω的电阻相并联分流实现,运放将其转换成与数字端输入的数值成正比的模拟输出电压,运放采用具有调零的低噪声高速优质运放NE5534。具体封装图如下图4 所示。 DAC0832 芯片主要功能引脚的名称和作用 如下: d7~d0:8 位二进制数据输入端; ILE:输入锁存允许,高电平有效; CS:片选信号,低电平有效; WR1,WR2:写选通信号,低电平有效; XFER:转移控制信号,低电平有效; Rf:内接反馈电阻,Rf=15KΩ; IOUT1,IOUT2:输出端,其中IOUT1 和运放 反相输入相连,IOUT2 和运 放同相输入端相连并接地端; Vcc:电源电压,Vcc 的范围为+5V~+15V; Vref:参考电压,范围在-10V~+10V; GND:接地端。 当ILE=1,CS=0,WR=0,输入数据d7~d0 存入8 位输入寄存器中,当WR2=0,XFER=0 时,输入寄存器中所存内容进入8 位DAC 寄存器并进行D/A转换。

34、A/D电路组成、工作原理。(未知)

@@@@@###提高功率放大电路最大输出功率的常见方法是:(提高电源电压),(减小负载电阻)和(增加信号电平)。

35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何做到。(尽量集成,排线平顺减少交错,采用优质材料(高导低耗)降低工作电压,提高输入阻抗,降低工作频率等.如果可以,更换低功耗集成电路)。

,调运放(调节运放的零点漂移时,一般是在调零端加一个10K的电阻器来调节。

调功率放大器:挂示波器,输入正弦波,分别调整输入波形幅值,频率和放大器偏置等一些其他电路参数。看输出波形畸变程度和放大倍数。输入范围越大越好,放大倍数越大越好,波形畸变越小越好。如果需定量测量,就要算出增益,带宽,增益带宽积。还有就是效率问题,测出输入功率和最大输出功率,算出效率。可以调节放大管的工作区域来调节效率,不过有可能会影响波形质量。 ),

布版图注意的地方:布线是有很多原则。大概有以下几点。 各级线路尽量成直线形,不要来回返复。 各级单独接线,最终在总接地。 关键地方要采用环绕地线或干脆采用大面积接地,可接少干扰。 如果是双面板,上下面的线路尽量相互交插步线,不要平行。 模拟部分与数据部分线路要尽量相互独立。 大功率部分与前级线路要尽量远离分开。 根据实际功耗选择走线的粗细。

一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就不一样了,不好说什么了。(未知)

ARM怎样做到低功耗

考虑低功耗设计可以从以下几方面综合考虑:

·处理器的选择

·接口驱动电路设计

·动态电源管理

·电源供给电路的选择

一、处理器的选择

我们对一个嵌入式系统的选型往往是从其CPU和操作系统(OS)开始的,一旦这两者选定,整个大的系统框架便选定了。我们在选择一个CPU的时候,一般更注意其性能的优劣(比如时钟频率等)及所提供的接口和功能的多少,往往忽视其功耗特性。但是因为CPU是嵌入式系统功率消耗的主要来源---对于手持设备来讲,它几乎占据了除显示屏以外的整个系统功耗的一半以上(视系统具体情况而定),所以选择合适的CPU对于最后的系统功耗大小有举足轻重的影响。

一般的情况下,我们是在CPU的性能(Performance)和功耗(Power Consumption)方面进行比较和选择。通常可以采用每执行1M次指令所消耗的能量来进行衡量,即Watt/MIPS。但是,这仅仅是一个参考指标,实际上各个CPU的体系结构相差很大,衡量性能的方式也不尽相同,所以,我们还应该进一步分析一些细节。

我们把CPU的功率消耗分为两大部分:内核消耗功率PCORE和外部接口控制器消耗功率PI/O,总的功率等于两者之和,即P=PCORE+PI/O。对于PCORE,关键在于其供电电压和时钟频率的高低;对于PI/O来讲,除了留意各个专门I/O控制器的功耗外,还必须关注地址和数据总线宽度。下面对两者分别进行讨论:

1、CPU供电电压和时钟频率

我们知道,在数字集成电路设计中,CMOS电路的静态功耗很低,与其动态功耗相比基本可以忽略不计,故暂不考虑。其动态功耗计算公式为:

Pd=CTV2f

式中,Pd---CMOS芯片的动态功耗

CT----CMOS芯片的负载电容

V----CMOS芯片的工作电压

f-----CMOS芯片的工作频率

由上式可知,CMOS电路中的功率消耗是与电路的开关频率呈线性关系,与供电电压呈二次平方关系。对于一颗CPU来讲,Vcore电压越高,时钟频率越快,则功率消耗越大。所以,在能够满足功能正常的前提下,尽可能选择低电压工作的CPU能够在总体功耗方面得到较好的效果。对于已经选定的CPU来讲,降低供电电压和工作频率,也是一条节省功率的可行之路。

2、总线宽度

我们还经常陷入一个误区,即:CPU外部总线宽度越宽越好。如果我们仅仅从数据传输速度上来讲,也许这个观点是对的,但如果在一个对功耗相当敏感的设计来说,这个观点就不一定正确了。

同样引用公式Pd=CTV2f ,对于每一条线(地址等数据线)而言,都会面临这样的功率消耗,显而易见,当总线宽度越宽的时候,功耗自然越大。每条线路的容性负载都不太一样,但一般都在4~12PF之间。我们来看下面一个例子:一片1Mbit Flash通过8bit和16bit的总线与CPU相连,总线频率为4MHZ ,总线电压为3.3V。

采用16-bit总线和采用8-bit总线会有3.7mw的功耗差异。当然,如果需要大量频繁地存取数据的场合下,用8-bit总线不见得会经济,因为增加了读写周期。

另外,从上面的例子我们也可以看到:如果CPU采用内置Flash的方式,也可大大地降低系统功率消耗。

二、接口驱动电路的低功耗设计

接口电路的低功耗设计,往往是容易被大家所忽略的一个环节,在这个环节里,我们除了考虑选用静态电流较低的外围芯片外,还应该考虑以下几个因素:

上拉电阻/下拉电阻的选取

对悬空脚的处理

Buffer的必要性

通常我们习惯随意地确定一个上拉电阻值,而没有经过仔细地计算。现在我们来简单计算一下,如果在一个3.3V的系统里用4.7KΩ为上拉电阻,当输出为低的时候,每只脚上的电流消耗就为0.7mA,如果有10个这样的信号脚时,就会有7mA电流消耗在这上面。所以我们应该在考虑在能够正常驱动后级的情况下(即考虑IC的VIH或VIL),尽可能选取更大的阻值。现在很多应用设计中的上拉电阻值甚至高达几百KΩ。另外,当一个信号在多数情况下时为低的时候,我们也可以考虑用下拉电阻以节省功率。

CMOS器件的悬空脚也应该引起我们的重视。因为CMOS悬空的输入端的输入阻抗极高,很可能感应一些电荷导致器件被高压击穿,而且还会导致输入端信号电平随机变化,导致CPU在休眠时不断地被唤醒,从而无法进入休眠状态或其他莫名其妙的故障,所以正确的方法是将未使用到的输入端接到VCC或地。

Buffer 有很多功能,如电平转换,增加驱动能力,数据传输的方向控制等等,但如果仅仅基于驱动能力的考虑增加Buffer的话,我们就应该慎重考虑了,因为过驱动会导致更多的能量被白白浪费掉。所以我们应该仔细检查芯片的最大输出电流IOH和IOL是否足以驱动下级IC,如果可以通过选取合适的前后级芯片来避免Buffer的使用,对于能量来讲是一个很大的节约。

三、动态电源管理(DPM)

所谓动态的电源管理就是在系统运行期间通过对系统的时钟或电压的动态控制来达到节省功率的目的,这种动态控制是与系统的运行状态密切相关的,这个工作往往通过软件来实现。

1、选取不同工作模式

如前所述,系统时钟对于功耗大小有非常明显的影响。所以我们除了着重于满足性能的需求外,还必须考虑如何动态地设置时钟来达到功率的最大程度节约。CPU内部的各种频率都是通过外部晶振频率经由内部锁相环(PLL)倍频式后产生的。于是,是否可以通过内部寄存器设置各种工作频率的高低成为控制功耗的一个关键因素。现在很多CPU都有多种工作模式,我们可以通过控制CPU进入不同的模式来达到省电的目的。

我们以SAMSUNG S3C2410X (32bit arm 920T内核)为例,它提供了四种工作模式:正常模式、空闲模式、休眠模式、关机模式

CPU在全速运行的时候比在空闲或者休眠的时候消耗的功率大得多。省电的原则就是让正常运行模式远比空闲、休眠模式少占用时间。在类似PDA的设备中,系统在全速运行的时候远比空闲的时候少,所以我们可以通过设置使CPU尽可能工作在空闲状态,然后通过相应的中断唤醒CPU,恢复到正常工作模式,处理响应的事件,然后再进入空闲模式。

2、关闭不需要的外设控制器

一般来讲,CPU都提供各种各样的接口控制器,如I2C、I2S、LCD、Flash、Timer、UART、SPI、USB等等,但这些控制器在一个设计里一般不会全部都用到,所以我们对于这些不用的控制器往往任其处于各种状态而不用花心思去管。但是,当你想尽可能节省功耗的情况下,则必须关注它们的状态,因为如果不将其关闭,即使它们没有处于工作状态,但是仍然会消耗电流。

通过设置寄存器我们可以有选择地关闭不需要的功能模块,以达到节省电的目的,比如在我们的实际应用中,ADC、I2C、I2S和SPI都没有用到,通过CLKCON寄存器的设置,我们可以节省2mA的电流。当然,也可以动态关闭一些仍然需要的外设控制器来进一步节省能量。如在空闲模式下,CPU 内核停止运行,我们还可以进一步关闭一些其他的外设控制器,如USB,SDI,FLASH等,只要保证唤醒CPU的I/O控制器正常工作即可,如通过UART 唤醒,则UART控制器不能被关闭。等到CPU被唤醒后,再将USB、SDI、Flash等控制器再打开。

上面两种方式只是动态电源管理的最为简单的实现。在这两种方式中,一种是通过改变了系统的时钟频率,另一种是通过控制外设控制器的开关来达到节约能量的目的。在最近的研究中,已经有人把目光投入到了同时动态改变处理器的电压和频率来进一步节省功率,如IBM和MontaVista合作进行的嵌入式系统的动态电源管理的研究。这是一个更为复杂、也更为系统的工程,它涉及了从硬件到操作系统以及应用层的有关内容。

四、电源供给电路

在数字电路设计中,工程师往往习惯于采用最简单的方式来完成电源的设计,但在对功耗要求严格的情况下,我们就必须对采用何种电压变换结构仔细考虑一番再做决定。

通常来讲,我们有以下几种进行电压转换的方式:

线性稳压(Linear Regulator)

DC to DC

LDO(Low Drop-Out)

其中LDO本质上还是一种线性稳压,主要用于压差较小的场合。所以我们将其合并为线性稳压来谈。

对于线性稳压来说,其特点时电路结构简单,所需元件数量少,输入和输出压差可以很大,但其致命弱点就是效率低,功耗高。其效率η完全取决于输出电压大小。

压差越大,可提供的最大输出电流越小。假设采用LM7805,输入12V,输出电压为5V,压差为7V, 输出的电流为1A的情况下,我们可以计算出消费在线性稳压器上的功率为P=ΔV*IOUT=7*1=7w,效率仅为η=5×1/(5*1+7*1)= 41.7%,由这个结果我们可以看出,有一大半功率消耗在IC本身上。

DC to DC电路的特点是效率高,升降压灵活,但缺点时电路相对复杂,干扰较大。一般常见的由Boost和Buck两种电路,前者用于升压,后者用于降压

这两种电路的核心是通过MOS管的开关来控制电感和电容间的能量转换。调节MOS管栅极脉冲信号的占空比可以控制MOS管的导通和关闭,从而改变输出电压的高低。

由转换效率图可见,当输入为12v,输出为5v时,转换效率约为82%,为线性稳压器转换效率的一倍。LM2596的开关频率为固定的130KHZ,如果我们提升器件的开关频率,如采用NS的LM2676时(260KHZ开关频率),在同样的应用条件下,效率可达88%以上。

从上面的论述中我们可见,在适当的情况下使用DC-DC的电压转换线路,可以有效地节约能量,降低整机功耗。

硬件工程师面试题集(含答案-很全)

硬件工程师面试题集 (DSP,嵌入式系统,电子线路,通讯,微电子,半导体) 1、下面是一些基本的数字电路知识问题,请简要回答之。 (1) 什么是Setup和Hold 时间? 答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间。输入数据信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个T就是建立时间通常所说的SetupTime。如不满足Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。如果Hold Time 不够,数据同样不能被打入触发器。 (2) 什么是竞争与冒险现象?怎样判断?如何消除? 答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 (3) 请画出用D 触发器实现2 倍分频的逻辑电路 答:把D 触发器的输出端加非门接到D 端即可,如下图所示: (4) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求? 答:线与逻辑是两个或多个输出信号相连可以实现与的功能。在硬件上,要用OC 门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏OC 门,应在OC 门输出端接一上拉电阻(线或则是下拉电阻)。 (5) 什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别? 答:同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系.电路设计可分类为同步电路设计和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。异步电路具有下列优点:无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性。 (7) 你知道那些常用逻辑电平?TTL 与COMS 电平可以直接互连吗? 答:常用的电平标准,低速的有RS232、RS485、RS422、TTL、CMOS、LVTTL、LVCMOS、ECL、ECL、LVPECL 等,高速的有LVDS、GTL、PGTL、CML、HSTL、SSTL 等。 一般说来,CMOS 电平比TTL 电平有着更高的噪声容限。如果不考虑速度和性能,一般TTL 与CMOS 器件可以互换。但是需要注意有时候负载效应可能引起电路工作不正常,因为有些TTL 电路需要下一级的输入阻抗作为负载才能正常工作。 (6) 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、锁存器/缓冲器)

硬件工程师年终个人工作总结

硬件工程师年终个人工作总结 时间总是过得很快,转眼一年又过去了。 历历在目的还是刚进公司的愣小伙。工作上,都是靠着同事师傅的一步步指点,才走到今天。如今,我也终于能自己单独的担负起 一个案子了。虽然,还是经常会犯很多的错误,虽然,还是经常离 不开同事师傅的指点。 但是,回首一年的走来,确实进步了,也收获了很多。 期间接手过P75-309的案子,这个案子带S2功能,是我之前没 有接触过的。因为对原理的不熟知,导致误将LNB升压电感后的电 解电容,耐压值弄错了,最后导致在客户端出了问题。事后,我反 复反省自己,硬件工程师,一定要对自己的方案及电路原理图的每 一部分都熟知。如果我当初理解了BOOST升压电路,就一定会知道 电感后的输出电压,从而避免问题的发生。另一方面,对于自己不 熟悉不清楚的地方,一定要大胆的去请教同事或是师傅。 后面又接受了P75-9202的案子,和马学文一起作为一个团队。 和马工一起交流,学习电源部分的知识。学海无涯,合格的技术人员,应该不断的保持学习的状态。P75-9202也在磕磕碰碰中,出来了。期间也因为从陈工手上转来时,没有仔细重新审核原理图,出 现AV座子定义反的问题,最后工厂跳线解决。这不但增加了工厂的 工作量,也延长了研发周期。 再后来是P82-59S的案子,因为之前接手过P65-59S的案子,不同的地方只是接口和电源部分,所以这个案子相当还是比较顺利的。 然后是P65-301的案子,从SIS升级而来的方案。也是从头至尾自己独立做的一个全新案子。作为新的一年的产品。赶在时间的前头,是至为关键的。在各方面的支持下,如今,这个案子也相对顺 利的走着。接下来是更为严峻的调试阶段,我需要把他做好。

硬件面试题

硬件工程师基础知识 1、请列举您知道的电阻、电容、电感品牌(最好包括国内、国外品牌)。 电阻: 美国:A VX、VISHAY威世日本:KOA兴亚、Kyocera京瓷、muRata村田、Panasonic松下、ROHM罗姆、susumu、TDK 台湾:LIZ丽智、PHYCOM飞元、RALEC旺诠、ROYALOHM厚生、SUPEROHM美隆、TA-I大毅、TMTEC泰铭、TOKEN 德键、TYOHM幸亚、UniOhm厚声、VITROHM、VIKING光颉、WALSIN华新科、YAGEO国巨新加坡:ASJ 中国:FH风华、捷比信 电容: 美国:A VX、KEMET基美、Skywell泽天、VISHAY威世英国:NOVER诺华德国:EPCOS、WIMA威马丹麦:JENSEN 战神日本:ELNA伊娜、FUJITSU富士通、HITACHI日立、KOA兴亚、Kyocera京瓷、Matsushita松下、muRata村田、NEC、nichicon(蓝宝石)尼吉康、Nippon Chemi-Con(黑金刚、嘉美工)日本化工、Panasonic松下、Raycon威康、Rubycon(红宝石)、SANYO三洋、TAIYO YUDEN太诱、TDK、TK东信韩国:SAMSUNG三星、SAMWHA三和、SAMYOUNG三莹台湾:CAPSUN、CAPXON(丰宾)凯普松、Chocon、Choyo、ELITE金山、EVERCON、EYANG宇阳、GEMCON至美、GSC杰商、G-Luxon世昕、HEC禾伸堂、HERMEI合美电机、JACKCON融欣、JPCON正邦、LELON立隆、LTEC辉城、OST奥斯特、SACON 士康、SUSCON 冠佐、TAICON台康、TEAPO智宝、WALSIN华新科、YAGEO国巨香港:FUJICON富之光、SAMXON万裕中国:AiSHi艾华科技、Chang常州华威电子、FCON深圳金富康、FH广东风华、HEC东阳光、JIANGHAI南通江海、JICON吉光电子、LM佛山利明、R.M佛山三水日明电子、Rukycon海丰三力、Sancon海门三鑫、SEACON深圳鑫龙茂电子、SHENGDA扬州升达、TAI-TECH台庆、TF南通同飞、TEAMYOUNG天扬、QIFA奇发电子 电感: 美国:AEM、A VX、Coilcraft线艺、Pulse普思、VISHAY威世德国:EPCOS、WE 日本:KOA兴亚、muRata村田、Panasonic松下、sumida胜美达、TAIYO YUDEN太诱、TDK、TOKO、TOREX特瑞仕台湾:CHILISIN奇力新、https://www.wendangku.net/doc/415293986.html,yers 美磊、TAI-TECH台庆、TOKEN德键、VIKING光颉、WALSIN华新科、YAGEO国巨中国:Gausstek丰晶、GLE格莱尔、FH风华、CODACA科达嘉、Sunlord顺络、紫泰荆、肇庆英达 2、请解释电阻、电容、电感封装的含义:0402、060 3、0805。 表示的是尺寸参数。 0402:40*20mil;0603:60*30mil;0805:80*50mil。 3、请说明以下字母所代表的电容的精度:J、K、M、Z。 J——±5%;K——±10%;M——±20%;Z——+80%~-20% 4、请问电阻、电容、电感的封装大小分别与什么参数有关? 电阻封装大小与电阻值、额定功率有关;电容封装大小与电容值、额定电压有关;电感封装大小与电感量、额定电流有关。 5、电阻选型需要注意哪些参数? 电阻值、精度、功率(在实际电路上换算出承受最大电流、最大电压)、封装。 6、电容选型需要注意哪些参数? 电容值、精度、耐压、封装。 7、电感选型需要注意哪些参数? 电感量(包括测量频率)、精度、最大承受电流、封装。 8、磁珠选型需要注意哪些参数? 阻抗值(包括测量频率)、精度、最大承受电流、直流电阻(换算出最大直流压降)、封装。 9、整流二极管选型需要注意哪些参数? 最大整流电流、最大反向工作电压、正向导通压降、封装。 10、开关MOS管选型需要注意哪些参数? 最小开启电压Vgs(th)、最大栅源电压Vgs(max)、最大漏源电压Vds、最大漏源电流Id、导通电阻Rds(on)、耗散功率、封装。 11、直流电源的输出滤波电容,应如何根据实际工作电压选择电容的额定电压参数? 电容的额定电压应该稍大于直流输出电压,根据电容额定电压标称值,选1.2~2倍直流输出电压即可。 12、理想电容两端的电压和电流的相位关系是:同相、反相、电压超前电流90°、电流超前电压90°? 电流超前电压90°。 13、请列举一下上拉电阻的作用。

2020年硬件工程师个人总结

工作汇报/工作计划/工程师工作总结 姓名:____________________ 单位:____________________ 日期:____________________ 编号:YB-ZJ-020438 2020年硬件工程师个人总结Personal summary of hardware engineers in 2020

2020年硬件工程师个人总结 **转眼悄然已逝,**已经来临,通过一年多的工作,使我已经成为一名合格的硬件工程师, 硬件工程师年度考核个人总结。 我来自古都南京,大学毕业后一直在无锡工作,有着深厚的电子专业背景,大学里面主要学习电路微观设计,现在毕业之后不仅从事电路微观设计,而且现在也宏观把握整个系统:从CPU结构,外围接口电路,电源模块,功耗分析,匹配电阻,上拉下拉电压的选择,系统编解码过程等有比较清晰的认识。 刚开始在公司实习,主要从事音视频的编解码工作:具体的熟悉了当前多媒体业界的标准:包括视频H.264,MPEG4,音频AAC,以及图像处理的基本算法(压缩算法流程、JPEG压缩算法等),还有有关流媒体服务器开源项目有些了解。从10月中旬开始从事硬件电路设计工作,之外还从事PCB板制作(使用Allegro软件。),CAD,CAM软件的使用,以及配料、选料、器件的管理等。 现在我主要从事电路设计方面的工作,在电路处理,电路模块选择方面有了提高,在电路应用软件方面也逐步成熟,期待在平台架设,底层开发方面有所进步。 逐渐熟悉了器件采购流程,器件选择与匹配,在产品设计过程中,能够提出

有效建议,限度地降低成本,改善产品性能,希望以后在电路设计方面进一步突破,取得更大进步。 在这一年里:主要参与网络摄像机,4路视频服务器,图像采集板的硬件模块修改与pcb制作,所有器件采购,部分电路的调试与测试,其他的没有了。 公司的企业文化让我学会了很多,进入企业,首先要看能否个人发展道路与公司企业文化相融洽:无论是公司开放式的会议交流,还是公司沙龙形式的讲座,都让我很高兴,很轻松。通过这一年多的工作,使我越来越清楚地认识到:我要学习的东西还有很多:无论是管理方面,还是技术方面的,硬件电路设计还很薄弱,现在有时还是以学生时期的思维去思考问题。 存在的优点:做事认真,善于思考,始终以产品设计者的角度去看问题,解决问题,无论是什么事情,首先把手头的工作做好,再去做其他的事情。虽然有时在研发过程中会出现一些问题,但会及时发现总结,做文档备份,免着以后再发生类似的错误,比如在设计主板的时候,当时采用TC3216封装,其实TC3216封装和C1206封装是一样的,当时做TC3216封装没问题,但是没有注意C1206在前期做封装的时候不完善,没有发现,最后导致正负极不能区分。这虽然是个很小的问题,但是当时没有及时发现,以致导致板子重新做了, 谈过了优点,其实缺点也是蛮多的:在技术方面有句俗话:宁缺勿滥,什么都会,就是什么都不会,在学校和刚来公司的时候,我感觉什么都喜欢做,算法,电路,网络等等,现在我知道了,什么都学,什么都学不会,所以,就我个人兴趣而言,我还是喜欢实在的东西,看得见,摸得找得东西:硬件,大学四年学习的就是电子工程,兴趣就在这里。电路的基础都学习了,就是高频、射频没学多少,所以以后发展的话,还是硬件电路设计这块,说实在的,PCB制作软件不

硬件工程师经典面试100 题

硬件经典面试100 题(附参考答案) 1、请列举您知道的电阻、电容、电感品牌(最好包括国内、国外品牌)。 电阻: 美国:AVX、VISHAY 威世 日本:KOA 兴亚、Kyocera 京瓷、muRata 村田、Panasonic 松下、ROHM 罗姆、susumu、TDK 台湾: LIZ 丽智、PHYCOM 飞元、RALEC 旺诠、ROYALOHM 厚生、SUPEROHM 美隆、TA-I 大毅、TMTEC 泰铭、TOKEN 德键、TYOHM 幸亚、UniOhm 厚声、VITROHM、VIKING 光颉、WALSIN 华新科、YAGEO 国巨 新加坡:ASJ 中国:FH 风华、捷比信 电容: 美国:AVX、KEMET 基美、Skywell 泽天、VISHAY 威世 英国:NOVER 诺华德国:EPCOS、WIMA 威马丹麦:JENSEN 战神 日本:ELNA 伊娜、FUJITSU 富士通、HITACHI 日立、KOA 兴亚、Kyocera 京瓷、Matsushita 松下、muRata 村田、NEC、 nichicon(蓝宝石)尼吉康、Nippon Chemi-Con(黑金刚、嘉美工)日本化工、Panasonic 松下、Raycon 威康、Rubycon(红 宝石)、SANYO 三洋、TAIYO YUDEN 太诱、TDK、TK 东信 韩国: SAMSUNG 三星、SAMWHA 三和、SAMYOUNG 三莹 台湾:CAPSUN、CAPXON(丰宾)凯普松、Chocon、Choyo、ELITE 金山、EVERCON、EYANG 宇阳、GEMCON 至美、 GSC 杰商、G-Luxon 世昕、HEC 禾伸堂、HERMEI 合美电机、JACKCON 融欣、JPCON 正邦、LELON 立隆、LTEC 辉城、 OST 奥斯特、SACON 士康、SUSCON 冠佐、TAICON 台康、TEAPO 智宝、WALSIN 华新科、YAGEO 国巨 香港:FUJICON 富之光、SAMXON 万裕中国:AiSHi 艾华科技、Chang 常州华威电子、FCON 深圳金富康、FH 广东 风华、HEC 东阳光、JIANGHAI 南通江海、JICON 吉光电子、LM 佛山利明、R.M 佛山三水日明电子、Rukycon 海丰三力、 Sancon 海门三鑫、SEACON 深圳鑫龙茂电子、SHENGDA 扬州升达、TAI-TECH 台庆、TF 南通同飞、TEAMYOUNG 天 扬、QIFA 奇发电子 电感: 美国:AEM、AVX、Coilcraft 线艺、Pulse 普思、VISHAY 威世 德国:EPCOS、WE 日本:KOA 兴亚、muRata 村田、Panasonic 松下、sumida 胜美达、TAIYO YUDEN 太诱、TDK、TOKO、TOREX 特瑞仕 台湾:CHILISIN 奇力新、https://www.wendangku.net/doc/415293986.html,yers 美磊、TAI-TECH 台庆、TOKEN 德键、VIKING 光颉、WALSIN 华新科、YAGEO 国 巨 中国:Gausstek 丰晶、GLE 格莱尔、FH 风华、CODACA 科达嘉、Sunlord 顺络、紫泰荆、肇庆英达

硬件工程师年终个人总结

硬件工程师年终个人总结 【篇一】 时间总是过得很快,转眼一年又过去了。 历历在目的还是刚进公司的愣小伙。工作上,都是靠着同事师傅的一步步指点,才走到今天。如今,我也终于能自己单独的担负起一个案子了。虽然,还是经常会犯很多的错误,虽然,还是经常离不开同事师傅的指点。 但是,回首一年的走来,确实进步了,也收获了很多。 期间接手过P75-309的案子,这个案子带S2功能,是我之前没有接触过的。因为对原理的不熟知,导致误将LNB升压电感后的电解电容,耐压值弄错了,最后导致在客户端出了问题。事后,我反复反省自己,硬件工程师,一定要对自己的方案及电路原理图的每一部分都熟知。如果我当初理解了BOOST升压电路,就一定会知道电感后的输出电压,从而避免问题的发生。另一方面,对于自己不熟悉不清楚的地方,一定要大胆的去请教同事或是师傅。 后面又接受了P75-9202的案子,和马学文一起作为一个团队。和马工一起交流,学习电源部分的知识。学海无涯,合格的技术人员,应该不断的保持学习的状态。P75-9202也在磕磕碰碰中,出来了。期间也因为从陈工手上转来时,没有仔细重新审核原理图,出现AV座子定义反的问题,最后工厂跳线解决。这不但增加了工厂的工作量,也延长了研发周期。 再后来是P82-59S的案子,因为之前接手过P65-59S的案子,不同的地方只是接口和电源部分,所以这个案子相当还是比较顺利的。 再到后来的P82-69S的方案,虽然是P82-59S上升级而来。但DTMB的DTV,新的TUNER芯片,DTMB性能指标的测试,灵敏度,C/N不过的问题都需要我一个个的解决。期间跑过几次供应商,与供应商沟通,一起解决问题,都让我受益匪浅。 然后是P65-301的案子,从SIS升级而来的方案。也是从头至尾自己独立做的一个全新案子。作为新的一年的产品。赶在时间的前头,是至为关键的。在各方面的支持下,如今,这个案子也相对顺利的走着。接下来是更为严峻的调试阶段,我

面试题目(华为硬件题目)

一选择 1.微分电路 2.CISC,RISC 答:CISC(复杂指令集计算机)和RISC(精简指令集计算机)是前CPU 的两种架构。早期的CPU全部是CISC架构,它的设计目的是要用最少的机器语言指令来完成所需的计算任务。CISC(Complex Instruction Set Computer)结构有其固有的缺点,CISC 指令集的各种指令中,其使用频率却相差悬殊,大约有20%的指令会被反复使用,占整个程序代码的80%。而余下的80%的指令却不经常使用,在程序设计中只占20%,显然,这种结构是不太合理的。RISC 并非只是简单地去减少指令,而是把着眼点放在了如何使计算机的结构更加简单合理地提高运算速度上。RISC 结构优先选取使用频最高的简单指令,避免复杂指令;将指令长度固定,指令格式和寻地方式种类减少;以控制逻辑为主,不用或少用微码控制等措施来达到上述目的。 到目前为止,RISC体系结构也还没有严格的定义,一般认为,RISC 体系结构应具有如下特点: 采用固定长度的指令格式,指令归整、简单、基本寻址方式有2~3种。 使用单周期指令,便于流水线操作执行。 大量使用寄存器,数据处理指令只对寄存器进行操作,只有加载/ 存储指令可以访问存储器,以提高指令的执行效率。当然,和CISC 架构相比较,尽管RISC 架构有上述的优点,但决不能认为RISC 架构就可以取代CISC 架构,事实上,RISC 和CISC 各有优势,而且界限并不那么明显。现代的CPU 往往采CISC 的外围,内部加入了RISC 的特性,如超长指令集CPU 就是融合了RISC 和CISC 的优势,成为未来的CPU 发展方向之一 3.数据链路层 答:数据链路可以粗略地理解为数据通道。物理层要为终端设备间的数据通信提供传输媒体及其连接,.媒体是长期的,连接是有生存期的。在连接生存期内,收发两端可以进行不等的一次或多次数据通信.每次通信都要经过建立通信联络和拆除通信联络两过程.这种建起 来的数据收发关系就叫作数据链路. 二填空 1.IIR滤波器 答:IIR滤波器有以下几个特点: ①IIR数字滤波器的系统函数可以写成封闭函数的形式。 ②IIR数字滤波器采用递归型结构,即结构上带有反馈环路。 ③IIR数字滤波器在设计上借助了成熟的模拟滤波器的成果 ④IIR数字滤波器的相位特性不好控制,对相位要求较高时,需加相位校准网络。 2.简述分组交换的特点和不足 答:分组交换也称为包交换。分组交换机将用户要传送的数据按一定长度分割成若干个数据段,这些数据段叫做“分组”(或称包)。传输过程中,需在每个分组前加上控制信息和地址标识(即分组头),然后在网络中以“存储——转发”的方式进行传送。到了目的地,交换机将分组头去掉,将分割的数据段按顺序装好,还原成发端的文件交给收端用户,这一过程称为分组交换。 分组交换的特点有: ①分组交换方式具有很强的差错控制功能,信息传输质量高。 ②网络可靠性强。 ③分组交换网对传送的数据能够进行存储转发,使不同速率、不同类型终端之间可以

华为硬件工程师面试题

DSP、嵌入式、软件等 1、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有,也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。(仕兰微面试题目) 2、数字滤波器的分类和结构特点。(仕兰微面试题目) 3、IIR,FIR滤波器的异同。(新太硬件面题) 4、拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1)+b*δ(n) a.求h(n)的z变换; b.问该系统是否为稳定系统; c.写出FIR数字滤波器的差分方程;(未知) 5、DSP和通用处理器在结构上有什么不同,请简要画出你熟悉的一种DSP结构图。(信威dsp软件面试题) 6、说说定点DSP和浮点DSP的定义(或者说出他们的区别)(信威dsp软件面试题) 7、说说你对循环寻址和位反序寻址的理解.(信威dsp软件面试题) 8、请写出【-8,7】的二进制补码,和二进制偏置码。用Q15表示出0.5和-0.5.(信威dsp软件面试题) 9、DSP的结构(哈佛结构);(未知) 10、嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系统方面偏CS方向了,在CS篇里面讲了;(未知) 11、有一个LDO芯片将用于对手机供电,需要你对他进行评估,你将如何设计你的测试项目? 12、某程序在一个嵌入式系统(200M CPU,50M SDRAM)中已经最优化了,换到零一个系统(300M CPU,50M SDRAM)中是否还需要优化?(Intel) 13、请简要描述HUFFMAN编码的基本原理及其基本的实现方法。(仕兰微面试题目) 14、说出OSI七层网络协议中的四层(任意四层)。(仕兰微面试题目) 15、A)(仕兰微面试题目) #i nclude void testf(int*p) { *p+=1; } main() { int *n,m[2]; n=m; m[0]=1; m[1]=8; testf(n); printf("Data value is %d ",*n); } ------------------------------ B) #i nclude void testf(int**p) {

硬件工程师工作总结优秀范文(通用版)

硬件工程师工作总结优秀范文 (通用版) The work summary can correctly understand the advantages and disadvantages of the past work; it can clarify the direction and improve the work efficiency. ( 工作总结) 部门:_______________________ 姓名:_______________________ 日期:_______________________ 本文档文字可以自由修改

硬件工程师工作总结优秀范文(通用版) 硬件工程师工作总结优秀范文篇一 本人为北京体育大学应届生一枚,大学英语六级已过,另有二外韩语中级水平。曾在学校担负过校级干部,并在国家体育总局和百度公司实习过。希看能够找到人力资源或行政管理等方面的工作。愿意积极学习新事物,接受挑战!本人希看求职人力资源或行政管理相干的工作,或是与公关相干的有发展性的工作,希看能重新工作中学习到更多东西,一起发展。 个人能力学习能力较强,能吃苦刻苦,有良好的团队协作能力及逻辑思惟能力,善于沟通交换,人际关系良好 布线过程中会考虑到EMI,信号时序,散热等问题。能独立完成网表导入到出GERBER整个流程,后期可以和洗板厂和打件厂联系解决工艺方面的问题。

会建零件维护零件库。 能基本看懂英文LAYOUTGUIDE。 具有良好的团队精神,能紧密配合硬件,散热,电子方面的工程师。 使用的LAYOUT工具为ALLEGRO并且非常精通。所做的板子多次量产,为公司创造了良好的效益。 也希望做一些不同的产品来提升自己,学到更多的东西。 我的接受能力和耐心程度都可以,对于新的东西能迅速上手。希望能为贵公司效力,谢谢。 硬件工程师工作总结优秀范文篇二 本人X年X月毕业于XX大学计算机硬件专业,同年X月进入XX公司XX部门工作,在段时间里,在领导的指导、关心培养下,在同事的支持帮助、密切配合下,使我在自身技术积累、工作经验、问题的分析与解决能力方面都有提高,但是还有很多需要继续积累和学习的地方。现将我任现职以来的专业技术工作总结如下。

硬件工程师面试题集(含答案,很全).docx

硬件工程师面试题集 (DSP,嵌入式系统,电子线路,通讯,微电子,半导体) ---ReaLYamede 1下面是一些基本的数字电路知识问题,请简要回答之。 ⑴什么是SetUP和HOld时间? 答:SetUP/Hold Time用于测试芯片对输入信号和时钟信号之间的时间要求。建立时间(SetUP Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间。输入数据信 号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间通常所说的SetUPTime。如不满足SetUP Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。保持时间(Hold Time)是指触发器的时钟信号 上升沿到来以后,数据保持稳定不变的时间。如果Hold Time不够,数据同样不能被打入 触发器。 (2) 什么是竞争与冒险现象?怎样判断?如何消除? 答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产生的延时也就会 不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。由于竞争而在电路输出 端可能产生尖峰脉冲或毛刺的现象叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒 险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 (3) 请画出用D触发器实现2倍分频的逻辑电路 答:把D触发器的输出端加非门接到D端即可,如下图所示: OIJTPUT CLK (4) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求? 答:线与逻辑是两个或多个输出信号相连可以实现与的功能。在硬件上,要用OC门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏OC门,应在OC门输出端接一上拉电阻(线或则是下拉电阻)。 (5) 什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别? 答:同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系.电路设计可分类为同步电路设计和异步电路设计。同步电路利用时钟脉冲使其子系统同步运 作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号 使之同步。异步电路具有下列优点:无时钟歪斜问题、低电源消耗、平均效能而非最差效 能、模块性、可组合和可复用性。 ⑺你知道那些常用逻辑电平?TTL与CoMS电平可以直接互连吗? 答:常用的电平标准,低速的有RS232、RS485、RS422、TTL、CMOS、LVTTL、LVCMOS、ECL、ECL、LVPECL 等,高速的有LVDS、GTL、PGTL> CML、HSTL、SSTL 等。 一般说来,CMOS电平比TTL电平有着更高的噪声容限。如果不考虑速度和性能,一般TTL与CMOS器件可以互换。但是需要注意有时候负载效应可能引起电路工作不正常,因为有些

硬件工程师的工作总结

硬件工程师的工作总结 硬件工程师是一个很重要的职位,下面就是小编为您收集整理的硬件工程师的工作总结的相关文章,希望可以帮到您,如果你觉得不错的话可以分享给更多小伙伴哦! 硬件工程师的工作总结一时间总是过得很快,转眼一年又过去了。 历历在目的还是刚进公司的愣小伙。事业上,都是靠着同事师傅的一步步指点,才走到今天。如今,我也终于能自己单独的担负起一个案子了。虽然,还是经常会犯很多的错误,虽然,还是经常离不开同事师傅的指点。 但是,回首一年的走来,确实进步了,也收获了很多。 期间接手过P75-309的案子,这个案子带S2功能,是我之前没有接触过的。因为对原理的不熟知,导致误将LNB 升压电感后的电解电容,耐压值弄错了,最后导致在客户端出了问题。事后,我反复反省自己,硬件工程师,一定要对自己的方案及电路原理图的每一部分都熟知。如果我当初理解了BOOST升压电路,就一定会知道电感后的输出电压,从而避免问题的发生。另一方面,对于自己不熟悉不清楚的地方,一定要大胆的去请教同事或是师傅。 后面又接受了P75-9202的案子,和马学文一起作为一个团队。和马工一起交流,学习电源部分的知识。学海无涯,合格的技术人员,应该不断的保持学习的状态。P75-9202也

在磕磕碰碰中,出来了。期间也因为从陈工手上转来时,没有仔细重新审核原理图,出现AV座子定义反的问题,最后工厂跳线解决。这不但增加了工厂的工作量,也延长了研发周期。 再后来是P82-59S的案子,因为之前接手过P65-59S的案子,不同的地方只是接口和电源部分,所以这个案子相当还是比较顺利的。 再到后来的P82-69S的方案,虽然是P82-59S上升级而来。但DTMB的DTV,新的TUNER芯片,DTMB性能指标的测试,灵敏度,C/N不过的问题都需要我一个个的解决。期间跑过几次供应商,与供应商沟通,一起解决问题,都让我受益匪浅。 然后是P65-301的案子,从SIS升级而来的方案。也是从头至尾自己独立做的一个全新案子。作为新的一年的商品。赶在时间的前头,是至为关键的。在各方面的支持下,如今,这个案子也相对顺利的走着。接下来是更为严峻的调试阶段,我需要把他做好。 一个公司的价值取决于他的商品,而他的商品比的是时效,拼的是价格,重的是性能。 无论是时效还是价格亦或是性能,都与研发息息相关。而研发的成败则取决于研发人员。也就是一个商品的成功失败与否,或是上升到公司的兴荣,皆肩负与我等研发人员。

常见硬件工程师笔试题标准答案

硬件工程师笔试题 一、电路分析: 1、竞争与冒险 在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。 常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。 2、同步与异步 同步逻辑就是时钟之间有固定的因果关系。异步逻辑就是各时钟之间没有固定的因果关系。同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。 异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。 异步电路不使用时钟脉冲做同步,其子系统就是使用特殊的“开始”与“完成”信号使之同步 同步就就是双方有一个共同的时钟,当发送时,接收方同时准备接收。异步双方不需要共同的时钟,也就就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位 3、仿真软件:Proteus 4、Setup 与Hold time Setup/hold time 就是测试芯片对输入信号与时钟信号之间的时间要求。建立时间就是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就就是建立时间-Setup time、如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间就是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。 5、IC设计中同步复位与异步复位的区别 同步复位在时钟沿采集复位信号,完成复位动作。异步复位不管时钟,只要复位信号满足条件,就完成复位动作。异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。 6、常用的电平标准 TTL: transistor-transistor logic gate晶体管-晶体管逻辑门 CMOS:Complementary Metal Oxide Semiconductor互补金属氧化物半导体 LVTTL(Low Voltage TTL)、LVCMOS(Low Voltage CMOS):3、3V、2、5V RS232、RS485 7、TTL电平与CMOS电平

硬件工程师笔试题 附答案

一、填空题(每题5分,8题,共40分) 1.二极管的导通电压一般是0.7V 。 2.MOS管根据掺杂类型可以分为NMOS 、PMOS 。 3.晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和状态。 4.二进制数(11010010)2转换成十六进制数是D2 。 5.贴片电阻上的103代表10k 。 6.输出使用O C门或OD门实现线与功能。 7.假设A传输线的特征阻抗是70欧姆,B传输线的特征阻抗是30欧姆,A传输线与B传输线相 连,那么它们之间的反射系数是0.4。(-0.4也可以是正确答案) 8.假设模拟信号的输入带宽是10Hz~1MHz,对信号进行无失真采样的最低频率是 2MHz 。 二、问答题(每题10分,6题,共60分) 1.单片机上电后没有运转,首先要检查什么?(10分) 答案:第一步,测量电源电压是否正常;第二步,测量复位引脚是否正常;第三步,测量外部晶振是否起振。2.请分别画出BUCK和BOOST电路的原理框图。(10分) BU CK电路: BOOST电路: 3.请画出SAR型(逐次逼近型)ADC的原理框图,或者描述SAR型ADC的工作原理。(10 分)

SAR型ADC包括采样保持电路(S/H)、比较器(COMP ARE)、数/模转换器(DAC)、逐次逼近寄存器(SAR REGISTER)和逻辑控制单元(SAR L OGIC)。模拟输入电压VIN由采样保持电路采样并保持,为实现二进制搜索算法,首先由SAR L OGIC 控制N位寄存器设置在中间刻度,即令最高有效位MSB为“1”电平而其余位均为“0”电平,此时数字模拟转换器DAC输出电压VDAC为0.5VREF,其中VREF为提供给ADC的基准电压。由比较器对VIN和VDAC进行比较,若VIN>VDAC,则比较器输出“1”电平,N位寄存器的MSB保持“1”电平;反之,若VN

硬件工程师个人工作总结(一)

范文:________ 硬件工程师个人工作总结(一) 姓名:______________________ 单位:______________________ 日期:______年_____月_____日 第1 页共7 页

硬件工程师个人工作总结(一) 自xx年参加工作,到现在已经有四年半了,在过去的日子里,本人主要负责核心技术领域,信息中心机房扩展设计与建设维护,报业信 息系统建设与项目管理,网络与网络安全设计与研究完善,技术管理创新,以及协助推进报业集团信息生产一体化等工作.严格履行个人岗位 职责,认真学习,努力工作,较好地完成了本职工作和领导交给的各项任务. 一,良好的思想政治表现 我为人处事的原则是“认认真真学习,踏踏实实工作,堂堂正正做人,开开心心生活”,对自己,我严格要求,工作认真,待人诚恳,言行一致,表里如一。做到遵纪守法,谦虚谨慎,作风正派,具有良好的思想素质和职业道德,能用“三个代表”的要求来指导自己的行动。积极要求进步,团结友善,明礼诚信。 在党员先进性教育主题演讲比赛中获得过三等奖,“知荣明耻爱报社”演讲比赛中获得过三等奖,“我为报社改革发展献一策”活动中获得过三等奖。连续四年被评为集团先进工作者,并获得过“市属机关优秀团员”称号. 二,负重锻炼,鼓劲挖潜,较好地完成本职工作 xx至xx年来是报业集团改革与发展的关键时期,集团正朝着规模化、多媒体化、多元化,网络化的方向快速发展,生产规模、管理理念、业务流程等都发生了很大的变化,在报业快速变革时期,记者编辑的数 第 2 页共 7 页

量增加,集团办公区域的扩大,并且在技术人员不足的环境条件下,集团采编流程,经营流程,网络安全,机房建设,信息化成本研究等方面的都进行了较大规模的设计建设与完善。 在信息建设的过程中,一方面在较少技术支持下独立研究项目的合理性,科学性,安全性,另一方面又要面对很多系统与网络核心维护,以及大量其他技术人员无法解决的问题。在报业集团这些日子里,较好的完成了集团领导下达的责任目标. 1.报业集团信息中心机房平台安全运转,没有出现过重大事故,工作有序开展,集团网络与系统总体正常运行,信息机房建设水平达到新的高度,空调通风系统,应急照明系统,消防系统,机房UPS配电系统,机房防雷接地系统的安全系数进一步得到提高. 2.报业系统集成,管理流程得到提高,报业采编流程系统逐步升级.渊博系统已为报人提供方便快捷的全文检索功能,报社经略广告系统的研究,使的广告管理模式电脑化、科学化和规范化,广告数据更加的准确性、完整性和安全性.报业集团的发行系统实施已大大推动报业自办发行的进程与规模.二次开发报业业绩考核管理系统,统计出记者和编辑业绩情况,以便对其进行定期考核,提高全体员工办报的热情. 3.实现创建集团的域控制系统,采编数据库系统,文件服务器系统,UPS不间断电源监控系统,也同时协助设计与实施财务集中管理与监控,逐步完善财务经营管理一体化. 4.协助完成集团报业数字化大楼建设,监督与完善3楼发行中心,8楼商报7楼行政经营区域结构化布线子系统,,网络系统接入性,扩展性, 第 3 页共 7 页

硬件工程师面试题一

硬件一些工程师面试题 1. 硬件工程师的主要职责是什么 数字电路和模拟电路的区别。在硬件设计是应该注意什么 2. 总线是什么概念什么原理常用的总线有哪些 各种存储器的详细性能介绍、设计要点及选型. 描述反馈电路的概念,列举他们的应用。 反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。 反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。 负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。 电压负反馈的特点:电路的输出电压趋向于维持恒定。 电流负反馈的特点:电路的输出电流趋向于维持恒定。 3、有源滤波器和无源滤波器的区别 无源滤波器:这种电路主要有无源元件R、L和C组成 有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。 集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。 同步电路和异步电路的区别是什么 同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。

异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求 将两个门电路的输出端并联以实现与逻辑的功能成为线与。 在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。 由于不用OC门可能使灌电流过大,而烧坏逻辑门。 上拉电阻阻值的选择原则包括: 1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。 3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑 以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理 //OC门电路必须加上拉电阻,以提高输出的搞电平值。 OC门电路要输出“1”时才需要加上拉电阻不加根本就没有高电平 在有时我们用OC门作驱动(例如控制一个 LED)灌电流工作时就可以不加上拉电阻 OC门可以实现“线与”运算 OC门就是集电极开路输出 总之加上拉电阻能够提高驱动能力。 如何解决亚稳态。(飞利浦-大唐笔试) 亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。

硬件工程师个人工作总结

硬件工程师个人工作总结 时间总是过得很快,转眼一年又过去了。 历历在目的还是刚进公司的愣小伙。工作上,都是靠着同事师傅的一步步指点,才走到今天。如今,我也终于能自己单独的担负起一个案子了。虽然,还是经常会犯很多的错误,虽然,还是经常离不开同事师傅的指点。 但是,回首一年的走来,确实进步了,也收获了很多。 期间接手过P75-309的案子,这个案子带S2功能,是我之前没有接触过的。因为对原理的不熟知,导致误将LNB升压电感后的电解电容,耐压值弄错了,最后导致在客户端出了问题。事后,我反复反省自己,硬件工程师,一定要对自己的方案及电路原理图的每一部分都熟知。如果我当初理解了BOOST升压电路,就一定会知道电感后的输出电压,从而避免问题的发生。另一方面,对于自己不熟悉不清楚的地方,一定要大胆的去请教同事或是师傅。 后面又接受了P75-9202的案子,和马学文一起作为一个团队。和马工一起交流,学习电源部分的知识。学海无涯,合格的技术人员,应该不断的保持学习的状态。P75-9202也在磕磕碰碰中,出来了。期间也因为从陈工手上转来时,没有仔细重新审核原理图,出现AV座子定义反的问题,最后工厂跳线解决。这不但增加了工厂的工作量,也延长了研发周期。 再后来是P82-59S的案子,因为之前接手过P65-59S的案子,不同的地方只是接口和电源部分,所以这个案子相当还是比较顺利的。 再到后来的P82-69S的方案,虽然是P82-59S上升级而来。但DTMB的DTV,新的TUNER芯片,DTMB性能指标的测试,灵敏度,C/N不过的问题都需要我一个个的解决。期间跑过几次供应商,与供应商沟通,一起解决问题,都让我受益匪浅。 然后是P65-301的案子,从SIS升级而来的方案。也是从头至尾自己独立做的一个全新案子。作为新的一年的产品。赶在时间的前头,是至为关键的。在各方面的支持下,如今,这个案子也相对顺利的走着。接下来是更为严峻的调试阶段,我需要把他做好。

相关文档
相关文档 最新文档